当前位置:文档之家› PCB电路板布局技巧

PCB电路板布局技巧

PCB电路板布局技巧
PCB电路板布局技巧

PCB电路板布局技巧

PCB布局、布线基本原则

一、元件布局基本规则1.按电路模块进行布局,实现同一功能的相关电路称为一个模块,电路模块中的元件应采用就近集中原则,同时数字电路和模拟电路分开;2.定位孔、标准孔等非安装孔周围1.27mm内不得贴装元、器件,螺钉等安装孔周围3.5mm(对于M2.5)、4mm(对于M3)内不得贴装元器件;3.卧装电阻、电感(插件)、电解电容等元件的下方避免布过孔,以免波峰焊后过孔与元件壳体短路;4.元器件的外侧距板边的距离为5mm;5.贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm;6.金属壳体元器件和金属件(屏蔽盒等)不能与其它元器件相碰,不能紧贴印制线、焊盘,其间距应大于2mm。定位孔、紧固件安装孔、椭圆孔及板中其它方孔外侧距板边的尺寸大于3mm;7.发热元件不能紧邻导线和热敏元件;高热器件要均衡分布;8.电源插座要尽量布置在印制板的四周,电源插座与其相连的汇流条接线端应布置在同侧。特别应注意不要把电源插座及其它焊接连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源线缆设计和扎线。电源插座及焊接连接器的布置间距应考虑方便电源插头的插拔;9.其它元器件的布置:所有IC元件单边对齐,有极性元件极性标示明确,同一印制板上极性标示不得多于两个方向,出现两个方向时,两个方向互相垂直;10、板面布线应疏密得当,当疏密差别太大时应以网状铜箔填充,网格大于8mil(或0.2mm);11、贴片焊盘上不能有通孔,以免焊膏流失造成元件虚焊。重要信号线不准从插座脚间穿过;12、贴片单边对齐,字符方向一致,封装方向一致;13、有极性的器件在以同一板上的极性标示方向尽量保持一致。二、元件布线规则1、画定布线区域距PCB板边≤1mm的区域内,以及安装孔周围1mm内,禁止布线;2、电源线尽可能的宽,不应低于18mil;信号线宽不应低于12mil;cpu入出线不应低于10mil(或8mil);线间距不低于10mil;3、正常过孔不低于30mil;

4、双列直插:焊盘60mil,孔径40mil;

二、1/4W电阻:51*55mil(0805表贴);直插时焊盘62mil,孔径42mil;无极电容:51*55mil (0805表贴);直插时焊盘50mil,孔径28mil;5、注意电源线与地线应尽可能呈放射状,以及信号线不能出现回环走线。如何提高抗干扰能力和电磁兼容性在研制带处理器的电子产品时,如何提高抗干扰能力和电磁兼容性?1、下面的一些系统要特别注意抗电磁干扰:(1)微控制器时钟频率特别高,总线周期特别快的系统。(2)系统含有大功率,大电流驱动电路,如产生火花的继电器,大电流开关等。(3)含微弱模拟信号电路以及高精度A/D变换电路的系统。

2、为增加系统的抗电磁干扰能力采取如下措施:(1)选用频率低的微控制器:选用外时钟频率低的微控制器可以有效降低噪声和提高系统的抗干扰能力。同样频率的方波和正弦波,方波中的高频成份比正弦波多得多。虽然方波的高频成份的波的幅度,比基波小,但频率越高越容易发射出成为噪声源,微控制器产生的最有影响的高频噪声大约是时钟频率的3倍。(2)减小信号传输中的畸变微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA 左右,输入电容10PF左右,输入阻抗相当高,高速CMOS电路的输出端都有相当的带载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入阻抗相当高的输入端,反射问题就很严重,它会引起信号畸变,增加系统噪声。当Tpd>Tr时,就成了一个传输线问题,必须考虑信号反射,阻抗匹配等问题。信号在印制板上的延迟时间与引线的特性阻抗有关,即与印制线路板材料的介电常数有关。可以粗略地认为,信号在印制板引线的传输速度,约为光速的1/3到1/2之间。微控制器构成的系统中常用逻辑电话元件的Tr(标准延迟时间)为3到18ns之间。在印制线路板上,信号通过一个7W的电阻和一段25cm长的引线,线上延迟时间大致在4~20ns之间。也就是说,信号在印刷线路上的引线越短越好,最长不宜超过25cm。而且过孔数目也应尽量少,最好不多于2个。当信号的上升时间快于信号延迟时间,就要按照快电子学处理。此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之

间的信号传输,要避免出现Td>Trd的情况,印刷线路板越大系统的速度就越不能太快。用以下结论归纳印刷线路板设计的一个规则:信号在印刷板上传输,其延迟时间不应大于所用器件的标称延迟时间。(3)减小信号线间的交*干扰:A点一个上升时间为Tr的阶跃信号通过引线AB传向B端。信号在AB线上的延迟时间是T d。在D点,由于A点信号的向前传输,到达B点后的信号反射和AB线的延迟,Td时间以后会感应出一个宽度为Tr的页脉冲信号。在C点,由于AB上信号的传输与反射,会感应出一个宽度为信号在AB

三、线上的延迟时间的两倍,即2Td的正脉冲信号。这就是信号间的交*干扰。干扰信号的强度与C点信号的di/at有关,与线间距离有关。当两信号线不是很长时,AB上看到的实际是两个脉冲的迭加。CMOS工艺制造的微控制由输入阻抗高,噪声高,噪声容限也很高,数字电路是迭加100~200mv噪声并不影响其工作。若图中AB线是一模拟信号,这种干扰就变为不能容忍。如印刷线路板为四层板,其中有一层是大面积的地,或双面板,信号线的反面是大面积的地时,这种信号间的交*干扰就会变小。原因是,大面积的地减小了信号线的特性阻抗,信号在D端的反射大为减小。特性阻抗与信号线到地间的介质的介电常数的平方成反比,与介质厚度的自然对数成正比。若AB线为一模拟信号,要避免数字电路信号线CD对AB的干扰,AB线下方要有大面积的地,AB线到CD线的距离要大于AB线与地距离的2~3倍。可用局部屏蔽地,在有引结的一面引线左右两侧布以地线。(4)减小来自电源的噪声电源在向系统提供能源的同时,也将其噪声加到所供电的电源上。电路中微控制器的复位线,中断线,以及其它一些控制线最容易受外界噪声的干扰。电网上的强干扰通过电源进入电路,即使电池供电的系统,电池本身也有高频噪声。模拟电路中的模拟信号更经受不住来自电源的干扰。

(5)注意印刷线板与元器件的高频特性在高频情况下,印刷线路板上的引线,过孔,电阻、电容、接插件的分布电感与电容等不可忽略。电容的分布电感不可忽略,电感的分布电容不可

忽略。电阻产生对高频信号的反射,引线的分布电容会起作用,当长度大于噪声频率相应波长的1/20时,就产生天线效应,噪声通过引线向外发射。印刷线路板的过孔大约引起0.6pf 的电容。一个集成电路本身的封装材料引入2~6pf电容。一个线路板上的接插件,有520nH 的分布电感。一个双列直扦的24引脚集成电路扦座,引入4~18nH的分布电感。这些小的分布参数对于这行较低频率下的微控制器系统中是可以忽略不计的;而对于高速系统必须予以特别注意。(6)元件布置要合理分区元件在印刷线路板上排列的位置要充分考虑抗电磁干扰问题,原则之一是各部件之间的引线要尽量短。在布局上,要把模拟信号部分,高速数字电路部分,噪声源部分(如继电器,大电流开关等)这三部分合理地分开,使相互间的信号耦合为最小。G处理好接地线印刷电路板上,电源线和地线最重要。克服电磁干扰,最主要的手段就是接地。

四、对于双面板,地线布置特别讲究,通过采用单点接地法,电源和地是从电源的两端接到印刷线路板上来的,电源一个接点,地一个接点。印刷线路板上,要有多个返回地线,这些都会聚到回电源的那个接点上,就是所谓单点接地。所谓模拟地、数字地、大功率器件地开分,是指布线分开,而最后都汇集到这个接地点上来。与印刷线路板以外的信号相连时,通常采用屏蔽电缆。对于高频和数字信号,屏蔽电缆两端都接地。低频模拟信号用的屏蔽电缆,一端接地为好。对噪声和干扰非常敏感的电路或高频噪声特别严重的电路应该用金属罩屏蔽起来。(7)用好去耦电容。好的高频去耦电容可以去除高到1GHZ的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容为0.1uf的去耦电容有5nH分布电感,它的并行共振频率大约在7MHz左右,也就是说对于

10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声几乎不起作用。1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印刷板的地方和一个1uf或10uf的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10uf。最好不用电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用胆电容或聚碳酸酝电容。去耦电容值的选取并不严格,可按C=1/f计算;即10MHz取0.1uf,对微控制器构成的系统,取0.1~0.01uf之间都可以。3、降低噪声与电磁干扰的一些经验。(1)能用低速芯片就不用高速的,高速芯片用在关键地方。(2)可用串一个电阻的办法,降低控制电路上下沿跳变速率。(3)尽量为继电器等提供某种形式的阻尼。(4)使用满足系统要求的最低频率时钟。(5)时钟产生器尽量*近到用该时钟的器件。石英晶体振荡器外壳要接地。

(6)用地线将时钟区圈起来,时钟线尽量短。(7)I/O驱动电路尽量*近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。(8)MCD无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。

五、(9)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。(10)印制板尽量使用45折线而不用90折线布线以减小高频信号对外的发射与耦合。(11)印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。(12)单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。(13)时钟、总线、片选信号要远离I/O线和接插件。(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。(15)对A/D类器件,数字部分与模拟部分宁可统一下也不要交*。(16)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远

离I/O电缆。(17)元件引脚尽量短,去耦电容引脚尽量短。(18)关键的线要尽量粗,并在两边加上保护地。高速线要短要直。(19)对噪声敏感的线不要与大电流,高速开关线平行。(20)石英晶体下面以及对噪声敏感的器件下面不要走线。(21)弱信号电路,低频电路周围不要形成电流环路。(22)任何信号都不要形成环路,如不可避免,让环路区尽量小。(23)每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。(24)用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。

PCB布局布线基本规则

2009-07-2616:15

一、元件布局基本规则1.按电路模块进行布局,实现同一功能的相关电路称为一个模块,电路模块中的元件应采用就近集中原则,同时数字电路和模拟电路分开;

2.定位孔、标准孔等非安装孔周围1.27mm内不得贴装元、器件,螺钉等安装孔周围

3.5mm(对于M2.5)、4mm(对于M3)内不得贴装元器件;

3.卧装电阻、电感(插件)、电解电容等元件的下方避免布过孔,以免波峰焊后过孔与元件壳体短路;

4.元器件的外侧距板边的距离为5mm;

5.贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm;

6.金属壳体元器件和金属件(屏蔽盒等)不能与其它元器件相碰,不能紧贴印制线、焊盘,其间距应大于2mm。定位孔、紧固件安装孔、椭圆孔及板中其它方孔外侧距板边的尺寸大于3mm;

7.发热元件不能紧邻导线和热敏元件;高热器件要均衡分布;

8.电源插座要尽量布置在印制板的四周,电源插座与其相连的汇流条接线端应布置在同侧。特别应注意不要把电源插座及其它焊接连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源线缆设计和扎线。电源插座及焊接连接器的布置间距应考虑方便电源插头的插拔;

9.其它元器件的布置:

所有IC元件单边对齐,有极性元件极性标示明确,同一印制板上极性标示不得多于两个方向,出现两个方向时,两个方向互相垂直;

10、板面布线应疏密得当,当疏密差别太大时应以网状铜箔填充,网格大于8mil(或0.2mm);

11、贴片焊盘上不能有通孔,以免焊膏流失造成元件虚焊。重要信号线不准从插座脚间穿过;

12、贴片单边对齐,字符方向一致,封装方向一致;

13、有极性的器件在以同一板上的极性标示方向尽量保持一致。

二、元件布线规则

1、画定布线区域距PCB板边≤1mm的区域内,以及安装孔周围1mm内,禁止布线;

2、电源线尽可能的宽,不应低于18mil;信号线宽不应低于12mil;cpu入出线不应低于10mil(或8mil);线间距不低于10mil;

3、正常过孔不低于30mil;

4、双列直插:焊盘60mil,孔径40mil;

1/4W电阻:51*55mil(0805表贴);直插时焊盘62mil,孔径42mil;

无极电容:51*55mil(0805表贴);直插时焊盘50mil,孔径28mil;

5、注意电源线与地线应尽可能呈放射状,以及信号线不能出现回环走线。

如何提高抗干扰能力和电磁兼容性

在研制带处理器的电子产品时,如何提高抗干扰能力和电磁兼容性?

1、下面的一些系统要特别注意抗电磁干扰:

(1)微控制器时钟频率特别高,总线周期特别快的系统。

(2)系统含有大功率,大电流驱动电路,如产生火花的继电器,大电流开关等。

(3)含微弱模拟信号电路以及高精度A/D变换电路的系统。

2、为增加系统的抗电磁干扰能力采取如下措施:

(1)选用频率低的微控制器:

选用外时钟频率低的微控制器可以有效降低噪声和提高系统的抗干扰能力。同样频率的方波和正弦波,方波中的高频成份比正弦波多得多。虽然方波的高频成份的波的幅度,比基波小,但频率越高越容易发射出成为噪声源,微控制器产生的最有影响的高频噪声大约是时钟频率的3倍。

(2)减小信号传输中的畸变

微控制器主要采用高速CMOS技术制造。信号输入端静态输入电流在1mA左右,输入电容10PF左右,输入阻抗相当高,高速CMOS电路的输出端都有相当的带

载能力,即相当大的输出值,将一个门的输出端通过一段很长线引到输入阻抗相当高的输入端,反射问题就很严重,它会引起信号畸变,增加系统噪声。当Tpd >Tr时,就成了一个传输线问题,必须考虑信号反射,阻抗匹配等问题。

信号在印制板上的延迟时间与引线的特性阻抗有关,即与印制线路板材料的介电常数有关。可以粗略地认为,信号在印制板引线的传输速度,约为光速的1/3到1/2之间。微控制器构成的系统中常用逻辑电话元件的Tr(标准延迟时间)为3到18ns之间。

在印制线路板上,信号通过一个7W的电阻和一段25cm长的引线,线上延迟时间大致在4~20ns之间。也就是说,信号在印刷线路上的引线越短越好,最长不宜超过25cm。而且过孔数目也应尽量少,最好不多于2个。

当信号的上升时间快于信号延迟时间,就要按照快电子学处理。此时要考虑传输线的阻抗匹配,对于一块印刷线路板上的集成块之间的信号传输,要避免出现Td >Trd的情况,印刷线路板越大系统的速度就越不能太快。

用以下结论归纳印刷线路板设计的一个规则:

信号在印刷板上传输,其延迟时间不应大于所用器件的标称延迟时间。

(3)减小信号线间的交*干扰:

A点一个上升时间为Tr的阶跃信号通过引线AB传向B端。信号在AB线上的延迟时间是Td。在D点,由于A点信号的向前传输,到达B点后的信号反射和AB

线的延迟,Td时间以后会感应出一个宽度为Tr的页脉冲信号。在C点,由于AB 上信号的传输与反射,会感应出一个宽度为信号在AB线上的延迟时间的两倍,即2Td的正脉冲信号。这就是信号间的交*干扰。干扰信号的强度与C点信号的di/at有关,与线间距离有关。当两信号线不是很长时,AB上看到的实际是两个脉冲的迭加。

CMOS工艺制造的微控制由输入阻抗高,噪声高,噪声容限也很高,数字电路是迭加100~200mv噪声并不影响其工作。若图中AB线是一模拟信号,这种干扰就变为不能容忍。如印刷线路板为四层板,其中有一层是大面积的地,或双面板,信号线的反面是大面积的地时,这种信号间的交*干扰就会变小。原因是,大面积的地减小了信号线的特性阻抗,信号在D端的反射大为减小。特性阻抗与信号线到地间的介质的介电常数的平方成反比,与介质厚度的自然对数成正比。若AB 线为一模拟信号,要避免数字电路信号线CD对AB的干扰,AB线下方要有大面积的地,AB线到CD线的距离要大于AB线与地距离的2~3倍。可用局部屏蔽地,在有引结的一面引线左右两侧布以地线。

(4)减小来自电源的噪声

电源在向系统提供能源的同时,也将其噪声加到所供电的电源上。电路中微控制器的复位线,中断线,以及其它一些控制线最容易受外界噪声的干扰。电网上的强干扰通过电源进入电路,即使电池供电的系统,电池本身也有高频噪声。模拟电路中的模拟信号更经受不住来自电源的干扰。

(5)注意印刷线板与元器件的高频特性

在高频情况下,印刷线路板上的引线,过孔,电阻、电容、接插件的分布电感与电容等不可忽略。电容的分布电感不可忽略,电感的分布电容不可忽略。电阻产生对高频信号的反射,引线的分布电容会起作用,当长度大于噪声频率相应波长的1/20时,就产生天线效应,噪声通过引线向外发射。

印刷线路板的过孔大约引起0.6pf的电容。

一个集成电路本身的封装材料引入2~6pf电容。

一个线路板上的接插件,有520nH的分布电感。一个双列直扦的24引脚集成电路扦座,引入4~18nH的分布电感。

这些小的分布参数对于这行较低频率下的微控制器系统中是可以忽略不计的;而对于高速系统必须予以特别注意。

(6)元件布置要合理分区

元件在印刷线路板上排列的位置要充分考虑抗电磁干扰问题,原则之一是各部件之间的引线要尽量短。在布局上,要把模拟信号部分,高速数字电路部分,噪声源部分(如继电器,大电流开关等)这三部分合理地分开,使相互间的信号耦合为最小。

G处理好接地线

印刷电路板上,电源线和地线最重要。克服电磁干扰,最主要的手段就是接地。对于双面板,地线布置特别讲究,通过采用单点接地法,电源和地是从电源的两端接到印刷线路板上来的,电源一个接点,地一个接点。印刷线路板上,要有多个返回地线,这些都会聚到回电源的那个接点上,就是所谓单点接地。所谓模拟地、数字地、大功率器件地开分,是指布线分开,而最后都汇集到这个接地点上来。与印刷线路板以外的信号相连时,通常采用屏蔽电缆。对于高频和数字信号,屏蔽电缆两端都接地。低频模拟信号用的屏蔽电缆,一端接地为好。

对噪声和干扰非常敏感的电路或高频噪声特别严重的电路应该用金属罩屏蔽起来。

(7)用好去耦电容。

好的高频去耦电容可以去除高到1GHZ的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容为0.1uf的去耦电容有5nH分布电感,它的并行共振频率大约在7MHz左右,也就是说对于10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声几乎不起作用。

1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印刷板的地方和一个1uf或10uf的去高频电容往往是有利的,即使是

用电池供电的系统也需要这种电容。

每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10uf。最好不用电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用胆电容或聚碳酸酝电容。

去耦电容值的选取并不严格,可按C=1/f计算;即10MHz取0.1uf,对微控制器构成的系统,取0.1~0.01uf之间都可以。

3、降低噪声与电磁干扰的一些经验。

(1)能用低速芯片就不用高速的,高速芯片用在关键地方。

(2)可用串一个电阻的办法,降低控制电路上下沿跳变速率。

(3)尽量为继电器等提供某种形式的阻尼。

(4)使用满足系统要求的最低频率时钟。

(5)时钟产生器尽量*近到用该时钟的器件。石英晶体振荡器外壳要接地。

(6)用地线将时钟区圈起来,时钟线尽量短。

(7)I/O驱动电路尽量*近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。

(8)MCD无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。

(9)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。(10)印制板尽量使用45折线而不用90折线布线以减小高频信号对外的发射与耦合。

(11)印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。

(12)单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。

(13)时钟、总线、片选信号要远离I/O线和接插件。

(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。

(15)对A/D类器件,数字部分与模拟部分宁可统一下也不要交*。

(16)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远离I/O电缆。

(17)元件引脚尽量短,去耦电容引脚尽量短。

(18)关键的线要尽量粗,并在两边加上保护地。高速线要短要直。

(19)对噪声敏感的线不要与大电流,高速开关线平行。

(20)石英晶体下面以及对噪声敏感的器件下面不要走线。

(21)弱信号电路,低频电路周围不要形成电流环路。

(22)任何信号都不要形成环路,如不可避免,让环路区尽量小。

(23)每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。

(24)用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。

1布局的设计

Protel虽然具有自动布局的功能,但并不能完全满足高频电路的工作需要,往往要凭借设计者的经验,根据具体情况,先采用手工布局的方法优化调整部分元器件的位置,再结合自动布局完成PCB的整体设计。布局的合理与否直接影响到产品的寿命、稳定性、EMC(电磁兼容)等,必须从电路板的整体布局、布线的可通性和PCB的可制造性、机械结构、散热、EMI(电磁干扰)、可靠性、信号的完整性等方面综合考虑。

一般先放置与机械尺寸有关的固定位置的元器件,再放置特殊的和较大的元器件,最后放置小元器件。同时,要兼顾布线方面的要求,高频元器件的放置要尽量紧凑,信号线的布线才能尽可能短,从而降低信号线的交叉干扰等。

1.1与机械尺寸有关的定位插件的放置

电源插座、开关、PCB之间的接口、指示灯等都是与机械尺寸有关的定位插件。通常,电源与PCB之间的接口放到PCB的边缘处,并与PCB边缘要有3mm~5mm的间距;指示发光二极管应根据需要准确地放置;开关和一些微调元器件,如可调电感、可调电阻等应放置在靠近PCB边缘的位置,以便于调整和连接;需要经常更换的元器件必须放置在器件比较少的位置,以易于更换。

1.2特殊元器件的放置

大功率管、变压器、整流管等发热器件,在高频状态下工作时产生的热量较多,所以在布局时应充分考虑通风和散热,将这类元器件放置在PCB上空气容易流通的地方。大功率整流管和调整管等应装有散热器,并要远离变压器。电解电容器之类怕热的元件也应远离发热器件,否则电解液会被烤干,造成其电阻增大,性能变差,影响电路的稳定性。

易发生故障的元器件,如调整管、电解电容器、继电器等,在放置时还要考虑到维修方便。对经常需要测量的测试点,在布置元器件时应注意保证测试棒能够方便地接触。

由于电源设备内部会产生50Hz泄漏磁场,当它与低频放大器的某些部分交连时,会对低频放大器产生干扰。因此,必须将它们隔离开或者进行屏蔽处理。放大器各级最好能按原理图排成直线形式,如此排法的优点是各级的接地电流就在本级闭合流动,不影响其他电路的工作。输入级与输出级应当尽可能地远离,减小它们之间的寄生耦合干扰。

考虑各个单元功能电路之间的信号传递关系,还应将低频电路和高频电路分开,模拟电路和数字电路分开。集成电路应放置在PCB的中央,这样方便各引脚与其他器件的布线连接。

电感器、变压器等器件具有磁耦合,彼此之间应采用正交放置,以减小磁耦合。另外,它们都有较强的磁场,在其周围应有适当大的空间或进行磁屏蔽,以减小对其他电路的影响。

在PCB的关键部位要配置适当的高频退耦电容,如在PCB电源的输入端应接一个10μF~100μF的电解电容,在集成电路的电源引脚附近都应接一个0.01pF左右的瓷片电容。有些电路还要配置适当的高频或低频扼流圈,以减小高低频电路之间的影响。这一点在原理图设计和绘制时就应给予考虑,否则也将会影响电路的工作性能。

元器件排列时的间距要适当,其间距应考虑到它们之间有无可能被击穿或打火。

含推挽电路、桥式电路的放大器,布置时应注意元器件电参数的对称性和结构的对称性,使对称元器件的分布参数尽可能一致。

在对主要元器件完成手动布局后,应采用元器件锁定的方法,使这些元器件不会在自动布局时移动。即执行Editchange命令或在元器件的Properties选中Locked就可以将其锁定不再移动。

1.3普通元器件的放置

对于普通的元器件,如电阻、电容等,应从元器件的排列整齐、占用空间大小、布线的可通性和焊接的方便性等几个方面考虑,可采用自动布局的方式。

2布线的设计

布线是在合理布局的基础上实现高频PCB设计的总体要求。布线包括自动布线和手动布线两种方式。通常,无论关键信号线的数量有多少,首先对这些信号线进行手动布线,布线完成后对这些信号线布线进行仔细检查,检查通过后将其固定,再对其他布线进行自动布线。即采用手动和自动布线相结合来完成PCB的布线。

在高频PCB的布线过程中应特别注意以下几个方面问题。

2.1布线的走向

电路的布线最好按照信号的流向采用全直线,需要转折时可用45°折线或圆弧曲线来完成,这样可以减少高频信号对外的发射和相互间的耦合。高频信号线的布线应尽可能短。要根据电路的工作频率,合理地选择信号线布线的长度,这样可以减少分布参数,降低信号的损耗。制作双面板时,在相邻的两个层面上布线最好相互垂直、斜交或弯曲相交。避免相互平行,这样可以减少相互干扰和寄生耦合。

高频信号线与低频信号线要尽可能分开,必要时采取屏蔽措施,防止相互间干扰。对于接收比较弱的信号输入端,容易受到外界信号的干扰,可以利用地线做屏蔽将其包围起来或做好高频接插件的屏蔽。同一层面上应该避免平行走线,否则会引入分布参数,对电路产生影响。若无法避免时可在两平行线之间引入一条接地的铜箔,构成隔离线。

在数字电路中,对于差分信号线,应成对地走线,尽量使它们平行、靠近一些,并且长短相差不大。

2.2布线的形式

在PCB的布线过程中,走线的最小宽度由导线与绝缘层基板之间的粘附强度以及流过导线的电流强度所决定。当铜箔的厚度为0.05mm、宽度为1mm~1.5mm时,可以通过2A电流。温度不会高于3℃,除一些比较特殊的走线外,同一层面上的其他布线宽度应尽可能一致。在高频电路中布线的间距将影响分布电容和电感的大小,从而影响信号的损耗、电路的稳定性以及引起信号的干扰等。在高速开关电路中,导线的间距将影响信号的传输时间及波形的质量。因此,布线的最小间距应大于或等于0.5mm,只要允许,PCB布线最好采用比较宽的线。

印制导线与PCB的边缘应留有一定的距离(不小于板厚),这样不仅便于安装和进行机械加工,而且还提高了绝缘性能。

布线中遇到只有绕大圈才能连接的线路时,要利用飞线,即直接用短线连接来减少长距离走线带来的干扰。

含有磁敏元件的电路其对周围磁场比较敏感,而高频电路工作时布线的拐弯处容易辐射电磁波,如果PCB中放置了磁敏元件,则应保证布线拐角与其有一定的距离。

同一层面上的布线不允许有交叉。对于可能交叉的线条,可用“钻”与“绕”的办法解决,即让某引线从其他的电阻、电容、三极管等器件引脚下的空隙处“钻”过去,或从可能交叉的某条引线的一端“绕”过去。在特殊情况下,如果电路很复杂,为了简化设计,也允许用导线跨接解决交叉问题。

当高频电路工作频率较高时,还需要考虑布线的阻抗匹配及天线效应问题。

2.3电源线与地线的布线要求

根据不同工作电流的大小,尽量加大电源线的宽度。高频PCB应尽量采用大面积地线并布局在PCB的边缘,可以减少外界信号对电路的干扰;同时,可以使PCB的接地线与壳体很好地接触,使PCB的接地电压更加接近于大地电压。应根据具体情况选择接地方式,与低频电路有所不同,高频电路的接地线应该采用就近接地或多点接地的方式,接地线短而粗,以尽量减少地阻抗,其允许电流要求能够达到3倍于工作电流的标准。扬声器的接地线应接在PCB功放输出级的接地点,切勿任意接地。

在布线过程中还应该及时地将一些合理的布线锁定,以免多次重复布线。即执行EditselectNet 命令在预布线的属性中选中Locked就可以将其锁定不再移动。

3焊盘及敷铜的设计

3.1焊盘与孔径

在保证布线最小间距不违反设计的电气间距的情况下,焊盘的设计应较大,以保证足够的环宽。一般焊盘的内孔要比元器件的引线直径稍微大一点,设计过大,容易在焊接中形成虚焊。焊盘外径D一般不小于(d+1.2)mm,其中d为焊盘内孔径,对于一些密度比较大的PCB,焊盘的最小值

pcb布局布线技巧经验大汇总

PCB电路板布局、布线基本原则 一、元件布局基本规则 1. 按电路模块进行布局,实现同一功能的相关电路称为一个模块,电路模块中的元件应采用就近集中原则,同时数字电路和模拟电路分开; 2.定位孔、标准孔等非安装孔周围1.27mm 内不得贴装元、器件,螺钉等安装孔周围 3.5mm (对于M2.5)、4mm(对于M3)内不得贴装元器件; 3. 卧装电阻、电感(插件)、电解电容等元件的下方避免布过孔,以免波峰焊后过孔与元件壳体短路; 4. 元器件的外侧距板边的距离为5mm; 5. 贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm; 6. 金属壳体元器件和金属件(屏蔽盒等)不能与其它元器件相碰,不能紧贴印制线、焊盘,其间距应大于2mm。定位孔、紧固件安装孔、椭圆孔及板中其它方孔外侧距板边的尺寸大于3mm; 7. 发热元件不能紧邻导线和热敏元件;高热器件要均衡分布; 8. 电源插座要尽量布置在印制板的四周,电源插座与其相连的汇流条接线端应布置在同侧。特别应注意不要把电源插座及其它焊接连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源线缆设计和扎线。电源插座及焊接连接器的布置间距应考虑方便电源插头的插拔; 9. 其它元器件的布置: 所有IC元件单边对齐,有极性元件极性标示明确,同一印制板上极性标示不得多于两个方向,出现两个方向时,两个方向互相垂直; 10、板面布线应疏密得当,当疏密差别太大时应以网状铜箔填充,网格大于8mil(或0.2mm); 11、贴片焊盘上不能有通孔,以免焊膏流失造成元件虚焊。重要信号线不准从插座脚间穿过; 12、贴片单边对齐,字符方向一致,封装方向一致; 13、有极性的器件在以同一板上的极性标示方向尽量保持一致。 二、元件布线规则 1、画定布线区域距PCB板边≤1mm的区域内,以及安装孔周围1mm内,禁止布线; 2、电源线尽可能的宽,不应低于18mil;信号线宽不应低于12mil;cpu入出线不应低于10mil (或8mil);线间距不低于10mil; 3、正常过孔不低于30mil; 4、双列直插:焊盘60mil,孔径40mil; 1/4W电阻:51*55mil(0805表贴);直插时焊盘62mil,孔径42mil; 无极电容:51*55mil(0805表贴);直插时焊盘50mil,孔径28mil; 5、注意电源线与地线应尽可能呈放射状,以及信号线不能出现回环走线

PCB电路设计流程

PCB电路设计流程(2011-10-28 11:14) 分类:开关电源 1 推荐 PCB的设计流程分为网表输入、规则设置、元器件布局、布线、检查、复查、输出六个步骤. 1. 网表输入 网表输入有两种方法,一种是使用PowerLogic的OLE PowerPCB Connection功能,选择Send Netlist,应用OLE功能,可以随时保持原理图和PCB图的一致,尽量减少出错的可能。另一种方法是直接在PowerPCB中装载网表,选择File->Import,将原理图生成的网表输入进来。 2.规则设置 如果在原理图设计阶段就已经把PCB的设计规则设置好的话,就不用再进行设置 这些规则了,因为输入网表时,设计规则已随网表输入进PowerPCB了。如果修改了设计规则,必须同步原理图,保证原理图和PCB的一致。除了设计规则和层定义外,还有一些规则需要设置,比如Pad Stacks,需要修改标准过孔的大小。如果设计者新建了一个焊盘或过孔,一定要加上Layer 25。 注意:PCB设计规则、层定义、过孔设置、CAM输出设置已经作成缺省启动文件,名称为Default.stp,网表输入进来以后,按照设计的实际情况,把电源网络和地分配给电源层和地层,并设置其它高级规则。在所有的规则都设置好以后,在PowerLogic中,使用OLE PowerPCB Connection的Rules From PCB功能,更新原理图中的规则设置,保证原理图和PCB图的规则一致。 3. 元器件布局 网表输入以后,所有的元器件都会放在工作区的零点,重叠在一起,下一步的工作就是把这些元器件分开,按照一些规则摆放整齐,即元器件布局。PowerPCB提供了两种方法,手工布局和自动布局。 ①、手工布局 A. 工具印制板的结构尺寸画出板边(Board Outline)。 B. 将元器件分散(Disperse Components),元器件会排列在板边的周围。 C. 把元器件一个一个地移动、旋转,放到板边以内,按照一定的规则摆放整齐。 ②、自动布局 PowerPCB提供了自动布局和自动的局部簇布局,但对大多数的设计来说,效果并不理想,不推荐使用。 ③、注意事项 a. 布局的首要原则是保证布线的布通率,移动器件时注意飞线的连接,把有连线关系的器件放在一起 b. 数字器件和模拟器件要分开,尽量远离 c. 去耦电容尽量靠近器件的VCC d. 放置器件时要考虑以后的焊接,不要太密集 e. 多使用软件提供的Array和Union功能,提高布局的效率

pcb设计方案与制作步骤

pcb设计与制作步骤 为了把产品快速可靠地推向市场,利用设计工具实现设计流程自 动化就显得十分必要,但如何才能确保设计获得成功呢?为了最大程度地提高设计效率和产品质量,应当关注哪些细节?设计工具显然应该直观易用且足够强大,以便克服复杂的设计挑战,但还有哪些事项值得注意?本文列举了为确保PCB设计成功可采取的四个步骤。 第一步一不要停留于基本原理图输入 原理图输入对于生成设计的逻辑连接而言至关重要,其必须准确无误、简单易用且与布局集成为一体才能确保设计成功。 简单地输入原理图并将其传送到布局还不够。为了创建符合预期的高质量设计,需要确保使用最佳元件,并且可以执行仿真分析,从而保证设计在交付制造时不会出问题。

第二步一不要忽视库管理库 管理是设计流程的重要组成部分。为了快速选择最佳元件并将其 放置在设计中,器件的简易创建和轻松管理就显得十分必要了。 PADS 允许您在一个库中维护所有设计任务,并可实时更新该库, 以便于使用并确保设计开发的精确性。您可以通过单个电子表格来访 问 所有元器件信息,而无需担心数据冗余、多个库或耗时费力的工具 开销 JRAl L 4]

第三步一有效管理设计约束规则 当今的关键高速设计异常复杂,如果没有有效的手段来管理约束 规则,则对走线、拓扑和信号延迟等方面的设计、约束和管理将会变 得异常困难。为了在第一次迭代中就构建出成功的产品, 必须在设计 流程的早期设置约束规则,以便设计达到要求的目标。良好的约束规 则管理可防止您使用价格高昂或无法采购到的元件,并且最终确保电 路板符合性能和制造要求。 * r -.-I oni 9 IF 沁Rm 涮r*■期 n.

pcb布局布线基本原则

PCB布局、布线基本原则 一、元件布局基本规则 1. 按电路模块进行布局,实现同一功能的相关电路称为一个模块, 电路模块中的元件应采用就近集中原则,同时数字电路和模拟电路 分开; 2.定位孔、标准孔等非安装孔周围1.27mm 内不得贴装元、器件, 螺钉等安装孔周围3.5mm(对于M2.5)、4mm(对于M3)内不得贴 装元器件; 3. 卧装电阻、电感(插件)、电解电容等元件的下方避免布过孔, 以免波峰焊后过孔与元件壳体短路; 4. 元器件的外侧距板边的距离为5mm; 5. 贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm; 6. 金属壳体元器件和金属件(屏蔽盒等)不能与其它元器件相碰, 不能紧贴印制线、焊盘,其间距应大于2mm。定位孔、紧固件安装 孔、椭圆孔及板中其它方孔外侧距板边的尺寸大于3mm; 7. 发热元件不能紧邻导线和热敏元件;高热器件要均衡分布; 8. 电源插座要尽量布置在印制板的四周,电源插座与其相连的汇 流条接线端应布置在同侧。特别应注意不要把电源插座及其它焊接

连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源 线缆设计和扎线。电源插座及焊接连接器的布置间距应考虑方便电 源插头的插拔; 9. 其它元器件的布置: 所有IC元件单边对齐,有极性元件极性标示明确,同一印制板上 极性标示不得多于两个方向,出现两个方向时,两个方向互相垂直; 10、板面布线应疏密得当,当疏密差别太大时应以网状铜箔填充, 网格大于8mil(或0.2mm); 11、贴片焊盘上不能有通孔,以免焊膏流失造成元件虚焊。重要信 号线不准从插座脚间穿过; 12、贴片单边对齐,字符方向一致,封装方向一致; 13、有极性的器件在以同一板上的极性标示方向尽量保持一致。 二、元件布线规则 1、画定布线区域距PCB板边≤1mm的区域内,以及安装孔周围1mm内,禁止布线; 2、电源线尽可能的宽,不应低于18mil;信号线宽不应低于12mil;cpu入出线不应低于10mil (或8mil);线间距不低于10mil; 3、正常过孔不低于30mil; 4、双列直插:焊盘60mil,孔径40mil; 1/4W电阻:51*55mil(0805表贴);直插时焊盘62mil,孔径42mil; 无极电容:51*55mil(0805表贴);直插时焊盘50mil,孔径28mil; 5、注意电源线与地线应尽可能呈放射状,以及信号线不能出现回环走线。 如何提高抗干扰能力和电磁兼容性 在研制带处理器的电子产品时,如何提高抗干扰能力和电磁兼容性? 1、下面的一些系统要特别注意抗电磁干扰: (1) 微控制器时钟频率特别高,总线周期特别快的系统。 (2) 系统含有大功率,大电流驱动电路,如产生火花的继电器,大电流开关等。

PCB电路板布局技巧

PCB电路板布局技巧

PCB布局、布线基本原则 一、元件布局基本规则1.按电路模块进行布局,实现同一功能的相关电路称为一个模块,电路模块中的元件应采用就近集中原则,同时数字电路和模拟电路分开;2.定位孔、标准孔等非安装孔周围1.27mm内不得贴装元、器件,螺钉等安装孔周围3.5mm(对于M2.5)、4mm(对于M3)内不得贴装元器件;3.卧装电阻、电感(插件)、电解电容等元件的下方避免布过孔,以免波峰焊后过孔与元件壳体短路;4.元器件的外侧距板边的距离为5mm;5.贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm;6.金属壳体元器件和金属件(屏蔽盒等)不能与其它元器件相碰,不能紧贴印制线、焊盘,其间距应大于2mm。定位孔、紧固件安装孔、椭圆孔及板中其它方孔外侧距板边的尺寸大于3mm;7.发热元件不能紧邻导线和热敏元件;高热器件要均衡分布;8.电源插座要尽量布置在印制板的四周,电源插座与其相连的汇流条接线端应布置在同侧。特别应注意不要把电源插座及其它焊接连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源线缆设计和扎线。电源插座及焊接连接器的布置间距应考虑方便电源插头的插拔;9.其它元器件的布置:所有IC元件单边对齐,有极性元件极性标示明确,同一印制板上极性标示不得多于两个方向,出现两个方向时,两个方向互相垂直;10、板面布线应疏密得当,当疏密差别太大时应以网状铜箔填充,网格大于8mil(或0.2mm);11、贴片焊盘上不能有通孔,以免焊膏流失造成元件虚焊。重要信号线不准从插座脚间穿过;12、贴片单边对齐,字符方向一致,封装方向一致;13、有极性的器件在以同一板上的极性标示方向尽量保持一致。二、元件布线规则1、画定布线区域距PCB板边≤1mm的区域内,以及安装孔周围1mm内,禁止布线;2、电源线尽可能的宽,不应低于18mil;信号线宽不应低于12mil;cpu入出线不应低于10mil(或8mil);线间距不低于10mil;3、正常过孔不低于30mil; 4、双列直插:焊盘60mil,孔径40mil;

PCB制造流程及说明培训资料

PCB制造流程及说明 一.PCB演变 1.1 PCB扮演的角色?PCB的功能为提供完成第一层级构装的组件与其它必须的电子电路零件接合的基地,以组成一个具特定功能的模块或成品。所以PCB在整个电子产品中,扮演了整合连结总其成所有功能的角色,也因此时常电子产品功能故障时,最先被质疑往往就是PCB。图1.1是电子构装层级区分示意。 1.早于1903年Mr. Albert Hanson首创利用"线路"(Circui1.2 PCB的演变? t)观念应用于电话交换机系统。它是用金属箔予以切割成线路导体,将之黏着于石蜡纸上,上面同样贴上一层石蜡纸,成了现今PCB的机构雏型。见图1.2 2. 至1936年,Dr Paul Eisner真正发明了PCB的制作技术,也发表多项专利。而今日之print-etch(photoimagetransfer)的技术,就是沿袭其发明而来的。 1.3PCB种类及制法 在材料、层次、制程上的多样化以适合不同的电子产品及其特殊需求。以下就归纳一些通用的区别办法,来简单介绍PCB的分类以及它的制造方法。 1.3.1 PCB种类? A. 以材质分?a.有机材质?酚醛树脂、玻璃纤维/环氧树脂、Polyamide、BT/Epoxy等皆属之。? b. 无机材质?铝、Copper Inver-copper、ceramic等皆属之。主要取其散热功能?B.以成品软硬区分? a.硬板RigidPCB ?b.软板Flexible PCB见图1.3 c.软硬板Rigid-Flex PCB 见图1.4 ? C. 以结构分 a.单面板见图1.5?b.双面板见图1.6 c.多层板见图1.7 D.依用途分:通信/耗用性电子/军用/计算机/半导体/电测板…,见图1.8 BGA. 另有一种射出成型的立体PCB,因使用少,不在此介绍。 1.3.2制造方法介绍 A. 减除法,其流程见图1.9 ?B.加成法,又可分半加成与全加成法,见图1. 101.11 C. 尚有其它因应IC封装的变革延伸而出的一些先进制程,本光盘仅提及但不详加介绍,因有许多尚属机密也不易取得,或者成熟度尚不够。本光盘以传统负片多层板的制程为主轴,深入浅出的介绍各个制程,再辅以先进技术的观念来探讨未来的PCB走势。?二.制前准备 2.1.前言

PCB电路板设计流程

PCB电路板设计流程 1. 找到画好的原理图,对照原件列表检查原件的编号以及封装是否正确,特别注意是否有元件遗漏封装的情况; 2. 根据完工的原理图生成网络表(Netlist)。 3. 新建一个空白PCB文档,在禁止布线层(Keepout Layer)绘制一个封闭的矩形区域(第一次可以适当画大一点:5cm X 5cm左右),注意要切换到正确的层用编辑区下方的标签切换。 4. 装载(Load)网络表——找到刚才生成的网络表,如果提示错误(Error)或者警告(Warning),一般因为某些元件的管脚没有连接好,或者该元件的封装没有正确指定,错误提示中有元件的名称和管脚编号等信息,根据这些信息提示回去修改原理图,重新生成网络表,重新载入,重复这一过程直到没有错误提示,点击“执行”(Excute)完成网络表装载工作,此时将有一堆元件互相遮挡堆叠在原理图中央; 5. 手动把堆叠在一起的元件拉开,按照重要元件(连线比较多的元件)在中央,接口元件在线路板边缘、电阻电容在主要元件附近尽量排齐的基本原则布置元件,尽量保证元件之间连线最短; 6. 按照元件之间连接提示(暗蓝色的细线),练习手动布线(Line:快捷键P + L(T))——注意要保证导线端点要对正元件管脚的中心(导线变成绿色说明导线之间或者导线与元件之间过近,试着调整两者间的距离)。在PCB 板顶层(TopLayer)或者底层(BottomLayer)布线走不通的话,可以通过过孔(Via)转到另外一层继续连线。 7. 可以试着自动布线(Auto Route),包括按照元件、网络或者区域进行自动布线; 8. 最后调整元件位置和连线,使之更加整齐、逻辑清晰。

pcb布局布线技巧及原则

pcb 布局布线技巧及原则 [ 2009-11-16 0:19:00 | By: lanzeex ] PCB 布局、布线基本原则 一、元件布局基本规则 1. 按电路模块进行布局,实现同一功能的相关电路称为一个模块,电路模块中的元件应采用就近集中原则,同时数字电路和模拟电路分开; 2. 定位孔、标准孔等非安装孔周围1.27mm 内不得贴装元、器件,螺钉等安 装孔周围3.5mm (对于 M2.5)、4mm(对于M3内不得贴装元器件; 3. 卧装电阻、电感(插件)、电解电容等元件的下方避免布过孔,以免波峰焊后过孔与元件壳体短路; 4. 元器件的外侧距板边的距离为5mm; 5. 贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm; 6. 金属壳体元器件和金属件(屏蔽盒等)不能与其它元器件相碰,不能紧 贴印制线、焊盘,其间距应大于2mm定位孔、紧固件安装孔、椭圆孔及板 中其它方孔外侧距板边的尺寸大于3mm; 7. 发热元件不能紧邻导线和热敏元件;高热器件要均衡分布; 8. 电源插座要尽量布置在印制板的四周,电源插座与其相连的汇流条接线端应布置在同侧。特别应注意不要把电源插座及其它焊接连接器布置在连接器之间,以利于这些插座、连接器的焊接及电源线缆设计和扎线。电源插座

及焊接连接器的布置间距应考虑方便电源插头的插拔; 9. 其它元器件的布置: 所有IC 元件单边对齐,有极性元件极性标示明确,同一印制板上极性标示不得多于两个方向,出现两个方向时,两个方向互相垂直; 10、板面布线应疏密得当,当疏密差别太大时应以网状铜箔填充,网格大于8mil(或0.2mm); 11、贴片焊盘上不能有通孔,以免焊膏流失造成元件虚焊。重要信号线不准从插座脚间穿过; 12、贴片单边对齐,字符方向一致,封装方向一致; 13、有极性的器件在以同一板上的极性标示方向尽量保持一致。二、元件布线规则1、画定布线区域距PCB板边w 1mm的区域内,以及安装孔周围1mm内,禁止布线; 2、电源线尽可能的宽,不应低于18mil ;信号线宽不应低于12mil ;cpu 入出线不应低于10mil (或8mil );线间距不低于10mil ; 3、正常过孔不低于30mil ; 4、双列直插:焊盘60mil ,孔径40mil ; 1/4W 电阻:51*55mil (0805 表贴);直插时焊盘62mil ,孔径42mil ;无极电容:51*55mil (0805 表贴);直插时焊盘50mil ,孔径28mil ; 5、注意电源线与地线应尽可能呈放射状,以及信号线不能出现回环走线。如何提高抗干扰能力和电磁兼容性在研制带处理器的电子产品时,如何提高抗干扰能力和电磁兼容性?

PCB布线技巧

.信号完整性(Signal Integrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到接收端,我们就称该信号是完整的。 2.传输线(Transmission Line):由两个具有一定长度的导体组成回路的连接线,我们称之为传输线,有时也被称为延迟线。 3.集总电路(Lumped circuit):在一般的电路分析中,电路的所有参数,如阻抗、容抗、感抗都集中于空间的各个点上,各个元件上,各点之间的信号是瞬间传递的,这种理想化的电路模型称为集总电路。 4.分布式系统(Distributed System):实际的电路情况是各种参数分布于电路所在空间的各处,当这种分散性造成的信号延迟时间与信号本身的变化时间相比已不能忽略的时侯,整个信号通道是带有电阻、电容、电感的复杂网络,这就是一个典型的分布参数系统。 5.上升/下降时间(Rise/Fall Time):信号从低电平跳变为高电平所需要的时间,通常是量度上升/下降沿在10%-90%电压幅值之间的持续时间,记为Tr。 6.截止频率(Knee Frequency):这是表征数字电路中集中了大部分能量的频率范围(0.5/Tr),记为Fknee,一般认为超过这个频率的能量对数字信号的传输没有任何影响。 7.特征阻抗(Characteristic Impedance):交流信号在传输线上传播中的每一步遇到不变的瞬间阻抗就被称为特征阻抗,也称为浪涌阻抗,记为Z0。可以通过传输线上输入电压对输入电流的比率值(V/I)来表示。 8.传输延迟(Propagation delay):指信号在传输线上的传播延时,与线长和信号传播速度有关,记为tPD。 9.微带线(Micro-Strip):指只有一边存在参考平面的传输线。 10.带状线(Strip-Line):指两边都有参考平面的传输线。 11.趋肤效应(Skin effect):指当信号频率提高时,流动电荷会渐渐向传输线的边缘靠近,甚至中间将没有电流通过。与此类似的还有集束效应,现象是电流密集区域集中在导体的内侧。 12.反射(Reflection):指由于阻抗不匹配而造成的信号能量的不完全吸收,发射的程度可以有反射系数ρ表示。 13.过冲/下冲(Over shoot/under shoot):过冲就是指接收信号的第一个峰值或谷值超过设定电压——对于上升沿是指第一个峰值超过最高电压;对于下降沿是指第一个谷值超过最低电压,而下冲就是指第二个谷值或峰值。 14.振荡:在一个时钟周期中,反复的出现过冲和下冲,我们就称之为振荡。振荡根据表现形式可分为振铃(Ringing)和环绕振荡,振铃为欠阻尼振荡,而环绕振荡为过阻尼振荡。 匹配(Termination):指为了消除反射而通过添加电阻或电容器件来达到阻抗一致的效果。因为通常采用在源端或终端,所以也称为端接。 15.串扰:串扰是指当信号在传输线上传播时,因电磁耦合对相邻的传输线产生的不期望的电压噪声干扰,这种干扰是由于传输线之间的互感和互容引起的。 信号回流(Return current):指伴随信号传播的返回电流。 16.自屏蔽(Self shielding):信号在传输线上传播时,靠大电容耦合抑制电场,靠小电感耦合抑制磁场来维持低电抗的方法称为自屏蔽。 17.前向串扰(Forward Crosstalk):指干扰源对牺牲源的接收端产生的第一次干扰,也称为远端干扰(Far-end crosstalk)。 18.后向串扰(Forward Crosstalk):指干扰源对牺牲源的发送端产生的第一次干

pcb制作流程

pcb制作流程: 根据电路功能需要设计原理图。原理图的设计主要是依据各元器件的电气性能根据需要进行合理的搭建,通过该图能够准确的反映出该PCB电路板的重要功能,以及各个部件之间的关系。原理图的设计是PCB制作流程中的第一步,也是十分重要的一步。通常设计电路原理图采用的软件是PROTEl。 原理图设计完成后,需要更近一步通过PROTEL对各个元器件进行封装,以生成和实现元器件具有相同外观和尺寸的网格。元件封装修改完毕后,要执行Edit/Set Preference/pin 1设置封装参考点在第一引脚.然后还要执行Report/Component Rule check 设置齐全要检查的规则,并OK.至此,封装建立完毕。 正式生成PCB。网络生成以后,就需要根据PCB面板的大小来放置各个元件的位置,在放置时需要确保各个元件的引线不交叉。放置元器件完成后,最后进行DRC检查,以排除各个元器件在布线时的引脚或引线交叉错误,当所有的错误排除后,一个完整的pcb设计过程完成。利用专门的复写纸张将设计完成的PCB图通过喷墨打印机打印输出,然后将印有电路图的一面与铜板相对压紧,最后放到热交换器上进行热印,通过在高温下将复写纸上的电路图墨迹粘到铜板上。 制板。调制溶液,将硫酸和过氧化氢按3:1进行调制,然后将含有墨迹的铜板放入其中,等三至四分钟左右,等铜板上除墨迹以外的地方全部被腐蚀之后,将铜板取去,然后将清水将溶液冲洗掉。

打孔。利用凿孔机将铜板上需要留孔的地方进行打孔,完成后将各个匹配的元器件从铜板的背面将两个或多个引脚引入,然后利用焊接工具将元器件焊接到铜板上。 焊接工作完成后,对整个电路板进行全面的测试工作,如果在测试过程中出现问题,就需要通过第一步设计的原理图来确定问题的位置,然后重新进行焊接或者更换元器件。当测试顺利通过后,整个电路板就制作完成了。

PCBLayout布局布线基本规则

布局: 1、顾客指定器件位置是否摆放正确 2、BGA与其它元器件间距是否≥5mm 3、PLCC、QFP、SOP各自之间和相互之间间距是否≥2.5 mm 4、PLCC、QFP、SOP与Chip 、SOT之间间距是否≥1.5 mm 5、Chip、SOT各自之间和相互之间的间距是否≥0.3mm 6、PLCC表面贴转接插座与其它元器件的间距是否≥3 mm 7、压接插座周围5mm范围内是否有其他器件 8、Bottom层元器件高度是否≤3mm 9、模块相同的器件是否摆放一致 10、元器件是否100%调用 11、是否按照原理图信号的流向进行布局,调试插座是否放置在板边 12、数字、模拟、高速、低速部分是否分区布局,并考虑数字地、模拟地划分 13、电源的布局是否合理、核电压电源是否靠近芯片放置 14、电源的布局是否考虑电源层的分割、滤波电容的组合放置等因素 15、锁相环电源、REF电源、模拟电源的放置和滤波电容的放置是否合理 16、元器件的电源脚是否有0.01uF~0.1uF的电容进行去耦 17、晶振、时钟分配器、VCXO\TCXO周边器件、时钟端接电阻等的布局是否合理 18、数字部分的布局是否考虑到拓扑结构、总线要求等因素 19、数字部分源端、末端匹配电阻的布局是否合理 20、模拟部分、敏感元器件的布局是否合理 21、环路滤波器电路、VCO电路、AD、DA等布局是否合理 22、UART\USB\Ethernet\T1\E1等接口及保护、隔离电路布局是否合理 23、射频部分布局是否遵循“就近接地”原则、输入输出阻抗匹配要求等 24、模拟、数字、射频分区部分跨接的回流电阻、电容、磁珠放置是否合理 外形制作: 1、外形尺寸是否正确? 2、外形尺寸标注是否正确? 3、板边是否倒圆角≥1.0mm 4、定位孔位置与大小是否正确 5、禁止区域是否正确 6、Routkeep in距板边是否≥0.5mm 7、非金属定位孔禁止布线是否0.3mm以上 8、顾客指定的结构是否制作正确 规则设置: 1、叠层设置是否正确? 2、是否进行class设置 3、所有线宽是否满足阻抗要求? 4、最小线宽是否≧5mil 5、线、小过孔、焊盘之间间距是否≥6mil,线到大过孔是否≥10mil

PCB设计布局规则与技巧

PCB设计布局规则与技巧 PCB布局规则 1、在通常情况下,所有的元件均应布置在电路板的同一面上,只有顶层元件过密时,才能将一些高度有限并且发热量小的器件,如贴片电阻、贴片电容、贴片IC等放在底层。 2、在保证电气性能的前提下,元件应放置在栅格上且相互平行或垂直排列,以求整齐、美观,在一般情况下不允许元件重叠;元件排列要紧凑,元件在整个版面上应分布均匀、疏密一致。 3、电路板上不同组件相临焊盘图形之间的最小间距应在1MM以上。 4、离电路板边缘一般不小于2MM.电路板的最佳形状为矩形,长宽比为3:2或4:3.电路板面尺大于200MM乘150MM时,应考虑电路板所能承受的机械强度。 PCB设计设置技巧 PCB设计在不同阶段需要进行不同的各点设置,在布局阶段可以采用大格点进行器件布局; 对于IC、非定位接插件等大器件,可以选用50~100mil的格点精度进行布局,而对于电阻电容和电感等无源小器件,可采用25mil的格点进行布局。大格点的精度有利于器件的对齐和布局的美观。 PCB设计布局技巧

在PCB的布局设计中要分析电路板的单元,依据起功能进行布局设计,对电路的全部元器件进行布局时,要符合以下原则: 1、按照电路的流程安排各个功能电路单元的位置,使布局便于信号流通,并使信号尽可能保持一致的方向。 2、以每个功能单元的核心元器件为中心,围绕他来进行布局。元器件应均匀、整体、紧凑的排列在PCB上,尽量减少和缩短各元器件之间的引线和连接。 3、在高频下工作的电路,要考虑元器件之间的分布参数。一般电路应尽可能使元器件并行排列,这样不但美观,而且装旱容易,易于批量生产。 PCB设计具体布线时应注意以下几点 ⑴走线长度尽量短,以便使引线电感极小化。在低频电路中,因为所有电路的地电流流经公共的接地阻抗或接地平面,所以避免采用多点接地。 ⑵公共地线应尽量布置在印制电路板边缘部分。电路板上应尽可能多保留铜箔做地线,可以增强屏蔽能力。 ⑶双层板可以使用地线面,地线面的目的是提供一个低阻抗的地线。 ⑷多层印制电路板中,可设置接地层,接地层设计成网状。地线网格的间距不能太大,因为地线的一个主要作用是提供信号回流路径,若网格的间距过大,会形成较大的信号环路面积。大环路面积会引起辐射和敏感度问题。另外,信号回流实际走环路面积小的路径,其他地线并不起作用。 ⑸地线面能够使辐射的环路最小。

PCB电路设计流程

PCB电路设计流程 PCB 的设计流程分为网表输入、规则设置、元器件布局、布线、检查、复 查、输出六个步骤. 1. 网表输入 网表输入有两种方法,一种是使用PowerLogic 的OLE PowerPCB Connection 功能,选择Send Netlist,应用OLE 功能,可以随时保持原理图和PCB 图的一致,尽量减少出错的可能。另一种方法是直接在PowerPCB 中装载网表,选择 File-Import,将原理图生成的网表输入进来。 2.规则设置 如果在原理图设计阶段就已经把PCB 的设计规则设置好的话,就不用再进行 设置 这些规则了,因为输入网表时,设计规则已随网表输入进PowerPCB 了。如 果修改了设计规则,必须同步原理图,保证原理图和PCB 的一致。除了设计规 则和层定义外,还有一些规则需要设置,比如Pad Stacks,需要修改标准过孔 的大小。如果设计者新建了一个焊盘或过孔,一定要加上Layer 25。 注意:PCB 设计规则、层定义、过孔设置、CAM 输出设置已经作成缺省启 动文件,名称为Default.stp,网表输入进来以后,按照设计的实际情况,把电 源网络和地分配给电源层和地层,并设置其它高级规则。在所有的规则都设置 好以后,在PowerLogic 中,使用OLE PowerPCB Connection 的Rules From PCB 功能,更新原理图中的规则设置,保证原理图和PCB 图的规则一致。 3. 元器件布局 网表输入以后,所有的元器件都会放在工作区的零点,重叠在一起,下一步 的工作就是把这些元器件分开,按照一些规则摆放整齐,即元器件布局。

PCB布局方法技巧:布线、焊盘及敷铜的设计

PCB布局方法技巧:布线、焊盘及敷铜的设计 2018-03-09 PCB布线焊盘敷铜设计 随着电子技术的进步, PCB (印制电路板)的复杂程度、适用范围有了飞速的发展。从事高频PCB的设计者必须具有相应的基础理论知识,同时还应具有丰富的高频PCB的制作经验。也就是说,无论是原理图的绘制,还是PCB 的设计,都应当从其所在的高频工作环境去考虑,才能够设计出较为理想的PCB。本文主要从高频PCB 的手动布局、布线两个方面,基于ProtelSE对在高频PCB 设计中的一些问题进行研究。 1 布局的设计 Protel 虽然具有自动布局的功能,但并不能完全满足高频电路的工作需要,往往要凭借设计者的经验,根据具体情况,先采用手工布局的方法优化调整部分元器件的位置,再结合自动布局完成PCB的整体设计。布局的合理与否直接影响到产品的寿命、稳定性、EMC (电磁兼容)等,必须从电路板的整体布局、布线的可通性和PCB的可制造性、机械结构、散热、EMI(电磁干扰) 、可靠性、信号的完整性等方面综合考虑。 一般先放置与机械尺寸有关的固定位置的元器件,再放置特殊的和较大的元器件,最后放置小元器件。同时,要兼顾布线方面的要求,高频元器件的放置要尽量紧凑,信号线的布线才能尽可能短,从而降低信号线的交叉干扰等。 1.1 与机械尺寸有关的定位插件的放置 电源插座、开关、PCB之间的接口、指示灯等都是与机械尺寸有关的定位插件。通常,电源与PCB之间的接口放到PCB的边缘处,并与PCB 边缘要有3 mm~5 mm的间距;指示发光二极管应根据需要准确地放置;开关和一些微调元器件,如可调电感、可调电阻等应放置在靠近PCB 边缘的位置,以便于调整和连接;需要经常更换的元器件必须放置在器件比较少的位置,以易于更换。 1.2 特殊元器件的放置 大功率管、变压器、整流管等发热器件,在高频状态下工作时产生的热量较多,所以在布局时应充分考虑通风和散热,将这类元器件放置在PCB上空气容易流通的地方。大功率整流管和调整管等应装有散热器,并要远离变压器。电解电容器之类怕热的元件也应远离发热器件,否则电解液会被烤干,造成其电阻增大,性能变差,影响电路的稳定性。 易发生故障的元器件,如调整管、电解电容器、继电器等,在放置时还要考虑到维修方便。对经常需要测量的测试点,在布置元器件时应注意保证测试棒能够方便地接触。 由于电源设备内部会产生50 Hz泄漏磁场,当它与低频放大器的某些部分交连时,会对低频放大器产生干扰。因此,必须将它们隔离开或者进行屏蔽处理。放大器各级最好能按原理图排成直线形式,如此排法的优点是各级的接地电流就在本级闭合流动,不影响其他电路的工作。输入级与输出级应当尽可能地远离,减小它们之间的寄生耦合干扰。

PCB制造流程及说明

PCB制造流程及说明 一. PCB演变1.1 PCB扮演的角色PCB的功能为提供完成第一层级构装的组件与其它必须的电子电路零件接合的基地,以组成一个具特定功能的模块或成品。所以PCB在整个电子产品中,扮演了整合连结总其成所有功能的角色,也因此时常电子产品功能故障时,最先被质疑往往就是P CB。图1.1是电子构装层级区分示意。1.2 PCB的演变 1.早于1903年Mr. Albert Hanson 首创利用"线路"(Circuit)观念应用于交换机系统。它是用金属箔予以切割成线路导体,将之黏着于石蜡纸上,上面同样贴上一层石蜡纸,成了现今PCB的机构雏型。见图1.2 2. 至1936年,Dr Paul Eisner真正发明了PCB的制作技术,也发表多项专利。而今日之print-etch (photo i mage transfer)的技术,就是沿袭其发明而来的。1.3 PCB种类及制法在材料、层次、制程上的多样化以适合不同的电子产品及其特殊需求。以下就归纳一些通用的区别办法,来简单介绍PCB的分类以及它的制造方法。1.3.1 PCB种类 A. 以材质分 a. 有机材质 酚醛树脂、玻璃纤维/环氧树脂、Polyamide、BT/Epoxy等皆属之。 b. 无机材质 铝、Copper Inver-copper、ceramic等皆属之。主要取其散热功能 B. 以成品软硬区分 a. 硬板Rigid PCB b.软板Flexible PCB 见图1.3 c.软硬板Rigid-Flex PCB 见图1.4 C. 以结构分 a.单面板见图1.5 b.双面板见图1.6 c.多层板见图1.7 D. 依用途分:通信/耗用性电子/军用/计算机/半导体/电测板…,见图1.8 BG A.另有一种射出成型的立体PCB,因使用少,不在此介绍。1.3.2制造方法介绍 A. 减除法,其流程见图1.9 B. 加成法,又可分半加成与全加成法,见图1.10 1.11 C. 尚有其它因应IC封装的变革延伸而出的一些先进制程,本光盘仅提及但不详加介绍,因有许多尚属XX也不易取得,或者成熟度尚不够。本光盘以传统负片多层板的制程为主轴,深入浅出的介绍各个制程,再辅以先进技术的观念来探讨未来的PCB走势。 二.制前准备 2.1.前言XXPCB产业属性,几乎是以OEM,也就是受客户委托制作空板(Bare Board)而已,不像美国,很多PCB Shop是包括了线路设计,空板制作以及装配(Assembly)的Turn-Key 业务。以前,只要客户提供的原始数据如Drawing, Artwork, Specification,再以手动翻片、排版、打带等作业,即可进行制作,但近年由于电子产品日趋轻薄短小,PCB的制造面临了几个挑战:(1)薄板(2)高密度(3)高性能(4)高速( 5 ) 产品周期缩短(6)降低成本等。以往以灯桌、笔刀、贴图及照相机做为制前工具,现在己被计算机、工作软件及激光绘图机所取代。过去,以手工排版,或者还需要Micro-Modifier来修正尺寸等费时耗工的作业,今天只要在CAM(puter Aided Manufacturing)工作人员取得客户的设计资料,可能几小时内,就可以依设计规则或DFM(Desi gn For Manufacturing)自动排版并变化不同的生产条件。同时可以output 如钻孔、成型、测试治具等资料。 2.2.相关名词的定义与解说A Gerber file这是一个从PCB CAD软件输出的数据文件做为光绘图语言。1960年代一家名叫Gerber Scientific(现在叫Gerber System)专业做绘图机的美国公司所发展出的格式,尔后二十年,行销于世界四十多个国家。几乎所有CAD系统的发展,也都依此格式作其Output Data,直接输入绘图机就可绘出Drawing或Film,因此Gerber Format 成了电子业界的公认标准。B. RS-274D是Gerber Format的正式名称,正确称呼是EIA S TANDARD RS-274D(Electronic Industries Association)主要两大组成:1.Function Code:如G codes, D codes, M codes 等。2.Coordinate data:定义图像(imaging) C. RS-27 4X 是RS-274D的延伸版本,除RS-274D之Code 以外,包括RS-274X Parameters,或称整个extended Gerber format它以两个字母为组合,定义了绘图过程的一些特性。 D. IP C-350 IPC-350是IPC发展出来的一套neutral format,可以很容易由PCB CAD/CAM产生,然后依此系统,PCB SHOP 再产生NC Drill Program,Netlist,并可直接输入Laser Plotter绘制底片. E. Laser Plotter 见图2.1,输入Gerber format或IPC 350 format以绘制Artwor

PCB布线规则详解

1 电源、地线的处理既使在整个PCB板中的布线完成得都很好,但由于电源、地线的考虑不周到而引起的干扰,会使产品的性能 下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证 产品的质量。对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,现只对降低式抑制噪音作 以表述:众所周知的是在电源、地线之间加上去耦电容。尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是: 地线>电源线>信号线,通常信号线宽为:0.2~ 0.3mm,最经细宽度可达0.05~0.07mm,电源线为 1.2~ 2.5 mm 对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用) 用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。 2、数字电路与模拟电路的共地处理现在有许多PCB 不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要

考虑它们之间互相干扰问题,特别是地线上的噪音干扰。数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间 互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。 3、信号线布在电(地)层上在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会 给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。 4、大面积导体中连接腿的处理在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就

PCB板基础知识

PCB板基础知识、布局原则、布线技巧、设计规则 PCB 板基础知识 一、PCB 板的元素 1、工作层面对于印制电路板来说,工作层面可以分为 6 大类,信号层(signal layer))内部电源/接地层内部电源接地层(internal plane layer))机械层(主要用来放置物理边界和放置尺寸标注等信息,起到相应机械层(mechanical layer))的提示作用。EDA 软件可以提供 16 层的机械层。防护层(包括锡膏层和阻焊层两大类。锡膏层主要用于将表面贴防护层(mask layer))元器件粘贴在 PCB 上,阻焊层用于防止焊锡镀在不应该焊接的地方。印层(在 PCB 板的 TOP 和 BOTTOM 层表面绘制元器件的外观丝印层(silkscreen layer))轮廓和放置字符串等。例如元器件的标识、标称值等以及放置厂家标志,生产日期等。同时也是印制电路板上用来焊接元器件位置的依据,作用是使 PCB 板具有可读性,便于电路的安装和维修。其他工作层(禁止布线层 Keep Out Layer 其他工作层(other layer))钻孔导引层 drill guide layer 钻孔图层 drill drawing layer 复合层multi-layer 2、元器件封装是实际元器件焊接到 PCB 板时的焊接位置与焊接形状,包括了实际元器件的外形尺寸,所占空间位置,各管脚之间的间距等。元器件封装是一个空间的功能,对于不同的元器件可以有相同的封装,同样相同功能的元器件可以有不同的封装。因此在制作 PCB 板时必须同时知道元器件的名称和封装形式。(1)元器件封装分类通孔式元器件封装(THT,through hole technology)表面贴元件封装(SMT Surface mounted technology )另一种常用的分类方法是从封装外形分类: SIP 单列直插封装 DIP 双列直插封装 PLCC 塑料引线芯片载体封装 PQFP 塑料四方扁平封装 SOP 小尺寸封装 TSOP 薄型小尺寸封装 PPGA 塑料针状栅格阵列封装 PBGA 塑料球栅阵列封装 CSP 芯片级封装 (2) 元器件封装编号编号原则:元器件类型+引脚距离(或引脚数)+元器件外形尺寸 例如 AXIAL-0.3 DIP14 (3)常见元器件封装 RAD0.1 RB7.6-15 等。 电阻类普通电阻 AXIAL- ×× ,其中××表示元件引脚间的距离;可变电阻类元件封装的编号为 VR × , 其中×表示元件的类别。电容类非极性电容编号 RAD ×× ,其中××表示元件引脚间的距离。极性电容编号 RB xx - yy ,xx 表示元件引脚间的距离,yy 表示元件的直径。二极管类编号 DIODE- ×× ,其中××表示元件引脚间的距离。晶体管类器件封装的形式多种多样。集成电路类 SIP 单列直插封装 DIP 双列直插封装 PLCC 塑料引线芯片载体封装 PQFP 塑料四方扁平封装 SOP 小尺寸封装 TSOP 薄型小尺寸封装 PPGA 塑料针状栅格阵列封装 PBGA 塑料球栅阵列封装 CSP 芯片级封装 3、铜膜导线是指 PCB 上各个元器件上起电气导通作用的连线,它是 PCB 设计中最重要的部分。对于印制电路板的铜膜导线来说,导线宽度和导线间距是衡量铜膜导线的重要指标,这两个方面的尺寸是否合理将直接影响元器件之间能否实现电路的正确连接关系。印制电路板走线的原则:◆走线长度:尽量走短线,特别对小信号电路来讲,线越短电阻越小,干扰越小。◆走线形状:同一层上的信号线改变方向时应该走 135°的斜线或弧形,避免 90°的拐角。◆走线宽度和走线间距:在 PCB 设计中,网络性质相同的印制板线条的宽度要求尽量一致,这样有利于阻抗匹配。走线宽度通常信号线宽为: 0.2~

相关主题
文本预览
相关文档 最新文档