数字电子技术复习题及答案

  • 格式:doc
  • 大小:476.50 KB
  • 文档页数:17

下载文档原格式

  / 17
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电子技术复习题及答案

- 6 -

数字电子技术复习题及答案

一、填空题

1、(238)10=( 11101110 )2 =( EE )16。(110110.01)2=( 36.4 )16=( 54.25 )10。

2、德•摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。

3、数字信号只有( 两 )种取值,分别表示为( 0 )和

( 1 )。

4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式

是( B A AB B A ⋅+=⊙ ) 。

5、组成逻辑函数的基本单元是( 最小项 )。

6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。

7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三

种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )和

( 异或门 )等。

8、

9、

10、最简与或式的定义是乘积项的( 个数最少 ),每个乘

积项中相乘的( 变量个数也最少)的与或表达式。

11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示

( 低电平 )。在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。

12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”)

13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。

14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。

15、在TTL三态门、OC门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC门),能实现总线连接方式的的门为(三态门)。

16、T TL与非门的多余输入端不能接(低)电平。

17、

18、真值表是将输入逻辑变量的(所有可能取值)与相应的(输出变量函数值)排列在一起而组成的表格。

19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。

20、用文字、符号或者数码表示特定对象的过程叫做(编码)。把代码的特定含义翻译出来的过程叫(译码)。

在几个信号同时输入时,只对优先级别最高的进行编码叫做(优先编码)。

21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。

22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。

23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。

24、能够将(1个)输入数据,根据需要传送到(m 个)输出端的任意一个输出端的电路,叫做数据分配器。

25、在多路传输过程中,能够根据需要将(其中任意一路挑选出来)的电路,叫做数据选择器,也称为多路选择器或

- 6 -

- 6 -

多路开关。

26、触发器又称为双稳态电路,因为它具有( 两个 )稳

定的状态。

27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’触

发器 )等。根据逻辑结构不同,触发器可分为( 基本触发

器 )、( 同步触发器 )和( 边沿触发器 )等。

28、JK 触发器在JK =00时,具有( 保持 )功能,JK =

11时;具有( 翻转 )功能;JK =01时,具有( 置0 )功

能;JK =10时,具有( 置1 )功能。

29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻

转 )的逻辑功能。D 触发器具有( 置0 )和( 置1 )的

逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑

功能。T ’触发器具有( 翻转 )的逻辑功能。

30、边沿触发器具有共同的动作特点,即触发器的次态仅

取决于CP 信号( 上升沿或下降沿 )到来时刻输入的逻辑

状态,而在这时刻之前或之后,输入信号的变化对触发器输

出的状态没有影响。

31、基本RS 触发器的特性方程是( n n Q R S Q +=+1 );其约束

条件是( 0=RS )。JK 触发器的特性方程是( n n n Q K Q J Q +=+1 );D 触发器的特性方程是( D Q n =+1 );T 触发器的特性方程是

( n n n Q T Q T Q +=+1 );T ’触发器的特性方程是( n

n Q Q =+1 )。

32、时序逻辑电路的逻辑功能的特点是任何时刻电路的稳

定( 输出 ),不仅和( 该时刻的输入信号 )有关,而且还

取决于( 电路原来的状态 )。

33、时序逻辑电路一定包含有作为存储单元的(触发器),时序电路中可以没有(组合)电路,但不能没有(触发器)。

34、时序逻辑电路的逻辑功能通常可用(逻辑表达式)、(状态表)、(卡诺图)、(状态图)和(时序图)等方式描述。

35、时序逻辑电路按触发器时钟端的连接方式不同可以分为( 同步时序逻辑电路)和( 异步时序逻辑电路)两类。36、可以用来暂时存放数据的器件称为( 寄存器)。寄存器分为(基本寄存器)和(移位寄存器)两种。37、若ROM有5根地址输入线,有8根数据输出线,则ROM的字线数为(32 ),ROM的容量为(256)。

38、把移位寄存器的(输出以一定方式馈送到)串行输入端,即得到(移位寄存器型)计数器。

39、一个十进制加法计数器需要由(4个)JK触发器组成。

40、RAM与ROM比较,其优点是(读写方便,使用灵活);缺点是(掉电丢失信息)。

41、顺序脉冲发生器可分成(计数型)和(移位型)两大类。

42、555定时器由(分压器)、(比较器)、(基本RS 触发器)、(晶体管开关)和(输出缓冲器)五部分组成。

43、施密特触发器有两个稳定状态(“0”态和“1”态),其维持与转换完全取决于(输入电压的大小)。

44、单稳态触发器状态有一个(稳定状态)和一个(暂稳状态)。

45、多谐振荡器是一种(自激振荡)电路,它没有(稳

- 6 -