计算机组成原理试卷A卷
- 格式:doc
- 大小:87.50 KB
- 文档页数:6
2021年山东女子学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、四地址指令OPA1A2A3A4的功能为(A1)OP(A2)一A3,且A4给出下一条指令地址,假设A1,A2,A3,A4都为主存储器地址,则完成上述指令需要访存()次。
A.2B.3C.4D.52、寄存器间接寻址方式中,操作数在()中。
A.通用寄存器B.堆栈C.主存单元D.指令本身3、在C语言程序中,下列表达式中值为True的有()。
I.123456789=(int)(float)l23456789Ⅱ.123456==(int)(float)1234561Ⅲ.123456789-(int(double)123456789A.仅I、ⅡB. 仅I、ⅢC.仅Ⅱ、ⅢD. I、Ⅱ、Ⅲ、4、关于浮点数在IEEE754标准中的规定,下列说法中错误的是()。
I.浮点数可以表示正无穷大和负无穷大两个值Ⅱ.如果需要,也允许使用非格式化的浮点数Ⅲ.对任何形式的浮点数都要求使用隐藏位技术IⅣ.对32位浮点数的阶码采用了偏移值为l27的移码表示,尾数用原码表示5、在补码加减交替除法中,参加操作的数和商符分别是()。
A.绝对值的补码在形成商值的过程中自动形成B.补码在形成商值的过程中自动形成C.补码由两数符号位“异或”形成D.绝对值的补码由两数符号位“异或”形成6、下列关于页式虚拟存储器的论述,正确的是()。
A.根据程序的模块性,确定页面大小B.可以将程序放置在页面内的任意位置C.可以从逻辑上极大地扩充内存容量,并且使内存分配方便、利用率高D.将正在运行的程序全部装入内存7、主存储器主要性能指标有()。
1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是8、在计算机系统中,作为硬件与应用软件之间的界面是()。
A.操作系统B.编译程序C.指令系统D.以上都不是9、完整的计算机系统应该包括()。
装………. ………. ……….…………….….订………. ………. ……….…………….…. ………. ………. ……….…………….….线………. ………. ……….…………….….《计算机组成原理》第 1 页共 4 页此处不能书写此处不能书写此处不能书写 此处不能书写《计算机组成原理》期末试卷(A 卷)班级名称:学号:姓名:题号 一 二 三 四 五 总分 分数得 分一、填空题(每空1分,共10分)1. 计算机硬件的主要技术指标包括( )、( )、运算速度。
2. 总线的判优控制可分为( )式和( )式两种。
3.( )、( )和( )组成三级存储系统,分级的目的是提高防存速度、扩大存储容量。
4. 设形式地址为Y ,则间接寻址方式中,操作数的有效地址为( )。
5.设24位长的浮点数,其中阶符1位,介码5位,数符1位,尾数17位,阶参与和尾数均用补码表示,且尾数采用规格化形式,则它能表示的最小正数真值是( ),绝对值最小的负数真值是( )。
得 分二、单项选择题(每小题2分,共12分)C 、堆栈操作D 、存储器按内容选择地址2.系统总线中的数据线、地址线和控制线是根据( )来划分的。
A 、总线所处的位置 B 、总线的传输方向C 、总线的传输的内容D 、总线的宽度3.下述说法中( )是正确的A 、EPROM 是可改写的,因而也是随机存储器的一种。
B 、EPROM 是可改写的,但它不能作为随机存储器C 、EPROM 只能改写一次,故不能作为随机存储器D 、以上说法都不对4. 某计算机字长16位,它的存储容量是64KB ,按字编址,它的寻址范围是( )。
A 、64KB 、32KBC 、32KD 、64KB5. 指令系统中采用不同寻址方式的目的主要是( )。
A 、可降低指令译码难度B 、缩短指令字长,扩大寻址空间,提高编程灵活性C 、实现程序控制D 、以上都不对装………. ………. ……….…………….….订………. ………. ……….…………….…. ………. ………. ……….…………….….线………. ………. ……….…………….….《计算机组成原理》第 2 页共 4 页此处不能书写此处不能书写此处不能书写 此处不能书写C 、主存的存取时间D 、以上都不对得 分三、分析解答题(每小题5分,共20分)1.某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现在要求优先级顺序改为L0,L2,L1,L3,L4,写出各中断源的屏蔽字。
2022年信阳学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、主存按字节编址,地址从0A4000H到0CBFFFH,共有()字节;若用存储容量为32K×8位的存储芯片构成该主存,至少需要()片。
A.80K,2B.96K,2C.160K,5 C.192K,52、有如下C语言程序段:for(k=0;k<1000;k++)a[k]=a[k]+32;若数组a及变量k均为int型,int型数据占4B,数据Cache采用直接映射方式、数据区大小为1KB,块大小位16B,该程序段执行前Cache为空,则该程序段执行过程中访问数组a的Cache缺失率约为()。
A.1.25%B.2.5%C.12.5%D.25%3、设x为整数,[x]补=1.x1x2x3x4x5,若要x<-16,x1~ x5应满足的条件是()。
A. x1~ x5至少有一个为1B.x1必须为1,x2~x5至少有一个为1C.x1必须为0,x2~x5至少有一个为1D.x1必须为0,x2~x5任意4、在C语言程序中,以下程序段最终的f值为()。
Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.55、假设机器字长为16位,用定点补码小数表示时,一个字所能表示的范围是()。
A.0~(1-2-15)B.-(1-2-15)~(1-2-15)C.-1~1D.-1~(1-2-15)6、总线的半同步通信方式是()。
A.既不采用时钟信号,也不采用握手信号B.只采用时钟信号,不采用握手信号C.不采用时钟信号,只采用握手信号D.既采用时钟信号,又采用握手信号7、为协调计算机系统各部件的工作,需要一种器件来提供统一的时钟标准,这个器件,是()。
A.总线缓冲器B.总线控制器C.时钟发生器D.以上器件都具备这种功能8、假定编译器对高级语言的某条语句可以编译生成两种不同的指令序列,A、B和C三类指令的CPl和执行两种不同序列所含的三类指令条数见下表。
2022年安徽工业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、设存储器容量为32字,字长为64位。
模块数m=4,采用低位交叉方式。
存储周期T=200ns,数据总线宽度为64位,总线传输周期r=50ns。
该交叉存储器的带宽是()。
A.32×107bit/sB.8×107bit/sC.73×107bit/sD.18×107bit/s2、采用指令Cache与数据Cache分离的主要目的是()。
A.降低Cache的缺失损失B.提高Cache的命中率C.降低CPU平均访存时间D.减少指令流水线资源冲突3、假定有4个整数用8位补码分别表示:rl=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()。
A.rlxr4B.r2xr3C.rlxr4D.r2xr44、关于浮点数在IEEE754标准中的规定,下列说法中错误的是()。
I.浮点数可以表示正无穷大和负无穷大两个值Ⅱ.如果需要,也允许使用非格式化的浮点数Ⅲ.对任何形式的浮点数都要求使用隐藏位技术IⅣ.对32位浮点数的阶码采用了偏移值为l27的移码表示,尾数用原码表示5、在C语言程序中,以下程序段最终的f值为()。
Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.56、系统总线中的数据线、地址线、控制线是根据()来划分的。
A.总线所处的位置B.总线的传输方向C.总线传输的内容D.总线的材料7、按数据传送格式,总线常被划分为()。
A.并行总线与串行总线B.同步总线与异步总线C.系统总线与外总线D.存储总线与I /O总线8、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。
若CPU速度提高50%,V/O速度不变,则运行基准程序A所耗费的时间是()。
A.55sB.60sC.65 sD.70s9、在计算机系统中,作为硬件与应用软件之间的界面是()。
2022年湖南理工学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、访问相联存储器时,()A.根据内容,不需要地址B.不根据内容,只需要地址C.既要内容,又要地址D.不要内容也不要地址2、关于Cache的3种基本映射方式,下面叙述中错误的是()。
A.Cache的地址映射有全相联、直接和多路组相联3种基本映射方式B.全相联映射方式,即主存单元与Cache单元随意对应,线路过于复杂,成本太高C.多路组相联映射是全相联映射和直接映射的一种折中方案,有利于提高命中率D.直接映射是全相联映射和组相联映射的一种折中方案,有利于提高命中率3、完整的计算机系统应该包括()。
A.运算器、存储器、控制器B.外部设备和主机C.主机和应用程序D.主机、外部设备、配套的软件系统4、计算机()负责指令译码。
A.算术逻辑单元B.控制单元(或者操作码译码器)C.存储器电路D.输入/输出译码电路5、程序P在机器M上的执行时间是20s,编译优化后,P执行的指令数减少到原来的70%,而CPl增加到原来的1.2倍,则P在M上的执行时间是()。
A.8.4sB.11.7sC.14sD.16.8s6、中断判优逻辑和总线仲裁方式相类似,下列说法中,正确的是()。
I.在总线仲裁方式中,独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.在总线仲裁方式中计数器查询方式,若每次计数都从“0”开始,则所有设备使用总线的优先级相等III.总线仲裁方式一般是指I/O设备争用总线的判优方式,而中断判优方式一般是指I/O设备争用CPU的判优方式IV.中断判优逻辑既可以通过硬件实现,也可以通过软件实现,A. I,IIB. I,III,IVC. I,II,IVD.I,IV7、总线宽度与下列()有关。
A.控制线根数B.数据线根数C.地址线根数D.以上都不对8、组合逻辑控制器和微程序控制器的主要区别在于()。
A.ALU结构不同B.数据通路不同C.CPU寄存器组织不同D.微操作信号发生器的构成方法不同。
2022年云南大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、有效容量为128KB的Cache,每块16B,8路组相联。
字节地址为1234567H的单元调入该Cache,其tag应为()。
A.1234HB.2468HC.048DHD.12345H2、某C语言程序段如下:for(i=0;i<9;i++){temp=1;for(j=0;j<=i;j++)temp+=a[J];sum+=temp;}下列关于数组a的访问局部性的描述中,正确的是()。
A.时间局部性和空间局部性皆有B.无时间局部性,有空间局部性C.有时间局部性,无空间局部性D.时间局部性和空间局部性皆无3、有如下C语言程序段:()short si=-32767;unsigned short usi=si;执行上述两条语句后,usi的值为A.-32767B.32767C.32768D.327694、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010lA.I、IⅡB.Ⅱ、ⅢC.I、ⅣD.I、Ⅱ、Ⅲ5、下列说法正确的是()。
A.当机器采用补码表示时,0有两种编码方式B.当机器采用原码表示时,0有两种编码方式C.当机器采用反码表示时,0有一种编码方式D.无论机器数采用何种码表示,0都有两种编码方式6、总线宽度与下列()有关。
A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、控制总线主要用来传送()。
I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。
2022年长沙理工大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下述说法中正确的是()。
I.半导体RAM信息可读可写,且断电后仍能保持记忆Ⅱ.动态RAM是易失性RAM,而静态RAM中的存储信息是不易失的Ⅲ.半导体RAM是易失性RAM,但只要电源不断电,所存信息是不丢失的IV.半导体RAM是非易失性的RAMA.I、ⅢB.只有ⅢC.Ⅱ、IVD.全错2、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。
局部性通常有两种不同的形式:时间局部性和空间局部性。
程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。
对于下面这个函数,说法正确的是()。
int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性23、计算机硬件能够直接执行的是()。
1.机器语言程序IⅡ.汇编语言程序Ⅲ.硬件描述语言程序入A.仅IB.仅I、ⅡC.仅I、ⅢD. I、Ⅱ 、Ⅲ4、在计算机系统中,表明系统运行状态的部件是()。
A.程序计数器B.指令寄存器C.程序状态字D.累加寄存器5、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。
若CPU速度提高50%,V/O速度不变,则运行基准程序A所耗费的时间是()。
A.55sB.60sC.65 sD.70s6、在下列各种情况中,最应采用异步传输方式的是().A.I/O接口与打印机交换信息B.CPU与主存交换信息C.CPU和PCI总线交换信息D.由统一时序信号控制方式下的设备7、总线的半同步通信方式是()。
2021年河南牧业经济学院数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、主存储器主要性能指标有()。
1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是2、有如下C语言程序段:for(k=0;k<1000;k++)a[k]=a[k]+32;若数组a及变量k均为int型,int型数据占4B,数据Cache采用直接映射方式、数据区大小为1KB,块大小位16B,该程序段执行前Cache为空,则该程序段执行过程中访问数组a的Cache缺失率约为()。
A.1.25%B.2.5%C.12.5%D.25%3、假定变量i、f、d的数据类型分别为int、float、double(int用补码表示,float 和double用IEEE754标准中的单精度和双精度浮点数据格式表示),已知i=785,f-l.5678e3,d=1.5el00,若在32位机器中执行下列关系表达式,则结果为真的是()。
I.i==(int)(float)i Ⅱ.f==(float)(int)fIⅡ.f==(float)(double)f Ⅳ.(d+f)-d=fA.仅I、ⅡB.仅I、ⅢC.仅Ⅱ、ⅢD.仅Ⅲ、Ⅳ4、串行运算器结构简单,其运算规律是()。
A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算5、假设有7位信息码010101,则低位增设偶校验位后的代码和低位增设奇校验位后的代码分别为()。
A.01101010 01101010B.0101010 01101011C.01101011 01101010D.01101011 011010116、为了对n个设备使用总线的请求进行仲裁,如果使用独立请求方式,则需要()根控制线。
A.nB.log2n+2C.2nD.37、在异步通信方式中,一个总线传输周期的过程是()。
2022年石河子大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下面关于计算机Cache的论述中,正确的是()。
A.Cache是一种介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储B.如果访问Cache不命中,则用从内存中取到的字节代替Cache中最近访问过的字节C.Cache的命中率必须很高,一般要达到90%以上D.Cache中的信息必须与主存中的信息时刻保持一致2、连续两次启动同一存储器所需的最小时间间隔称为()。
A.存储周期B.存取时间C.存储时间D.访问周期3、有如下C语言程序段:()short si=-32767;unsigned short usi=si;执行上述两条语句后,usi的值为A.-32767B.32767C.32768D.327694、假设机器字长为16位,用定点补码小数表示时,一个字所能表示的范围是()。
A.0~(1-2-15)B.-(1-2-15)~(1-2-15)C.-1~1D.-1~(1-2-15)5、用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。
A.2B.3C.4D.56、关于同步控制说法正确的是()。
A.采用握手信号B.由统一时序电路控制的方式C.允许速度差别较大的设备一起接入工作D.B和C7、控制总线主要用来传送()。
I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、下列描述中,正确的是()。
A.控制器能理解、解释并执行所有指令以及存储结果B.所有数据运算都在CPU的控制器中完成C.ALU可存放运算结果D.输入、输出装置以及外界的辅助存储器称为外部设备9、只有当程序要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序中的一行语句,此程序称为()。
2021年天津商业大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、假设相对寻址的转移指令占两个字节,第一个字节为操作码,第二个字节为位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(PC)+l-PC。
若当前指令地址是3008H,要求转移到300FH,则该转移指令第二个字节的内容应为();若当前指令地址为300FH,要求转移到3004H,则该转移指令第二字节的内容为()。
A.05H,F2HB.07H,F3 HC.05H,F3HD.07H,F2H2、执行操作的数据不可能来()。
A.寄存器B.指令本身C.控制存储器D.存储器3、加法器采用先行进位的根本目的是()。
A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是4、float型数据通常用IEEE754标准中的单精度浮点数格式表示。
如果编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是()。
A.C1040000HB.C2420000HC. C1840000HD.CIC20000H5、假设机器字长为16位,用定点补码小数表示时,一个字所能表示的范围是()。
A.0~(1-2-15)B.-(1-2-15)~(1-2-15)C.-1~1D.-1~(1-2-15)6、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。
在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。
【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8627、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是()。
计算机组成原理试卷A卷
一、选择题(共20题,每题2分,共40分,将答案写在下列表格中)。
1 2 3 4 5 6 7 8 9 10
11 12 13 14 15 16 17 18 19 20
1、某机字长16位,其中1位表示符号位。若用定点整数表示,则最小负整数为( )。
A )12(14 B )12(15 C )12(15 D )12(14
2、交叉存储器实质上是一种多模块存储器,它用( )方式执行多个独立的读写操作。
A 资源重复 B 资源共享 C 流水式并行 D 顺序
3、某DRAM芯片,其存储容量为2M×16位,该芯片的地址线和数据线的数目是( )。
A 20,16 B 16,2 C 2,16 D 21,16
4、常用的虚拟存储系统由( )两级存储器组成,其中辅存是大容量的磁表面存储器。
A 通用寄存器-cache B cache-辅存 C 主存-辅存 D cache-主存
5、用于对某个寄存器中操作数的寻址方式为( )。
A 寄存器直接 B 间接 C 寄存器间接 D 直接
6、程序控制类的指令功能是( )。
A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送
C 进行CPU和I/O设备之间的数据传送 D 改变程序执行的顺序
7、在集中式总线仲裁中,( )方式响应时间最快。
A 计数器定时查询方式 B 电路故障 C 独立请求方式 D 菊花链方式
8、某计算机字长16位,其存储容量为256MB,若按单字编址,它的寻址范围是( )。
A 0—128MB B 0—64MB C 0—64M D 0—128M
9、
直接映射cache的主要优点是实现简单。这种方式的主要缺点是( )。
A cache中的块数随着主存容量增大而线性增加
B 它的存取时间大于其它cache映射方式
C 如果使用中的2个或多个块映射到cache同一行,命中率则下降
D 它比其他cache映射方式价格更贵
10、
主存贮器和CPU之间增加cache的目的是( )。
A 扩大主存贮器容量 B 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量
C 扩大CPU中通用寄存器的数量 D解决CPU和主存之间的速度匹配问题
11、
浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设
浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位)。
若有两个数X = 2729/32,Y = 255/8,则用浮点加法计算X+Y的最终结果是( )。
A 00111 1100010 B 发生溢出 C 01000 0010001 D 00111
0100010
12、
某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块
大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是( )。
A 6 B 4 C 2 D 0
13、
假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中
访问Cache缺失(未命中)50次,则Cache的命中率是( )。
A 5% B 9.5% C 50% D 95%
14、
假定用若干个2K×4位的芯片组成一个8 K×8位的存储器,则地址0B1FH所在芯片
的最小地址是( )。
A 0000H B 0600H C 0700H D 0800H
15、
下列有关RAM和ROM的叙述中,正确的是( )。
I.RAM是易失性存储器,ROM是非易失性存储器
II.RAM和ROM都采用随机存取方式进行信息读取
III.RAM和ROM都可用作Cache IV.RAM和ROM都需要进行刷新
A 仅I、II和IV B 仅II、III和IV C 仅II和III D 仅I和II
16、某CPU主频为1.03GHz,采用4级指令流水线,每个流水段的执行需要1个
时钟周期,假设CPU执行了100条指令,在其执行过程中,没有发生任何流
水线阻塞,此时流水线的吞吐率为( )。
A 0.97×109 条指令/秒 B 1.0×109条令/秒 C 0.25×109条令/秒 D 1.03×10
9
条指令/秒
17、中断向量地址是:( )。
A中断服务例行程序入口地址 B 中断服务例行程序入口地址的指示器
C中断返回地址 D子程序入口地址
18、下述I/O控制方式中,主要由程序实现的是______。
A DMA方式 B PPU(外围处理机)方式 C 通道方式 D 中断方式
19、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表
所示。
指令系统 所占比例
CPI
A 50% 2
B 20% 3
C 10% 4
D 20% 5
该机的MIPS数是( )。
A 100 B 200 C 400 D 600
20、从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于
( )计算机。
A 并行 B 冯·诺依曼 C 智能 D 串行
二、填空题 :(共15空,每空1分,共15分)。
1、-23/32表示成IEEE754标准的32位浮点规格化数是(用16进制表) 。
2、设存储器容量为32字,字长为64位,模块数m=4,存储周期T=200ns,总线传送周期τ=50ns,
数据总线宽度为64位,采用交叉存储器组织方式,其带宽是 。
3、虚拟存储器分为页式、段式、 式三种。
4、在多级存储体系中,cache存储器的主要功能是_ 。
5、描述计算机性能的指标中,MFLOPS表示的含义是 。
6、主存与cache之间的地址映射方式有: 、 、 三种。
7、某系统总线的一个存取周期最快为3个总线时钟周期,总线在一个总线周期中可以存取
64位数据。如总线的时钟频率为8.43MHz,则总线的带宽是_ _。
8、RISC指令系统的最大特点是:只有 指令和 指令访问存储器。
9、请在下面横线上填入适当答案。在CPU中:
(1) 保存当前正在执行的指令的寄存器是 ;
(2) 保存当前正在执行的指令地址的寄存器 ;
10
、通道是一个特殊功能的 ,它有自己的 ,专门负责数据输入输出
的传输控制。
三、简答题(每题5分,共25分)
1、设一个具有24位地址和64位字长的存储器,问:
(1)该存储器存储多少字节的信息?
(2)如果存储器由512K×8位的SRAM芯片组成,需要多少片?
(3)需要多少位地址作芯片选择?
2、CPU中有哪几类主要寄存器,各具有什么功能。
3、 指令格式结构如下所示,试分析指令格式及寻址方式特点。
15 10 7 4 3 0
OP
—— 源寄存器 变址寄存器
偏移量(16位)
4、简要描述外设进行DMA操作的过程及DMA方式的主要优点。
5、
一种单地址指令格式如下所示,其中I为间接特征,X为寻址模式,D为形式
地址。I,X,D组成该指令的操作数有效地址E。设R为变址寄存器,R1为基址寄
存器,PC为程序计数器,请在下表中第一列位置填入适当的寻址方式。
OP I X D
寻址方式名称 I X 有效地址E
示例:(1) 直接寻址
0 00 E=D
(2)
0 01 E=(PC)+D
(3)
0 10 E=(R)+D
(4)
0 11 E=(R1)+D
(5)
1 00 E=(D)
(6)
1 11 E=((R1)+D),D=0
四、计算题(每题6分,共12分)
1、某计算机的存储系统由cache、主存和磁盘构成。cache的访问时间为15ns;
如果被访问的单元在主存中但不在cache中,需要用60ns的时间将其装入
cache,然后再进行访问;如果被访问的单元不在主存中,则需要10ms的时间将
其从磁盘中读入主存,然后再装入cache中并开始访问。若cache的命中率为
90%,主存的命中率为60%,求该系统中访问一个字的平均时间。
2、某磁盘存贮器转速为3000转 / 分,共有4个记录面,每毫米5道,每道记录信息为12288
字节,最小磁道直径为230mm,共有275道。问:
(1)磁盘存贮器的容量是多少?
(2)最高位密度与最低位密度是多少?
(3)磁盘数据传输率是多少?
(4)平均等待时间是多少?
五、综合题(共8分)
下图所示为双总线结构机器的数据通路,IR为指令寄存器,PC为程序计数器(具有自增功
能),M为主存(受R/W#信号控制),AR为地址寄存器,DR为数据缓冲寄存器,ALU由加、
减控制信号决定完成何种操作,控制信号G控制的是一个门电路。另外,线上标注有小圈表
示有控制信号,例中yi表示y寄存器的输入控制信号,R1o为寄存器R1的输出控制信号,未
标字符的线为直通线,不受控制。
“ADD R2,R0”指令完成(R0)+(R2)→R0的功能操作,画出其指令周期流程图,假设该指令的
地址已放入PC中。并在流程图每一个CPU周期右边列出相应的微操作控制信号序列。