Intersil推出双同步降压稳压器ISL8088
- 格式:pdf
- 大小:80.68 KB
- 文档页数:1
超级电容组充电解决大电容充电方案超级电容(Supercapacitor[SC]或ultracapacitor)亦称双电层电容(electric double-layer capacitor),目前越来越广泛地用于各种电源管理系统。
在汽车应用(如具有再生制动功能的起停系统)中,超级电容能够提供使起动器啮合所需的能量,以重启燃烧发动机,并接收在制动期间回收的动能。
超级电容的优势在于其充放电次数显着多于传统铅酸电池,同时能够更迅速地吸收能量而不减少其预期寿命。
这些特点还使超级电容对工业后备电源系统、快速充电无绳电动工具和远程传感器具有吸引力,因为对这些应用来说,频繁更换电池是不切实际的。
本文讨论了有关为这些大电容充电的挑战,并向电源系统设计工程师介绍了如何评估和选择适合后备能量存储应用的最佳系统配置。
文中介绍了一种超级电容充电器解决方案范例,并提供了波形和详细解释。
系统详述许多系统配置都使用超级电容组作为后备能量存储组件。
一开始,设计工程师需要确定其能量存储配置目标,然后决定可用多大电压来存储能量。
解决方案选择取决于负载的功率和电压要求,以及超级电容的能量和电压能力。
在确定了最佳解决方案后,还必须对整体性能与成本进行平衡。
图1显示了一种高效率解决方案的框图,其中的负载是需要稳定输入电压(3.3V、5V、12V等)的器件。
48V 主电源为正常工作的开关稳压器2(SW2)供电,同时通过开关稳压器1(SW1)为超级电容组充电,使其电压达到25V。
当主电源断开时,超级电容组向SW2供电,以维持负载的连续运行。
图1.一种使用超级电容组的电池后备系统的框图选定超级电容后,系统工程师还必须选择为超级电容充电的目标电压,其根据是超级电容的定额曲线。
大多数超级电容单元的额定电压范围为室温下2.5V-3.3V,此额定值在更高温度时下降,随之带来更长的预期寿命。
通常,充电目标电压设置值应低于最大额定电压,以延长超级电容的工作寿命。
两通道双向I^2C总线缓冲器ISL3300x
佚名
【期刊名称】《电子设计工程》
【年(卷),期】2010(18)5
【摘要】Intersil公司推出新系列的两通道双向I2C缓冲器ISL3300x系列.可在重负载的I2C总线配置中实现无差错的数据传输。
【总页数】1页(P103-103)
【关键词】I2C总线;总线缓冲器;两通道;Intersil公司;数据传输;重负载
【正文语种】中文
【中图分类】TN949.7
【相关文献】
1.Intersil两通道双向I^2C总线缓冲IC实现无差错的数据传输 [J],
2.ISL3300x:双向I2C总线缓冲IC [J],
3.Linear推出热插拔(Hot Swap^(IM))I^2C总线缓冲器可提供高噪声裕度、电平移位和阻塞总线恢复功能 [J],
4.NXP针对高性能服务器应用推出I^2C总线转换缓冲器 [J],
5.两线总线缓冲器为符合HDMI要求的设备提供双向电容隔离 [J],
因版权原因,仅展示原文概要,查看原文内容请购买。
Intersil新款双同步降压稳压器最大限度延长电池寿命佚名
【期刊名称】《《电子与电脑》》
【年(卷),期】2011(000)002
【摘要】Intersil公司宣布,对其双通道集成式FET降压稳压器产品家族进行扩展,推出三个系列可提供最高95%功率转换效率并向设计人员提供更大灵活性的新产品:ISL8022、ISL8033/A和ISL8036/A。
【总页数】1页(P94-94)
【正文语种】中文
【中图分类】TP333.4
【相关文献】
1.Intersil新款双同步降压稳压器 [J], Intersil公司
2.Intersil新款双同步降压稳压器最大限度延长电池寿命 [J], Intersil公司
3.Intersil新款双同步降压稳压器大大延长电池寿命 [J],
4.Intersil最新双同步降压稳压器适合节能省电应用和电池供电装置 [J],
5.Intersil推出用于工业和医疗电子的高集成度、高效和高灵活度的新款同步降压稳压器 [J],
因版权原因,仅展示原文概要,查看原文内容请购买。
80V同步降压-升压型控制器可提供-55℃至150℃工作结温
范围
佚名
【期刊名称】《电子设计工程》
【年(卷),期】2014(22)14
【摘要】凌力尔特公司(Linear Technology Corporation)推出LT8705的H 级和MP级版本。
这款高效率(高达98%)同步降压-升压型DC/DC控制器可以高于、低于或等于稳定输出电压的输入电压工作。
LT8705运用单电感器和4开关同步整流,在2.8 V至80 V输入电压范围内工作,产生固定的1.3 V至80 V输出。
用单个器件就可提供高达250 W的输出功率。
当多个电路并联时,还可提供更大的功率。
H级和MP级版本器件分别保证工作在-40℃至150℃和-55℃至150℃的工作结温范围。
【总页数】1页(P116-116)
【关键词】DC;DC控制器;同步降压;升压型;结温;输入电压;输出电压;输出功率;同步整流
【正文语种】中文
【中图分类】TM571
【相关文献】
1.大功率Polyphase 同步升压型控制器具-55-150℃的工作结温范围 [J],
2.大功率Polyphase同步升压型控制器具-55-150℃的工作结温范围 [J],
3.面向升压、降压或降压-升压型大电流LED应用的45V、2.3A LED驱动器可提供150℃最高结温并采用QFN封装 [J],
4.大功率Polyphase同步升压型控制器具-55℃至150℃的工作结温范围 [J],
5.具宽VIN范围的反激式控制器额定在-55℃~150℃的结温范围 [J],
因版权原因,仅展示原文概要,查看原文内容请购买。
两路输出的高效同步降压开关稳压器
贺宝财
【期刊名称】《电子设计工程》
【年(卷),期】1995(000)005
【摘要】LTC1142是两路输出的高效同步降压开关稳压器。
要求两路输出且在负载电流很宽的范围内要求转换效率高、体积小时,采用该稳压器是非常理想的。
本文主要介绍LTC1142的主要特性、内部结构、工作原理、管脚功能及其应用举例。
【总页数】7页(P16-22)
【作者】贺宝财
【作者单位】
【正文语种】中文
【中图分类】TM44
【相关文献】
1.具差分输出采样和时钟同步的24V、15A单片同步降压型稳压器 [J],
2.4通道1A输出、40V降压型开关稳压器 [J],
3.三输出、36V降压型开关稳压器 [J],
4.高效率、15V轨至轨输出同步降压型稳压器能提供或吸收5A设计要点560 [J], Timothy Kozono
5.利用次级侧同步开关后置稳压器(SSPR)设计多路输出开关电源 [J], 何占伟;高海滨;王如军
因版权原因,仅展示原文概要,查看原文内容请购买。
2.7v超级电容充电电路图大全(三款模拟电路设计原理图详解)本文讨论了有关为这些大电容充电的挑战,并向电源系统设计工程师介绍了如何评估和选择适合后备能量存储应用的最佳系统配置。
文中介绍了一种超级电容充电器解决方案范例,并提供了波形和详细解释。
系统详述许多系统配置都使用超级电容组作为后备能量存储组件。
一开始,设计工程师需要确定其能量存储配置目标,然后决定可用多大电压来存储能量。
解决方案选择取决于负载的功率和电压要求,以及超级电容的能量和电压能力。
在确定了最佳解决方案后,还必须对整体性能与成本进行平衡。
图1显示了一种高效率解决方案的框图,其中的负载是需要稳定输入电压(3.3V、5V、12V 等)的器件。
48V主电源为正常工作的开关稳压器2(SW2)供电,同时通过开关稳压器1(SW1)为超级电容组充电,使其电压达到25V。
当主电源断开时,超级电容组向SW2供电,以维持负载的连续运行。
选定超级电容后,系统工程师还必须选择为超级电容充电的目标电压,其根据是超级电容的定额曲线。
大多数超级电容单元的额定电压范围为室温下 2.5V-3.3V,此额定值在更高温度时下降,随之带来更长的预期寿命。
通常,充电目标电压设置值应低于最大额定电压,以延长超级电容的工作寿命。
接下来需要选择超级电容组的预期电压和SW2拓扑。
超级电容组配置可为并联、串联或者并联的串联电容串组合。
因为单元电容电压额定值通常低于3.3V,且负载常常需要相等或更高的供电电压,所以针对电容单元配置和SW2的选项是,使用一个电容单元与一个升压转换器,或串联的多个电容单元与一个降压或降压-升压稳压器。
若使用升压配置,我们必须确保在超级电容放电时,电压不会下降至低于SW2的最小工作输入电压。
该电压下降可能多达超级电容充电电压的一半之多,为此,我们举一个由串联超级电容组合和一个简单降压稳压器(SW1)组成的超级电容组的例子。
然后,如果能量要求需要的话,将并联多个串联电容串。
基于ISL8088高效2.25MHz降压电源电路设计Intersil 公司的ISL8088 是双路800mA 低静态电流高效2.25MHz 同步降压电源稳压器,电源电压从2.75V 到5.5V,工作频率2.25MHz,可使用小型低成本电感和电容,每路输出电压可低至0.6V,主要应用在DC/DC POL 模块,μC/μP,FPGA 和DSP 电源,路由器和交换机的插入DC/DC 模块,测试和测量系统,锂离子电池和条形码阅读器。
本文介绍ISL8088 主要特性以及应用电路,以及ISL8088 EVAL1Z 评估板主要特性。
ISL8088 有用户可配置的工作模式PWM 模式和PFM / PWM 模式。
迫使PWM 模式操作可以减少噪音和射频干扰而高效降低切换损失。
在操作模式,渠道吸引总静态电流只有30μa因此使轻载效率高为了最大化电池寿命。
ISL8088 提供监控输出在升高。
关闭时,ISL8088 放电输出电容器。
其他特性还包括内部数字软启动,使对权力序列,过电流保护,热关闭。
ISL8088 提供3 mmx3mm 10 Ld DFN 包和1 毫米最大高度。
完整的转换器占地面积小于1.8 平方厘米。
ISL8088 EVAL1Z 评估电路设计ISL8088 的EVAL1Z 工具包是供个人使用,与荷载点要求应用程序采购从2.75 v 至5.5 v。
ISL8088EVAL1Z 评估板用于演示ISL8088 低静态电流模式转换器的性能。
ISL8088 提供3 mmx3mm 10 Ld DFN 包和1 毫米最大高度。
完整的转换器占地面积小于1.8 平方厘米。
主要特性Power-Goods(PG)输出1 毫秒的延迟,2.75 v 至5.5 v 电源电压,3%输。
Renesas公司的ISL70005SEH和ISL73005SEH是抗辐射双输出点负载集成的同步降压和低压降稳压器,包括了高效率同步降压稳压器和低噪音低压降(LDO)稳压器.降压稳压器采用兵电压模式控制架构,采用电阻可调整的开关频率在100kHz到1MHz.外接可调整的回路补偿在稳定性和输出动态范围间达到最佳.内部同步功率开关优化了高效率和极好的热性能.LDO完全独立于开关稳压器进行配置.它采用NMOS通过器件和单独芯片偏压电压(L_VCC)来驱动它的栅极,使得LDO在L_VIN输入工作在非常低的电压.LDO沉和源电流连续为1A,使它非常适合给DDR存储器供电.工作温度-55℃到+125℃,主要用在低功耗FPGA核,辅助和I/O电源的点负载(POL),DDR存储器电源VDDQ和VTT轨,卫星载荷的分布使电源系统.本文介绍了ISL70005SEH主要特性,DDR2存储器电源解决方案和应用电路图,以及评估板ISL70005SEHDEMO1Z主要特性,框图,电路图,材料清单和PCB设计图.The ISL70005SEH and ISL73005SEH are radiation hardened dual output Point-of-Load (POL) regulators combining the high efficiency of asynchronous buck regulator with the low noise of a Low Dropout (LDO)regulator. They are suited for systems with 3.3V or 5V power buses and can support continuous output load currents of 3A for the buck regulator and ±1A for the LDO.The buck regulator uses a voltage mode control architecture andswitches at a resistor adjustable frequency of 100kHz to 1MHz. Externally adjustable loop compensation allows for an optimum balance betweenstability and output dynamic performance.The internal synchronous power switches are optimized for highefficiency and excellent thermal performance.The LDO is completely configurable independent of the switchingregulator. It uses NMOS pass devices and separate chip bias voltage(L_VCC) to drive its gate, enabling the LDO to operate with a very lowvoltage at the L_VIN input. The LDO can sink and source up to 1Acontinuously, making it an ideal choice to power DDR memory.The ISL70005SEH and ISL73005SEH are available in a space saving 28 Ld ceramic dual flat-pack package or in die form. They are specified to operate across a temperature range of TA = -55℃ to +125℃.ISL70005SEH主要特性:• Dual output regulator: sync buck and LDO• Independent EN, SS, and PG indicators• ±1% reference voltage• 1A current sourcing/sinking capability on LDO• External clock synchronization: 100kHz to 1MHz• Full military temperature range operation○ TA = -55℃ to +125℃○ TJ = -55℃ to +150℃• Radiation acceptance testing - ISL70005SEH○ HDR (50-300rad(Si)/s): 100krad(Si)Renesas ISL70005SEH抗辐射双输出点负载稳压器解决方案○ LDR (0.01rad(Si)/s): 75krad(Si)• Radiation acceptance testing - ISL73005SEH○ LDR (0.01rad(Si)/s): 75krad(Si)• SEE hardness (see test report)○ No SEB or SEL at LET 86.4MeV•cm2/mg○ SET at LET 86.4MeV•cm2/mg <±3% ΔVOUT○ No SEFI at LET 43MeV•cm2/mg• Electrically screened to DLA SMD 5962-19209ISL70005SEH应用:• Point-of-load for low power FPGA core, auxiliary and I/O supply voltages • DDR memory power for VDDQ and VTT rails• Distributed power system of satellite payloads图1.DDR2存储器电源解决方案图2.ISL70005SEH框图图3.ISL70005SEH低功耗FPGA核和I/O电源应用电路图图4.ISL70005SEH DDR存储器电源应用电路图ISL70005SEH 应用:Point-of-load for low power FPGA core, auxiliary and I/O supply voltagesDDR memory power for VDDQ and VTT rails Distributed power system of satellite payloads评估板ISL70005SEHDEMO1ZThe ISL70005SEHDEMO1Z demonstration board is designed to demonstrate the performance of the ISL70005SEH 3A buck regulator and 1A source/sink LDO. The demo board is specifically configured for the DDR Memory VDDQ and VTT supply rail applications. The buck regulator output voltage is pin jumper selectable for 1.5V, 1.8V, and 2.5V. The LDO output voltage is configured to track ½ the buck regulator output voltage. The ISL70005SEHDEMO1Z only requires one input supply voltage at the PVINterminal for operation. The PVIN accepts an input voltage range of 3V to 5.5V.评估板ISL70005SEHDEMO1Z 主要特性:• Dual point-of-load regulator: 3A buck and 1A source/sink LDO • Fully independent enable, soft-start, and power-good indicator • 3V to 5.5V operating voltage• Configured for LDO tracking buck application (such as DDR memory) Specifications• Analog and buck regulator input voltage range (PVIN): 3V to 5.5V • Buck output voltage selection: 2.5V (DDR), 1.8V (DDR2), or 1.5V (DDR3)• Maximum buck output current: 3A • Buck preset switching frequency: 1MHz • LDO input voltage (L_VIN) range: 1.0V to PVIN • LDO output voltage tracks 1/2 of buck VOUT• Maximum LDO output (L_OUT) current: 1A sourcing or 1A sinking • Board dimension: 11cm width x 7.5cm height • Board layers: Four• Board PCB copper weight: 2oz.• Board revision: A图5.评估板ISL70005SEHDEMO1Z 框图。