DSP原理及应用总复习资料(1)
- 格式:doc
- 大小:121.00 KB
- 文档页数:16
1-1程序存储器中保存的是什么?程序的最终表现形式是什么?答:(1)程序存储器中保存的是二进制数据,即物理上的高低电平信号。
(2)程序的最终表现形式是机器码,即用二进制表示的高低电平。
1-2 何为总线?总线的图形表示形式是怎样的?(画图说明)P5 P8答:(1)总线是连接多个设备、供多个设备使用的一系列性质相同的连线。
(2)总线用双线箭头表示。
1-5 计算机系统由哪两部分构成?两大部分间通过什么连接?P5答:(1)由CPU和外设构成;(2)通过总线连接。
1-6 何为单片机?何为DSP?P5 P7答:(1)单片机是将CPU和外设功能集成在一块芯片上的计算机系统;(2)DSP是特殊的单片机,特指数字信号处理器。
1-8 经典的数字信号处理方法有哪些?P7答:(1)时域中的数字滤波(2)时域、频域的快速傅里叶变换(FFT)1-10 区别单片机和DSP的标志是什么?P7答:是加连乘指令。
DSP有加连乘指令而单片机没有。
1-14 DSP有几个移位定标寄存器?作用是什么?P11 P12答:(1)有3个(ACC与a输入数据总线、b输出数据总线、c乘积寄存器之间)(2)作用a使数据在传送过程中按指定方式移位;b按指定方式对数据进行小数处理(定标)数据的移位和定标均在传送过程中自动发生,不需要花费CPU时间。
1-17 在DSP中做乘法运算时,一个乘数必须来自TREG,运算结果保存在PREG。
1-22 DSP有哪3个独立地址空间?每个空间容量是多少?P18答:有程序存储器、数据存储器和I/O。
每个空间容量是64K字。
1-24 DARAM和SARAM有什么区别?P18~20答:(1)DARAM是双访问RAM,SARAM是单访问RAM;(2)DARAM在CPU内部,而SARAM在芯片内部,CPU外部。
1-27 LF25407型DSP片内有多大容量FLASH程序存储器?FLASH程序存储器属于那一部分电路?P22答:有32K容量FLASH程序存储器。
最新DSP期末复习资料汇(含题)资料第⼀章绪论 DSP 与DSP 技术(1)DSP(Digital Signal Processing)---- 数字信号处理的理论和⽅法。
(2)DSP(Digital Signal Processor)----⽤于数字信号处理的可编程微处理器。
(3)DSP 技术(Digital Signal Process)---- 是利⽤专门或通⽤数字信号处理芯⽚,完成数字信号处理的⽅法和技术。
2. DSP 系统的特点(1)精度⾼、抗⼲扰能⼒强,稳定性好。
(2)编程⽅便、易于实现复杂算法(含⾃适应算法)。
(3)可程控。
(4)接⼝简单。
(5)集成⽅便。
3. DSP 芯⽚的结构特点(1)改进的哈佛结构①哈佛结构DSP 处理器将程序代码和数据的存储空间分开,各有⾃⼰的地址总线和数据总线。
(⽬的是为了同时取指令和取操作数,并进⾏指令和数据的处理,从⽽⼤⼤提⾼运算速度)②改进的哈佛结构在哈佛结构的基础上,使得程序代码和数据的存储空间之间也可以进⾏数据的传送。
(2)多总线结构多总线结构可以保证在⼀个机器周期内多次访问程序空间和数据空间。
TMS320C54x 内部有P、C、D、E 4 条总线P:传送取⾃ROM 的指令代码和⽴即数;C、D:传送从RAM 读出的操作数;E:传送写⼊到RAM 中的数据;(3)流⽔线技术将各指令的各个步骤重叠起来执⾏,⽽不是⼀条指令执⾏完成之后,才开始执⾏下⼀条指令。
即第⼀条指令取指后,在译码时,第⼆条指令就取指,第⼀条指令取数时,第⼆条指令译码,⽽第三条指令就开始取指,。
以此类推。
(4)多处理单元;(5)特殊的DSP 指令;(6)指令周期短、功能强;(7)运算精度⾼;(8)丰富的外设;(9)功耗低。
DSP 最重要的特点:特殊的内部结构、强⼤的信息处理能⼒及较⾼的运⾏速度。
4.DSP 芯⽚可以归纳为三⼤系列:①TMS320C2000 系列:适⽤于控制领域②TMS320C5000 系列:应⽤于通信领域③TMS320C6000 系列:应⽤于图像处理第⼆章TMS320C54x 的硬件结构1. TMS320C54x 内部结构( 3 ⼤块)(1)CPU (2)存储器系统(3) ⽚内外设与专⽤硬件电路CPU 部分①先进的多总线结构(1 条程序总线、 3 条数据总线和 4 条地址总线)。
DSP原理与应用复习题第一章DSP技术概要1、DSP系统的基本结构?J2、什么是DSP?谈谈对DSP的认识?J3、DSP芯片分类?T4、DSP的机构特点?J T5、DSP改进的哈佛结构的改进表现哪些方面?J6、DSP的发展趋势?7、常见的计算机的结构有哪两类?T8、定点DSP和浮点DSP的优缺点?J9、什么是DSP的硬件循环重复机制?几个数字?T 第二章硬件结构及原理1、C54XDSP特点?J2、片内存储空间ram的读写?T3、C54X内部总线的组成。
T4、省电工作模式有那些?T5、DSP复位后PC的值_____,T6、DSP MAC的组成?J T7、C54对数据存储器寻址方式?T8、C54工作模式的控制位?9、C54寻址空间?T10、流水线操作中典型问题?J以及如何解决11、流水线6个阶段?12、中断的分类,优先级,中断源数量,中断指令?清除中断标志的基本方法?C54XDSP CPU的功能?指令的执行过程4个过程第三四章汇编语言程序设计1、寻址方式的定义和哪些?2、指令的分类?3、绝对寻址的几种类型?结合实例4、汇编语言程序编译后的一般分段情况?JT5、逻辑运算指令包括哪些部分?6、DSP程序开发过程?7、并行操作指令的操作特点8、循环寻址的特点9、汇编语言程序具有哪三种基本结构连接器的主要伪指令?例4-4第五六C语言程序设计、软件开发环境1、C54x与ANSI C的不同点2、C54x编程语言有哪两种编程语言3、C54x特有的数据类型4、C_int00的作用5、DSP编译器支持的存储器模式?6、BIOS插件支持4种线程类型?7、CCS两种工作模式?8、C语言开发的段结构?9、自定义段的产生方法10、C语言实现中断处理函数的方法。
1、累加器A分为三个部分,分别为 AG、AH、AL ;2、TMS320VC5402型DSP的内部采用 8 条 16 位的多总线结构;3、TMS320VC5402型DSP采用哈佛总线结构对程序存储器和数据存储器进行控制;4、TMS320VC5402型DSP有 8 个辅助工作寄存器;5、DSP处理器TMS320VC5402中DARM的容量是 16K 字;6、TI公司的DSP处理器TMS320VC5402PGE100有 2 个定时器;7、在连接器命令文件中,PAGE 1 通常指数据存储空间;8、C54x的中断系统的中断源分为硬件中断和软件中断;9、TI公司DSP处理器的软件开发环境是 CCS(Code Composer Studio);10、DSP处理器TMS320VC5402外部有 20根地址线;11、直接寻址中从页指针的位置可以偏移寻址 128 个单元;12、在链接器命令文件中,PAGE 0通常指程序存储空间;13、C54x系列DSP处理器中,实现时钟频率倍频或分频的部件是锁相环PLL ;14、TMS320C54x系列DSP处理器上电复位后,程序从指定存储地址 FF80H 单元开始工作;15、TMS320C54x系列DSP处理器有 2 个通用I/O引脚,分别是 BIO和XF ;16、DSP处理器按数据格式分为两类,分别是定点DSP和浮点DSP ;17、TMS329VC5402型DSP的ST1寄存器中,INTM位的功能是开放/关闭所有可屏蔽中断;18、MS320C54X DSP主机接口HPI是 8 位并行口;19、在C54X系列中,按流水线工作方式,分支转移指令的分为哪两种类型:无延迟分支转移、延迟分值转移;20、C54x的程序中,“.bss”段主要用于为变量保留存储空间;21、从数据总线的宽度来说,TMS320VC5402PGE100是 16 位的DSP存储器;22、TMS320VC5402型DSP处理器的内核供电电压 1.8V ;23、TMS320C5402系列DSP处理器最大的数据存储空间为 64K 字;24、在链接器命令文件中,PAGE 0通常指程序存储空间;25、DSP技术是利用专用或通用数字信号处理芯片,通过数值运算的方法对信号进行处理;26、C54x的程序中,“.text”段是文本段,主要包含可执行文本;27、C54x系列DSP上电复位后的工作频率是由片外3个管脚 CLKMD1、CLKMD2、CLKMD3 来决定的;28、DSP处理器TMS320C5402最大的程序存储空间为 1M 字;29、从应用领域来说,MCU(单片机)主要用于控制领域;DSP处理器主要应用于信号处理;30、TMS320C54X DSP提供一个用16位堆栈指针(SP)寻址的软件堆栈。
DSP复习资料一、填空题1、TMS320C54x的CPU状态控制寄存器应包括处理器工作方式控制及寄存器PMST、状态寄存器ST0和状态寄存器ST1。
P15-162、TMS320C54x系列DSP芯片的总线结构包括1条程序总线、3条数据总线和4条地址总线。
P103、试写出两种存储器映像寄存器寻址指令:POP 、LDM 。
P332-。
4、TMS320C54xDSP的Q12.3定标的最大数据精度是35、54x系列的存储空间在不扩展的情况下共可提供192kW的可寻址存储空间。
6、54X系列DSP的CPU结构单元中专用于通信Viterbi编码的是比较、选择和存储单元(CSSU)。
P147、编写命令链接文件时所用的两个命令分别是MEMORY和SECTIONS。
P1028、通用DSP芯片使用SUBC完成除法运算的限制条件是两个操作数必须为正数。
9、TMS320C54x系列芯片的存储空间在不扩展的情况下应包括64K字程序存储空间、64K字数据存储空间和64K字I/O存储空间,总共192K字可寻址存储空间。
P1710、负小数0.05在16位定点DSP的汇编语言中的正确描述是.word -5*32768/100。
P1642-。
11、TMS320C54xDSP的Q.15定标的数据范围是+1~-1,其最大数据精度是1512、TMS320C54x的地址总线访问方式中,程序读、写访问的是PAB总线。
P1013、54x系列DSP的6条独立流水线操作分别是预取指、取指、取操作数和执行指令。
P214、DSP的中断处理包括接收中断请求、中断确认和执行中断服务程序三个流程。
P237-23815、DSP芯片根据数据运算方式分为定点和浮点DSP,54x系列属于16位定点DSP。
P416、TMS320C54x系列芯片的存储空间在不扩展的情况下应包括64K字程序存储空间、64K字数据存储空间和64K字I/O存储空间。
同9题17、试写出两种寻址32位数的指令:DADD、DSUB。
一.判断题(本题总分10分,每小题1分)############################ 错误 ##################################### 4.DSP处理器TMS320VC5402的供电电压为5V。
()8.TMS320C54X DSP是浮点型处理器。
()10. TMS320VC5402型DSP内部有8K字的ROM,用于存放自举引导程序、u律和A律扩展表、sin函数表以及屮断向量表。
1.DSP的流水线冲突产生的原因是由于DSP运行速度还不够快。
()3.TMS320C54X系列DSP外部程序存储器的分页扩展受DROM位控制。
()1.汇编伪指令可以用大写表示。
()10. TMS320VC5402型DSP町以通过设置DROM位实现数据存储空间和程序存储空间共享片内DARAMo1.TMS320VC5402型DSP汇编指令READA的寻址范围为64K字。
()2.TMS320C54X系列DSP可以通过设置OVLY位实现数据存储空间和程序存储空间共亨片内ROMc ()5.TMS320VC5402型DSP汇编语言的伪指令也是一种指令,同样占用存储空间。
()8.TMS320VC5402型DSP的工作频率是由外部晶振唯一确定的。
()9.TMS320VC5402型DSP汇编语言的伪指令也是一种指令,同样占用存储空间。
()1.DSP处理器TMS320VC5402内部含有SARAM存储器。
()2. 3.3V的TTL电平器件可以直接驱动5V的CMOS器件。
()3.DSP的流水线冲突产生的原因是由于DSP运行速度还不够快。
()6.C54X系列DSP处理器的累加器A,B是32位的。
()8.DSP处理器TMS320VC5402有不止一种串行口。
()4.DSP处理器TMS320VC5402在微型计算机工作模式吋,上电复位后程序从片外存储器的FF80h单元开始执行。
()9.DSP处理器TMS320VC5402的程序存储空间只有64K字。
DSP 原理及应用复习资料一、填空题(每空2分,共20分)二、选择题(每题2分,共20分)三、判断题(每题2分,共10分)1、DSP芯片采用改进的哈佛结构使其具有极高的数值运算效率。
()2、DSP的中断处理包括接受中断请求、响应中断两个流程。
()3、ST0中的控制位’C”能决定DSP是工作于双精度还是双字运算方式。
()4、DSP用符号@”加立即数表示采用的直接寻址,不可省略。
()5、程序计数器扩展寄存器XPC在MMR中的地址是0018H。
()6 54X系列DSP的中央CPU结构里包含有一个16x16位硬件乘法器单元。
()7、暂存器T 在存储器映像CPU寄存器的地址是OOOEH。
()8、控制字OVM可用于配置54x系列DSP芯片的片内存储器。
()9、编写命令链接文件时所用的两个命令分别是MEMORY和SECTION。
()10、TMS320VC5402片内具有两个8位的软件可编程定时器。
()11、汇编器对公用目标文件中的.bss定义段映射到目标存储器的RAM空间()12、通用DSP芯片使用SUBC完成除法的限制条件是两个操作数必须为正。
()13、C54x系列芯片的存储空间不扩展时能提供64K字的可寻址存储空间。
14、通用DSP芯片依靠带条件减法指令(SUBC)和RPTB指令实现除法。
()15、堆栈指针SP在存储器映像CPU寄存器的地址是001EH。
()16、DSP在对32位数寻址时,一般先处理低有效字,然后处理高有效字。
()17、若DSP当前中断为INT2且PMST=0080H,则中断向量地址应为C0H。
()18、汇编器对公用目标文件中的.data段映射到目标存储器的EPROM空间。
()19、ST1中的控制位“C16”能决定DSP是工作于双精度还是双字运算方式。
()20、汇编器对公用目标文件中的.text段映射到目标存储器的RAM空间。
()21、TMS320C54X的数据总线访问方式中,数据读访问的是CB和EB总线。
DSP原理与应用复习纲要一、书后习题1、简述数字信号处理器的主要特点。
1-32、TI公司DSP芯片的主要产品系列。
经典产品有:TMS320C1X、TMS320C25、TMS320C3/4X、TMS320C5X、TMS320C8X。
目前主流系列:TMS320C2000、TMS320C5000、TMS320C6000。
3、给出存储器的两种主要结构,并分析其区别。
1-44、给出数字信号处理器的运算速度指标,并给出具体含义。
1-65、TMS320C55x DSP CPU有哪些特征和优点?2-16、TMS320C55x DSP的内部结构由哪几部分组成?2-27、简述指令缓冲单元(I)、程序流程单元(P)、地址流程单元(A)和数据计算单元(D)的组成和功能。
2-38、TMS320C55x DSP有哪些片上外设?2-59、TMS320C55x的寻址空间是多少?当CPU访问程序空间和数据空间时,使用地址是多少位的?理解程序空间和数据空间的寻址方式。
2-610、符合IEEE 1149.1标准的测试/仿真接口(JTAG)的引脚有哪几个?查阅资料了解JTAG接口的功能。
2-7JTAG最初是用来对芯片进行测试的。
JTAG测试允许多个器件通过JTAG接口串联在一起,形成一个JTAG链,能实现对各个器件分别测试。
11、TMS320C5509A的复位(/RESET)引脚上出现何种电平会产生复位?复位后,程序入口地址是什么?12、TMS320C55x DSP支持哪三种寻址模式?3-113、查阅资料,了解.text,.bss,.data,.sect,.usect等汇编伪指令的使用方法。
附录14、查阅资料,了解链接伪指令MEMORY和SECTIONS的使用方法。
附录15、理解指令:MOV *AR3+<<#16, AC1 。
3-4指令功能是把AR3指向的地址里面的内容左移16位(二进制左移16位相当于十六进制左移四位,所以在右边补四个0),把AR3指向的地址里面的内容左移后的内容送进AC1,之后指针AC3自加一次。
DSP复习资料一、填空题1、TMS320C54x的CPU状态控制寄存器应包括处理器工作方式控制及寄存器PMST、状态寄存器ST0和状态寄存器ST1。
P15-162、TMS320C54x系列DSP芯片的总线结构包括1条程序总线、3条数据总线和4条地址总线。
P103、试写出两种存储器映像寄存器寻址指令:POP 、LDM 。
P332-。
4、TMS320C54xDSP的Q12.3定标的最大数据精度是35、54x系列的存储空间在不扩展的情况下共可提供192kW的可寻址存储空间。
6、54X系列DSP的CPU结构单元中专用于通信Viterbi编码的是比较、选择和存储单元(CSSU)。
P147、编写命令链接文件时所用的两个命令分别是MEMORY和SECTIONS。
P1028、通用DSP芯片使用SUBC完成除法运算的限制条件是两个操作数必须为正数。
9、TMS320C54x系列芯片的存储空间在不扩展的情况下应包括64K字程序存储空间、64K字数据存储空间和64K字I/O存储空间,总共192K字可寻址存储空间。
P1710、负小数0.05在16位定点DSP的汇编语言中的正确描述是.word -5*32768/100。
P1642-。
11、TMS320C54xDSP的Q.15定标的数据范围是+1~-1,其最大数据精度是1512、TMS320C54x的地址总线访问方式中,程序读、写访问的是PAB总线。
P1013、54x系列DSP的6条独立流水线操作分别是预取指、取指、取操作数和执行指令。
P214、DSP的中断处理包括接收中断请求、中断确认和执行中断服务程序三个流程。
P237-23815、DSP芯片根据数据运算方式分为定点和浮点DSP,54x系列属于16位定点DSP。
P416、TMS320C54x系列芯片的存储空间在不扩展的情况下应包括64K字程序存储空间、64K字数据存储空间和64K字I/O存储空间。
同9题17、试写出两种寻址32位数的指令:DADD、DSUB。
P4118、TMS320VC5402DSP片内具有2个16位的软件可编程定时器。
19、54x系列的硬件乘加单元可一个单指令周期内完成17×17位的二进制补码运算。
P1320、54x系列DSP的6条独立流水线操作分别是预取值、取指、译码、寻址、读数和执行。
21、16位定点数的Qm.n定标方法中,能确定最大十进制数值范围的是+m2~-m2。
22、通用DSP芯片一般不提供除法指令,必须依靠带条件减法指令(SUBC)和循环(RPT)指令实现除法,而使用SUBC的限制条件是两个操作数必须为正数。
23、堆栈指针SP在存储器映像CPU寄存器的地址是0018H。
P2124、累加器寻址指令包括READA和WRITA。
P2725、小数0.125在16位定点DSP的汇编语言中的正确描述是.word125*32768/1000。
26、常见的段定义伪指令有.bss、.data、.usect、.sec t和.text五种。
P9027、处理器工作方式控制寄存器PMST在存储器映像寄存器的地址是001DH。
P21 表2-428、16位定点数的Qm.n定标方法中,能确定最大数据精度的是+m2~-m2_。
29、54X系列DSP的中央CPU结构里包含有一个17x17位乘加单元。
INT且PMST=0080H,中断向量地址应为00C8H。
30、若DSP当前中断类型为2P23831、DSP汇编时宏的使用可分为三个过程,依次是宏定义、宏调用和宏展开。
32、TMS320C54x系列芯片的具有两个地址发生器PAGEN和DAGEN。
33、TMS320C54x的状态控制寄存器ST1中CPL=0表示采用DP寻址方式,而CPL=1又表示采用SP寻址方式。
P1634、TMS320C54x的指令系统的两种基本形式包括助记符形式和表达式形式。
P3435、54x系列DSP的硬件中断按中断来源可分为内部中断和外部中断。
36、TMS320C54x的指令系统按功能可分为算数指令、逻辑指令、程序控制指令以及装入和存储指令。
P3437、DSP汇编语言源程序语句包括汇编语言指令语句、汇编伪指令语句和宏伟指令和命令语句。
38、DSP芯片采用改进的哈佛结构使其具有极高的数值运算效率。
39、TMS320C54xDSP芯片硬件复位时,程序将从地址0FF80H开始执行。
40、DSP芯片的I/O寻址指令包括:PORTR和PORTW。
二、选择题1、TMS320C54x系列DSP芯片属于(C )。
A、8位浮点DSPB、32位定点DSPC、16位定点DSPD、32位浮点DSP2、54X系列DSP的CPU结构中可进行浮点转换的单元是( A )。
A、指数编码器B、硬件乘法器C、桶形移位寄存器D、CSSU单元3、TMS320C54x系列DSP芯片采用的(D )深度的流水线作业。
A、三级B、五级C、四级D、六级4、关于堆栈的使用下列说法正确的是(A )。
A 、压入堆栈时,先减小SP ,再将数据压入堆栈B 、压入堆栈时,先增加SP ,再将数据压入堆栈C 、弹出堆栈时,先增加SP ,再从堆栈弹出数据D 、弹出堆栈时,先从堆栈弹出数据,再减少SP 值5、下列控制字中能用于配置片内存储器的是(D )。
A 、OVB B 、OVAC 、OVMD 、OVLY6、下列中断方式中,属于内部硬件中断的是( C )。
A 、RS 复位B 、3~0INT INTC 、TINTD 、NMI7、下列伪指令中不属于段定义伪指令的是( D )。
A 、.bssB 、.textC 、.usectD 、.int8、下列指令中,不属于32位寻址指令的是( D )。
A 、DSTB 、DSUBTC 、DSADTD 、DELAY9、若DSP 当前中断类型为2INT 且PMST=0080H ,那么新的中断向量地址应为( C )。
A 、0088HB 、00F8HC 、00C8HD 、00C0H10、负小数0.9在16位定点DSP 的汇编语言中正确的定义方法是( C )。
A 、.word -0.9B 、.word 32768*9/10C 、.word -9*32768/10D 、.word -9/1011、对于字长为32位的Q.31表示格式,其最小分辨率是( D )。
A 、322-B 、152-C 、162-D 、312-12、关于定点数与浮点数下列说法正确的是( D )。
A 、浮点数(定点数)用整数加小数表示B 、定点数(浮点数)用指数加尾数表示C 、定点数能表达的数据范围更宽D 、定点数与浮点数可以转换13、下列控制位中能决定DSP 是双精度还是双字运算的是( B )。
A 、SXMB 、C16C 、CMPTD 、C14、关于汇编语言中立即寻址特征标示方法,下列说法正确的是( B )。
A 、用@标示B 、用#标示C 、用%表示D 、用!标示15、在寻址54X 系列DSP 的数据存储器时不需要插入等待周期的地址范围是( B )。
A、1800H~1FFFHB、0000H~001FHC、2000H~3FFFHD、1FFFH~2FFFH16、下列引脚中可以用来选择DSP工作方式的是(C )。
A、READY脚B、CLOCKOUT脚C、MCR/脚MP/脚D、W17、DSP汇编语言中,宏的使用不包括(C )。
A、宏定义B、宏展开C、宏返回D、宏调用18、下列指令中,属于存储器映像寄存器寻址指令的是(D )。
A、MACB、MPYC、ADDMD、STLM19、54xDSP芯片在硬件复位时,状态寄存器ST0的值为(B )。
A、FF80H (PMST)B、1800HC、2900H (ST1)D、0000H20、可用来设置一个或多个16位带符号整型常数的汇编伪指令是(C )。
A、.intB、.dataC、.wordD、.bss21、关于IFR和IMR下列说法错误的是(D )。
P236A、IFR在MMR中地址为0001HB、IMR在MMR中地址为0000HC、都是16位的中断寄存器D、都可产生中断屏蔽22、下列控制字中不能用于配置片内存储器的是(C )。
MP/B、DROMA、MCC、OVMD、OVLY23、下列控制位中能指定整数或是小数运算方式的是(C )。
A、C16B、CMPTC、FRCTD、SXM24、关于桶形移位器数据位数下列说法正确的是(C )。
A、16位B、32位C、40位D、8位25、54X系列DSP的CPU结构中能完成快速卷积运算的是(C )。
A、指数编码器B、桶形移位寄存器C、硬件乘加单元D、CSSU单元26、DSP汇编语言源程序不包括(D )。
A、指令性语句B、伪指令语句C、宏命令语句D、C语句27、关于直接寻址特征标示方法,下列说法正确的是(A )。
A、用@标示B、用#标示C 、用%表示D 、用!标示28、下列中断方式中,优先级最高的是( A )。
A 、RS 复位B 、3~0INT INTC 、TINTD 、NMI29、程序计数器扩展寄存器XPC 在MMR 中的地址是(B )。
P21表2-4A 、0018HB 、001EHC 、001DHD 、000EH30、54xDSP 芯片在硬件复位时,处理器工作方式寄存器PMST 的值为( D )。
A 、0000HB 、2900HC 、1800HD 、FF80H31、下列DSP 芯片中属于浮点DSP 的是( B )。
P4A 、TMS320C5402B 、TMS320C30C 、TMS320C541D 、TMS320C54932、下列控制位中能开放或关闭DSP 所有可屏蔽中断的是( D )。
A 、CPLB 、CMPTC 、MC MP /D 、INTM33、下列控制位中能决定累加器移位方式的是( C )。
A 、SPB 、IPTRC 、ASMD 、DP34、暂时寄存器T 在MMR 中的地址是( D )。
P21A 、0018HB 、001EHC 、001DHD 、000EH35、54X 系列DSP 的CPU 结构中指数编码器主要用于(B )。
A 、维特比编码B 、定点浮点转换C 、蝶形运算D 、FIR 滤波36、下列控制位中能控制数据进入ALU 时是否进行符号位扩展的是( D )。
A 、CMPTB 、FRCTC 、C16D 、SXM37、可用来设置一个或多个16位无符号整型常数的汇编伪指令是( A )。
A 、.intB 、.dataC 、.wordD 、.bss38、TMS320C54x 的地址总线访问方式中,程序读写访问的总线是( B )。
A 、EAB B 、PABC 、CABD 、DAB39、下列控制字中能用于配置片内存储器的是( A )。
A 、DROMB 、OVAC 、OVBD 、OVM40、关于IFR 和IMR 下列说法正确的是( D )。