数电考试往年试卷两套
- 格式:doc
- 大小:153.50 KB
- 文档页数:12
数字电子技术基础试卷试题答案汇总数字电子技术基础试题(二)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。
3 .下图所示电路中的最简逻辑表达式为。
AB4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 同或;F 2 与非门;F 3 或门。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:(B )A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是(D )A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为(B )。
A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。
A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。
A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
数电试题册及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是()。
A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的特点?()A. 抗干扰能力强B. 工作速度快C. 体积大D. 功耗低3. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 3D. 44. 一个完整的数字系统通常包括以下哪几个部分?()A. 组合逻辑电路B. 时序逻辑电路C. 存储器D. 所有上述部分5. 以下哪个是数字电路设计中常用的优化方法?()A. 简化电路B. 增加冗余C. 降低频率D. 增加电源电压6. 在数字电路中,一个基本的逻辑门可以由以下哪种材料实现?()A. 金属B. 陶瓷C. 半导体D. 塑料7. 以下哪个是数字电路中常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 所有上述类型8. 一个D触发器的输出Q与输入D的关系是()。
A. Q = ¬ DB. Q = DC. Q = D + 1D. Q = ¬ D + 19. 在数字电路中,同步电路与异步电路的主要区别在于()。
A. 同步电路使用时钟信号B. 异步电路使用时钟信号C. 同步电路比异步电路更快D. 异步电路比同步电路更稳定10. 以下哪个不是数字电路中常见的存储元件?()A. 触发器B. 寄存器C. RAMD. 运算放大器答案:1. A2. C3. A4. D5. A6. C7. A8. B9. A 10. D二、简答题(每题10分,共20分)1. 简述数字电路与模拟电路的区别。
答:数字电路主要处理离散的数字信号,具有抗干扰能力强、工作速度快、功耗低等特点。
模拟电路则处理连续变化的模拟信号,通常用于信号放大、滤波等。
数字电路使用二进制逻辑,而模拟电路则使用连续的电压或电流。
2. 解释什么是时序逻辑电路,并给出一个例子。
答:时序逻辑电路是一种包含存储元件(如触发器、寄存器等)的数字电路,其输出不仅取决于当前的输入,还取决于电路的过去状态。
数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。
答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。
答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。
答案:154. 一个5进制计数器的计数范围是______。
答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。
答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。
异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。
2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。
在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。
3. 解释什么是寄存器,并说明它在计算机系统中的作用。
答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。
在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。
四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。
数电与模电试题及答案以下是数电与模电试题及答案:试题一:数字电路设计1. 设计一个4位二进制加法器,使用全加器实现。
给出电路原理图和真值表。
答案:电路原理图:```A[3] ──➤ ┌───────┐A[2] ──➤ │ │A[1] ──➤ │ Full │A[0] ──➤ │adder │B[3] ──➤ │ │B[2] ──➤ └───────┘B[1] ──➤ │B[0] ──➤ │└───────┐ │ ┌───────┐│ ──➤ │ XOR ││ ┌───────┐ ├─────┤300 ├─➤ │ XOR │ │ XOR ││ ├─────┬─┤ ├─────┤│ ──➤ AND │ 500 ├─➤ AND ││ ├─────┼─┤ ├─────┤700 ├─➤ │ OR │ │ XOR ││ ├─────┴─┤ ├─────┤│ ──➤ AND │ 100 ├─➤ OR ││ ├─────┬─┤ ├─────┤900 ├─➤ │ OR │ │ OR ││ └───────┘ └───────┘Sum[3] ─────➤ ┌───────┐Sum[2] ─────➤ │ │Sum[1] ─────➤ │ XOR │Sum[0] ─────➤ │ │└───────┘```真值表:```Inputs OutputsA[3] A[2] A[1] A[0] B[3] B[2] B[1] B[0] Sum[3] Sum[2] Sum[1] Sum[0] 0 0 0 0 0 0 0 0 0 0 0 00 0 0 1 0 0 0 1 0 0 0 10 0 1 0 0 0 1 0 0 0 1 00 0 1 1 0 0 1 1 0 0 1 10 1 0 0 0 1 0 0 0 1 0 00 1 0 1 0 1 0 1 0 1 0 10 1 1 0 0 1 1 0 0 1 1 00 1 1 1 0 1 1 1 0 1 1 11 0 0 0 1 0 0 0 1 0 0 01 0 0 1 1 0 0 1 1 0 0 11 0 1 0 1 0 1 0 1 0 1 01 0 1 1 1 0 1 1 1 0 1 11 1 0 0 1 1 0 0 1 1 0 01 1 0 1 1 1 0 1 1 1 0 11 1 1 0 1 1 1 0 1 1 1 01 1 1 1 1 1 1 1 1 1 1 1```试题二:模拟电路设计2. 设计一个放大器电路,将输入信号电压放大10倍。
数字电子技术试卷和答案(总59页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.是8421BCD码,其十进制为861 。
3.逻辑代数的三种基本运算是与,或和非。
4.三态门的工作状态是0 , 1 ,高阻。
5.描述触发器逻辑功能的方法有真值表,逻辑图,逻辑表达式,卡诺图,波形图。
6.施密特触发器的主要应用是波形的整形。
7.设4位D/A转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为。
8.实现A/D转换的主要方法有,,。
二.判断题(10)1.BCD码即8421码(错)2.八位二进制数可以表示256种不同状态。
(对)3.TTL与非门与CMOS与非门的逻辑功能不一样。
()4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。
(对)5.计数器可作分频器。
(对)三.化简逻辑函数(14)1.用公式法化简--+++=ADDCEBDBAY,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Q n =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。
答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。
答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。
答案:14. 一个4线到16线译码器的输出线数量是______。
答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。
《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。
2.将2004个“1”异或起来得到的结果是()。
3.半导体存储器的结构主要包含三个部分,分别是()、()、()。
4.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。
5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。
6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。
二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。
2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。
三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。
四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。
要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。
(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。
(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。
试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。
(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。
ROM中的数据见表1所示。
试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 8答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的历史状态D. 输出状态不依赖于电路的初始状态答案:B4. 一个4位二进制计数器可以计数的最大值是()。
A. 15B. 16C. 255D. 256答案:B5. 以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的历史状态B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的初始状态D. 输出状态依赖于电路的初始状态答案:C6. 在数字电路中,使用最多的触发器是()。
A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C7. 一个3线-8线译码器可以译码()种不同的输入信号。
A. 3B. 4C. 8D. 27答案:C8. 以下哪个不是数字电路的优点?()A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C9. 在一个二进制计数器中,如果计数器从0开始计数,那么它的第一个状态是()。
A. 0000B. 0001D. 0101答案:B10. 以下哪个不是数字电路设计中常用的简化方法?()A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 电阻网络简化答案:D二、多项选择题(每题3分,共15分)11. 下列哪些是数字电路中常用的逻辑门?()A. 与门B. 或门D. 异或门E. 与非门答案:ABCDE12. 在数字电路中,以下哪些因素会影响电路的稳定性?()A. 电源电压波动B. 温度变化C. 信号传输延迟D. 电路的初始状态E. 电路的负载答案:ABDE13. 以下哪些是时序逻辑电路的基本组成元素?()A. 触发器B. 计数器D. 译码器E. 编码器答案:ABC14. 在数字电路中,以下哪些是常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 约翰逊计数器D. 环形计数器E. 移位寄存器答案:ABCD15. 以下哪些是数字电路设计中常用的测试方法?()A. 功能测试B. 时序测试C. 静态测试D. 动态测试E. 模拟测试答案:ABCD三、填空题(每题2分,共20分)16. 在数字电路中,一个基本的与门电路有 ______ 个输入端和______ 个输出端。
通信 071~5 班 20 08 ~20 09 学年第二学期《数字电子技术基础》课试卷试卷类型: A 卷一、单项选择题(每小题2分,共24分)1、8421BCD码01101001.01110001转换为十进制数是:( c )A:78.16 B:24.25 C:69.71 D:54.562、最简与或式的标准是:( c )A:表达式中乘积项最多,且每个乘积项的变量个数最多 B:表达式中乘积项最少,且每个乘积项的变量个数最多C:表达式中乘积项最少,且每个乘积项的变量个数最少 D:表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:(B )A:消去1个表现形式不同的变量,保留相同变量B:消去2个表现形式不同的变量,保留相同变量C:消去3个表现形式不同的变量,保留相同变量表1D:消去4个表现形式不同的变量,保留相同变量Array 4、已知真值表如表1所示,则其逻辑表达式为:( A )AB:AB + BCC:AB + BCD:ABC(A+B+C)5、函数F(A,B,C)=AB+BC+AC的最小项表达式为:( B )A:F(A,B,C)=∑m(0,2,4)B:F(A,B,C)=∑m(3,5,6,7)C:F(A,B,C)=∑m(0,2,3,4)D:F(A,B,C)=∑m(2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( C )个移位脉冲。
A:32 B:C: 5 D: 67、已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7 ~Y0是:( C )A:11111101 B:10111111 C:11110111 D:111111118、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:(D )A :J=0,K=0B :J=0,K=1C :J=1,K=0D :J=1,K=19、能够实现线与功能的是:( B )A : TTL 与非门B :集电极开路门C :三态逻辑门D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( B )可转换为4位并行数据输出。
试卷名称: 数 字 电 子 技 术 试卷类型: A 卷 共12页适用范围: 学院 年级 专业 本科A一、.填空: (1分/空 共16分)1. (10010.01)2 =( )10 =( )8421BCD 码2. (10110110011.101)2 =( )16 =( )83. (0011101)2=( )奇校验码=( )偶校验码4. (37)16+(29)16=( )16,(CB )16-(3A )16=( )16。
5. 数F= AB +AD 的标准表达式是( ), 反函数是( )。
6. 已知(X) 补码 =11010,则(X )2 =( ),(X )反码 =( )。
7. 一个3变量的卡诺图由( )小方格构成。
8. 分辨率是指ADC 能够转换成的二进制( )。
9. 一个给定的脉冲波形的周期是10ms ,则它的频率为( ),对其二分频,频率又是( )。
二. 选择题 (2分/空 共12分) 从下列各题的四个备选答案中选出一个或多个正确答案,并将其代号写在题中的括号内.1. 反相器是( )。
A. 进行非运算B. 将高电平变为低电平C. 将低电平变为高电平D. 与“1”异或 2. 最小项ABCD 的相邻最小项是( )。
A. D B C AB. CD B AC. D B AD. B CD A3. 4位二进制计数器的最大模是( ).…………………………………………… 装 ……………………… 订 ……………………… 线 ……………………………………………………院: 专业: 年级: 学号: 姓名:…………………………………………… 密 ……………………… 封 ……………………… 线 ……………………………………………………A. 4B. 16C. 32D. 8 4. 下列逻辑电路中不属于时序逻辑电路有( )。
A. 计数器B. 数据选择器C. 数值比较器D. 寄存器 5. 异或函数可表示成( )。
A. A B B A + B. )B B )(A A(++ C. B A B A + D. B ))(A B A(++6.译码器74LS138的使能控制端321S S S 在( )组合控制下,处于禁止工作状态。
A . 100 B. 011 C. 110 D. 101三 .证明、化简与简答: (共20分 )1. 1、证明: C B AB )D D)(B )(B C (A +=+++ (3分)2. 用卡诺图化简下列函数,并写出相应的最简函数表达式(5分),若用电路实现此最简函数,电路是否存在竞争-险象(2分):F= Σm (2,3,7,8,11,14)+Σd (0,5,10,15)3. 将 C B C B B A F ++= 转换成最小项之和的形式。
(5分)4.ROM 和RAM 有什么不同(3分)?静态RAM 和动态RAM 有什么不同?(2分)四.(10分)已知集成JK 触发器J 、K 的波形如下图所示,画出输出Q 的波形图(设初始状态为0,)。
………………………………………………… 装 ……………………… 订 ……………………… 线 ……………………………………………………学院: 专业: 年级: 学号姓名:…………………………………………… 密 ……………………… 封 ……………………… 线 ……………………………………………………CPJ K Q QQJ KD0时电路各为几进制计数器,并画出状态图。
(评分:M=0,5分;M=1,5分)六、(14分)某项目有A 、B 、C 、三项考核指标,要求只有在三项指标全部达标时,才能评为优质项目;若只有两项达标,可评为合格项目。
设计一个项目检测电路,要求用三输入端与非门实现。
1. 作真值表;(3分)2. 写出最简表达式(2分); 3. 画逻辑电路图;(2分)4. 该电路是否存在竞争冒险现象?(1分)5. 若改用3-8译码器实现该功能,画出相应电路图;(2分)6. 若改用8选1数据选择器实现该功能,画出相应电路图;(2分) 7. 若改用PROM 实现该功能,画出相应点阵图;(2分)…………………………………………………… 装 ……………………… 订 ……………………… 线 …………………………………………………学院: 专业: 年级 学号 姓名:…………………………………………………… 密 ……………………… 封 ……………………… 线 …………………………………………………七.(8分)脉冲发生器若用555实现,1、应如何连线?画出电路图; (4分)2、说明它的特点,画出它的波形图。
(4分)八、(10分) 有一个存储器RAM 的电路如下所示,试问:1、该存储器采用的什么扩展方法?存储器容量为多少? (3分)2、该存储器共有多少个存储单元?每次访问多少个存储单元?(2分)3、若再将其扩展成4K ×16位的存储器,需要多少根地址线? (2分)4、现有一存储器设置有20位的地址线,16位并行数据输入/输出端,试计算它的存储容量。
(3分)数字逻辑(A 卷 共 2 页)学院: 专业: 学号: 姓名: 成绩:一.填空: (1分/空 共12分)10. (100010.101)2 =( )1011. (110110101001)2 =( )16 =( )8 12. (10011)2 =( )8421码13. (1001101)2=( )奇校验码=( )偶校验码 14. 函数F=AB+CD 的反函数是( ),对偶函数是对偶函数是( );15. 二进制数-1101的反码是( ),补码是( )。
16. 一个触发器可存储( )位二进制数,它有( )个稳定状态。
二. 选择题 (2分/空 共12分) 从下列各题的四个备选答案中选出一个或多个正确答案,并将其代号写在题中的括号内. 1. n 个变量可构成( )个最小项.A. nB. 2nC. 2nD. 2n -1 2. 组合逻辑电路输出与输入的关系可用( )描述.A. 真值表B. 状态表C.状态图D.逻辑表达式 3. 构成一个模10同步计数器需要( )个触发器.A. 2B. 3C. 4D. 5 4. 下列MIS 中属于时序逻辑电路有( )A. 译码器B. 计数器C. 并行加法器D. 寄存器 5. 逻辑函数F=A ⊕B 和G=A ⊙B 满足关系( )A. F= GB. F ˊ= GC. F ˊ= GD. F=G ⊕1 6.译码器74LS138的使能控制端321S S S 在( )组合控制下,处于禁止工作状态。
A. 100 B. 011 C. 110 D. 101三.证明与化简:(共15分)4.证明:CAB+++(5分)A=CCBAB5.用卡诺图化简函数,并写出相应的最小项表达式:(5分)F= Σm(5,6,7,13,14,15)6.用公式法化简函数:)AF++=(5分)BBC(C)(A四.(15分)有A、B、C三台机床,必须有两台也只允许有两台机床同时工作,但不允许B和C同时工作。
试设计一个逻辑电路,指示机床正常工作情况,要求用三输入端与非门实现。
8.作真值表;(3分)9.写出最简表达式(2分);10.画逻辑电路图;(2分)11.该电路是否存在竞争冒险现象?(1分)12.若改用3-8译码器实现该功能,画出相应电路图;(2分)13.若改用4选1数据选择器实现该功能,画出相应电路图;(2分)14.若改用PROM实现该功能,画出相应点阵图;(2分)15.若改用PLA实现该功能,画出相应点阵图。
(1分)六.(12分)设计一个同步有自启动功能的模3计数器,要求用D触发器实现。
1.作状态图(包括状态编码);(3分)2.作状态转换表;(2分)3.写出激励函数和输出函数表达式;(2分)4.画电路图;(2分)5.画波形图;(1分)6.若将其扩展成3×3的计数器,请画出电路图。
(2分)七.(10分)74LS160是8421码十进制计数器,现需要设计一个8进制的计数器,要求:1.画出状态图;(4分)2.用反馈清零法设计,画出逻辑电路图;(3分)3.用反馈置数法设计,画出逻辑电路图。
(3分)八.(10分)施密特触发器若用555实现,1.应如何连线?画出电路图; (3分)2.说明它的特点,画出输入/输出波形图;(4分)3.计算它的回差电压ΔV,并说明回差电压对电路性能的影响。
(3分)九. (14分) 有一个容量为1K×4位的存储器RAM,试问:2.该RAM有多少个存储单元?(2分)3.该RAM每次访问几个存储单元?(2分)4.该RAM有多少根地址线?(3分)5.若将其扩展成4K×4位的存储器,需要多少根地址线?画出电路图;(4分)6.若将其扩展成8K×8位的存储器,需要多少根地址线?需要多少个1K×4位的存储器芯片?(3分)。