本科生-计算机组成原理题库-期末试卷(9)及答案
- 格式:doc
- 大小:208.50 KB
- 文档页数:6
本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。
A RAM存贮器B ROM存贮器C 主存贮器D 主存贮器和外存贮器2.某机字长32位,其中1位符号位,31位表示尾数。
若用定点小数表示,则最大正小数为______。
A +(1 – 2-32)B +(1 – 2-31)C 2-32D 2-313.算术/ 逻辑运算单元74181ALU可完成______。
A 16种算术运算功能B 16种逻辑运算功能C 16种算术运算功能和16种逻辑运算功能D 4位乘法运算和除法运算功能4.存储单元是指______。
A 存放一个二进制信息位的存贮元B 存放一个机器字的所有存贮元集合C 存放一个字节的所有存贮元集合D 存放两个字节的所有存贮元集合;5.相联存贮器是按______进行寻址的存贮器。
A 地址方式B 堆栈方式C 内容指定方式D 地址方式与堆栈方式6.变址寻址方式中,操作数的有效地址等于______。
A 基值寄存器内容加上形式地址(位移量)B 堆栈指示器内容加上形式地址(位移量)C 变址寄存器内容加上形式地址(位移量)D 程序记数器内容加上形式地址(位移量)7.以下叙述中正确描述的句子是:______。
A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作8.计算机使用总线结构的主要优点是便于实现积木化,同时______。
A 减少了信息传输量B 提高了信息传输的速度C 减少了信息传输线的条数D 加重了CPU的工作量9.带有处理器的设备一般称为______设备。
A 智能化B 交互式C 远程通信D 过程控制10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。
《计算机组成原理》作业一、填空1.电子数字计算机从1946年诞生至今,按其工艺和器件特点,大致经历了四代变化。
第一代从—年开始;第二代从—年开始;第三代从年开始,采用—;第四代从年开始,采用—«2.移码常用来表示浮点数—部分,移码和补码除符号位—外,其他各位—。
3.三态逻辑电路其输出信号的三个状态是:、、o4.动态半导体存储器的刷新有—、—和—三种方式,之所以刷新是因为—。
5.I/O设备的编址方式通常有和两种。
在没有设置专门I/O指令的系统中,主机启动外围设备的方法可以是—o6.D/A转换是将信号转换为信号。
7.8086CPU芯片的结构特点是将部件与部件分开,目的是减少总线的空闲时间,提高指令执行速度。
8.中断屏敝技术的作用可概括为两点:、o9.为了减轻总线负载,总线上的部件大都应具有—。
10.主机与外围设备之间数据交换的方式有:—、—、—、—o11 .指令通常由和—两部分组成。
12.显示器的刷新存储器(或称显示缓冲器)的容量是由—和—决定的。
13.波特率表示, 1波特等于—。
14.设备控制器的主要职能是:—、—、—、—-15.软件通常分为—和—两大类。
16.八进制数37. 40转换成二进制数为 o17.集中式总线控制部件分为如下三种方式:—、—、—。
18.一般来说,外围设备由那三个基本部分组成:—、—、—o19.计算机硬件由—、—、存储器、输入设备和输出设备五大部件组成。
20.DMA数据传送过程可以分为—、数据块传送和—三个阶段。
21.1986年世界十大科技成果中,其中一项是美国制成了由—多台处理器组成的大型计算机,其最高速度每秒可执行。
22.定点字长16位补码运算的计算机,用8进制写出最大正数的补码是—,最小负数补码是—o23.与存储有关的物理过程本身有时是不稳定的,因此所存放的信息在一段时间之后可能丢失,有三种破坏信息的重要存储特性,他们是—、—和—。
24.半导体静态RAM靠—存储信息,半导体动态RAM则是靠存储信息。
一、选择题1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于(B)计算机。
A 并行B 冯·诺依曼C 智能D 串行2某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为(A)。
A -(231-1)B -(230-1)C -(231+1)D -(230+1)3以下有关运算器的描述,( C )是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM是指(D )A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器5常用的虚拟存储系统由(B )两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存B 主存-辅存C cache-辅存D 通用寄存器-cache6 RISC访内指令中,操作数的物理位置一般安排在(D )A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个通用寄存器D 两个通用寄存器7当前的CPU由(B )组成。
A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存8流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(A )。
A 具备同等水平B 不具备同等水平C 小于前者D 大于前者9在集中式总线仲裁中,(A )方式响应时间最快。
A 独立请求B 计数器定时查询C 菊花链D 分布式仲裁10 CPU中跟踪指令后继地址的寄存器是(C )。
A 地址寄存器B 指令计数器C 程序计数器D 指令寄存器11从信息流的传输速度来看,(A )系统工作效率最低。
A 单总线B 双总线C 三总线D 多总线12单级中断系统中,CPU一旦响应中断,立即关闭(C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许B 中断请求C 中断屏蔽D DMA请求13下面操作中应该由特权指令完成的是(B )。
本科生期末试卷九一.选择题(每小题1分,共10分)1.八位微型计算机中乘除法大多数用______实现。
A 软件B 硬件C 固件D 专用片子2.在机器数______中,零的表示是唯一的。
A 原码B 补码C 移码D 反码3.某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是______。
A 23B 25C 50D 194.某机字长32位,存储容量64MB,若按字节编址,它的寻址范围是______。
A 0—8MB 0—16MBC 0—16MBD 0—8MB5.采用虚拟存贮器的主要目的是______。
A 提高主存贮器的存取速度;B 扩大主存贮器的存贮空间,并能进行自动管理和调度;C 提高外存贮器的存取速度;D 扩大外存贮器的存贮空间;6.算术右移指令执行的操作是______。
A 符号位填0,并顺次右移1位,最低位移至进位标志位;B 符号位不变,并顺次右移1位,最低位移至进位标志位;C 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位;D 符号位填1,并顺次右移1位,最低位移至进位标志位;7.微程序控制器中,机器指令与微指令的关系是______。
A 每一条机器指令由一条微指令来执行;B 每一条机器指令由一段用微指令编成的微程序来解释执行;C 一段机器指令组成的程序可由一条微指令来执行;D 一条微指令由若干条机器指令组成;8.同步传输之所以比异步传输具有较高的传输频率是因为同步传输______。
A 不需要应答信号;B 总线长度较短;C 用一个公共时钟信号进行同步;D 各部件存取时间较为接近;9.美国视频电子标准协会定义了一个VGA扩展集,将显示方式标准化,这称为著名的______显示模式。
A A VGAB SVGAC VESA EGA10.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了_______。
(完整)计算机组成原理期末考试试题及答案(word版可编辑修改)编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望((完整)计算机组成原理期末考试试题及答案(word版可编辑修改))的内容能够给您的工作和学习带来便利。
同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。
本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为(完整)计算机组成原理期末考试试题及答案(word版可编辑修改)的全部内容。
计算机组成原理试题一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.______可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指______.A.地址线、数据线和控制线三组传输线.B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用______,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第______种说法是正确的。
A.原码和反码不能表示 -1,补码可以表示 -1;B.三种机器数均可表示 -1;C.三种机器数均可表示—1,且三种机器数的表示范围相同;D.三种机器数均不可表示—1。
7.变址寻址方式中,操作数的有效地址是______。
计算机组成原理期末考试试题及答案一、选择题(每题2分,共20分)1. 计算机系统由哪两大部分组成?A. 硬件和软件B. CPU和内存C. 输入设备和输出设备D. 运算器和控制器答案:A2. 以下哪个部件不属于计算机五大硬件之一?A. 控制器B. 运算器C. 输入设备D. 显示器答案:D3. 在计算机中,下列哪种寄存器的位数与机器字长相同?A. 程序计数器B. 指令寄存器C. 状态寄存器D. 数据寄存器答案:B4. 下列哪种寻址方式中,操作数地址由形式地址和偏移量相加得到?A. 直接寻址B. 间接寻址C. 基址寻址D. 变址寻址答案:D5. 计算机指令的执行过程分为以下哪几个阶段?A. 取指令、分析指令、执行指令、写回结果B. 取指令、分析指令、执行指令、中断处理C. 取指令、分析指令、执行指令、存储结果D. 取指令、分析指令、执行指令、传输结果答案:A6. 下列哪种总线用于连接CPU和内存?A. 数据总线B. 地址总线C. 控制总线D. 外部总线答案:B7. Cache存储器的作用是?A. 提高内存的读写速度B. 减少CPU访问内存的次数C. 提高程序的运行效率D. 减少CPU与内存之间的数据传输量答案:B8. 下列哪种中断属于可屏蔽中断?A. 外部中断B. 内部中断C. 软件中断D. 硬件故障中断答案:A9. 在计算机系统中,下列哪个设备用于实现数据的输入和输出?A. CPUB. 内存C. 硬盘D. 显示器答案:D10. 下列哪种传输方式不属于并行传输?A. 同步传输B. 异步传输C. 单工传输D. 双工传输答案:C二、填空题(每题2分,共20分)1. 计算机硬件系统包括______、______、______、______和______五大部件。
答案:控制器、运算器、存储器、输入设备、输出设备2. 计算机指令由______和______两部分组成。
答案:操作码、操作数3. 在计算机中,地址总线的作用是______。
《计算机组成原理》练习题一、单项选择题1.CPU响应中断的时间是__C____。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
2.下列说法中___C___是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3.垂直型微指令的特点是__C____。
A.微指令格式垂直表示;B.控制信号经过编码产生;C.采用微操作码;D.采用微指令码。
4.基址寻址方式中,操作数的有效地址是___A___。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.寄存器内容加上形式地址。
5.常用的虚拟存储器寻址系统由___A___两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
6.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作___A___。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
7.在运算器中不包含____D__。
A.状态寄存器;B.数据总线;C.ALU;D.地址寄存器。
8.计算机操作的最小单位时间是__A____。
A.时钟周期;B.指令周期;C.CPU周期;D.中断周期。
9.用以指定待执行指令所在地址的是__C____。
A.指令寄存器;B.数据计数器;C.程序计数器;D.累加器。
10.下列描述中___B___是正确的。
A.控制器能理解、解释并执行所有的指令及存储结果;B.一台计算机包括输入、输出、控制、存储及算逻运算五个单元;C.所有的数据运算都在CPU的控制器中完成;D.以上答案都正确。
11.总线通信中的同步控制是___B___。
A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存。
本科生期末试卷十七一、选择题(每题1分,共10分)1.50年代,为了发挥______旳效率,提出了______技术,从而发展了操作系统,通过它对______进行管理和调度。
A.计算机操作系统计算机B.计算并行算法C.硬件设备多道程序硬软资源D.硬件设备晶体管计算机2.下列体现式中对旳旳运算成果为______。
A.(10101)2×(2)10=(2)2B.(10101)3×(2)10=(2)3C.(10101)3×(3)10=(30303)3D.(101010)3-(2)3=(11011)33.算术/逻辑运算单元74181ALU可完毕______。
A.16种算术运算功能B.16种逻辑运算功能C.16种算术运算功能和16种逻辑运算功能D. 4位乘法运算和除法运算功能4.某计算机字长为32位,其存储容量为16M×32位,它旳地址线和数据线旳总和是______。
A.16B. 32C. 64D. 565.采用虚拟存贮器旳重要目旳是______。
A.提高主存贮器旳存取速度B.扩大主存贮器旳存贮空间,并能进行自动管理和调度C.提高外存贮器旳存取速度D.扩大外存贮器旳存贮空间6.程序控制类指令旳功能是______。
A.进行算术运算和逻辑运算B.进行主存与CPU之间旳数据传送C.进行CPU和I/O设备之间旳数据传送D.变化程序执行旳顺序7.由于CPU内部旳操作速度较快,而CPU访问一次主存所花旳时间较长,因此机器周期一般用______来规定。
A.主存中读取一种指令字旳最短时间B.主存中读取一种数据字旳最长时间C.主存中写入一种数据字旳平均时间D.主存中取一种数据字旳平均时间8.系统总线中控制线旳功能是______。
A.提供主存、I/O接口设备旳控制信号和响应信号B.提供数据信息C.提供时序信号D.提供主存、I/O接口设备旳响应信号9.计算机旳外围设备是指______。
A.输入/输出设备B.外存储器C.远程通信设备D.除了CPU和内存以外旳其他设备10.某中断系统中,每抽取一种输入数据就需要中断CPU一次,中断解决程序接受取样旳数据,并将其保存到主存缓冲区内。
(完整版)计算机组成原理期末考试试题及答案计算机组成原理期末考试试题及答案⼀、选择题1、完整的计算机系统应包括______。
DA. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实⽤程序D. 配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。
DA.RAM存储器B.ROM存储器C. 主存储器D. 主存储器和外存储器3、冯·诺依曼机⼯作⽅式的基本特点是______。
BA. 多指令流单数据流B. 按地址访问并顺序执⾏指令C. 堆栈操作D. 存储器按内部选择地址4、下列说法中不正确的是______。
DA. 任何可以由软件实现的操作也可以由硬件来实现B. 固件就功能⽽⾔类似于软件,⽽从形态来说⼜类似于硬件C. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D. ⾯向⾼级语⾔的机器是完全可以实现的5、在下列数中最⼩的数为______。
CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在下列数中最⼤的数为______。
BA. (10010101)2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表⽰形式是唯⼀的。
BA. 原码B. 补码C. 反码D. 原码和反码9、针对8位⼆进制数,下列说法中正确的是______。
BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、⼀个8位⼆进制整数采⽤补码表⽰,且由3个“1”和5个“0”组成,则最⼩值为______。
BA. –127B. –32C. –125D. –310、计算机系统中采⽤补码运算的⽬的是为了______。
CA. 与⼿⼯运算⽅式保持⼀致B. 提⾼运算速度C. 简化计算机的设计D. 提⾼运算的精度11、若某数x的真值为–0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码⽅法是______码。
本科生期末试卷九
一.选择题(每小题1分,共10分)
1.八位微型计算机中乘除法大多数用______实现。
A 软件
B 硬件
C 固件
D 专用片子
2.在机器数______中,零的表示是唯一的。
A 原码
B 补码
C 移码
D 反码
3.某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是______。
A 23
B 25
C 50
D 19
4.某机字长32位,存储容量64MB,若按字编址,它的寻址范围是______。
A 8M
B 16MB
C 16MB
D 8MB
5.采用虚拟存贮器的主要目的是______。
A 提高主存贮器的存取速度;
B 扩大主存贮器的存贮空间,并能进行自动管理和调度;
C 提高外存贮器的存取速度;
D 扩大外存贮器的存贮空间;
6.算术右移指令执行的操作是______。
A 符号位填0,并顺次右移1位,最低位移至进位标志位;
B 符号位不变,并顺次右移1位,最低位移至进位标志位;
C 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位;
D 符号位填1,并顺次右移1位,最低位移至进位标志位;
7.微程序控制器中,机器指令与微指令的关系是______。
A 每一条机器指令由一条微指令来执行;
B 每一条机器指令由一段用微指令编成的微程序来解释执行;
C 一段机器指令组成的程序可由一条微指令来执行;
D 一条微指令由若干条机器指令组成;
8.同步传输之所以比异步传输具有较高的传输频率是因为同步传输______。
A 不需要应答信号;
B 总线长度较短;
C 用一个公共时钟信号进行同步;
D 各部件存取时间较为接近;
9.美国视频电子标准协会定义了一个VGA扩展集,将显示方式标准化,这称为著名的______显示模式。
A A VGA
B SVGA
C VESA EGA
10.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了_______。
A 能进入中断处理程序,并能正确返回源程序;
B 节省主存空间;
C 提高处理机速度;
D 易于编制中断处理程序;
二.填空题(每小题3分,共15分)
1. 多媒体CPU 是带有A.______技术的处理器。
它是一种B._______技术,特别适合于
C.______处理。
2.总线定时是总线系统的核心问题之一。
为了同步主方、从方的操作,必须制订A.______。
通常采用B.______定时和C.______定时两种方式。
3.通道与CPU 分时使用A.______,实现了B.______内部数据处理和C.______并行工作。
4.2000年超级计算机最高运算速度达到A.______次。
我国的B.______号计算机的运算速 度达到 3840亿次,使我国成为C.______之后,第三个拥有高速计算机的国家。
5.一个定点数由A.______和B.______两部分组成。
根据小数点位置不同,定点数有纯小 数和C.______两种表示方法。
三.
(9分)已知:x= 0.1011,y = - 0.0101,求 :
[ 21x]补
,[ 41 x]补,[ - x ]补,[21y]补,[4
1y]补,[ - y ]补 ,x + y = ?, x – y = ? 四. (10分)用16K × 1位的DRAM 芯片构成64K × 8位的存储器。
要求:
(1)画出该芯片组成的存储器逻辑框图。
(2)设存储器读 / 写周期均为0.5μs ,CPU 在1μs 内至少要访存一次。
试问采用哪种刷
新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍,所需实际刷新时间是多少?
五. (9分)指令格式如下所示,OP 为操作码字段,试分析指令格式的特点。
六. (9分)CPU 结构如图B9.1所示,其中有一个累加寄存器AC ,一个状态条件寄存
器,各部分之间的连线表示数据通路,箭头表示信息传送方向。
(1) 标明图中四个寄存器的名称。
(2) 简述指令从主存取到控制器的数据通路。
(3) 简述数据在运算器和主存之间进行存 / 取访问的数据通路。
图B9.1
OP
源寄存器 基值寄存器 位移量(16位)
图B9.2
本科生期末试卷九答案
一. 选择题
1.A 2. B 3. D 4. C 5. B
6. B
7. B
8. B 、D
9. B 10. A
二. 填空题
1.A.MMX B.多媒体扩展结构 C.图象数据
2.A.定时协议 B.同步 C.异步
3.A.内存 B.CPU C.I / O
4.A.10000亿 B.神威 C.美国、日本
5.A.符号位 B.数值域 C.纯整数
三. 解: [ x ]补 = 0.1011 , [ y ]补 = 1.1011
[
21x ]补 = 0.01011 , [2
1y ]补 = 1.11011 [41x ]补 = 0.001011 ,[41 y ]补 = 1.111011 [ - x ]补 = 1.0101 , [ - y ]补 =0.0101
[ x ]补 = 00.1011 [ x ]补 = 00.1011
+ [ - y ]补 =00.0101 + [ y ]补 = 11.1011
01.0000 00.0110
符号位相异 x – y 溢出 x+y=0.0110
四. 解:(1)根据题意,存储器总量为64KB ,故地址线总需16位。
现使用16K ×1位的动态RAM 芯片,共需32片。
芯片本身地址线占14位,所以采用位并联与地址串联相结合的方法来组成整个存储器,其组成逻辑框图如图B9.3,其中使用一片2 :4译码器。
(2)根据已知条件,CPU 在1μs 内至少需要访存一次,所以整个存储器的平均读/ 写
周期与单个存储器片的读 / 写周期相差不多,应采用异步刷新比较合理。
对动态MOS 存储器来讲,两次刷新的最大时间间隔是2μs 。
RAM 芯片读/ 写周期为0.5μs ,
假设16K ×1位的RAM 芯片由128 × 128矩阵存储元构成,刷新时只对128行进行异步方式刷新,则刷新间隔为2m / 128 = 15.6μs ,可取刷新信号周期15μs 。
图 B 9.3
五. 解:(1)双字长二地址指令,用于访问存储器。
(2)操作码字段OP为6位,可以指定26 = 64种操作。
(3)一个操作数在源寄存器(共16个),另一个操作数在存储器中(由基值寄存器
和位移量决定),所以是RS型指令。
六. 解:
(1)a为数据缓冲寄存器 DR ,b为指令寄存器 IR ,c为主存地址寄存器,d为程序计数器PC。
(2)主存 M →缓冲寄存器 DR →指令寄存器 IR →操作控制器。
(3)存储器读:M →DR →ALU →AC
存储器写:AC →DR →M
七. 解:设读写一块信息所需总时间为T,平均找到时间为T
,平均等待时间为T L,读写
s
一块信息的传输时间为T m,则:T=T s+T L+T m。
假设磁盘以每秒r的转速率旋转,每条磁道容量为N个字,则数据传输率=rN个字/秒。
又假设每块的字数为n,因而一旦读写头定位在该块始端,就能在T m≈(n / rN)秒的时间中传输完毕。
T L是磁盘旋转半周的时间,T L=(1/2r)秒,由此可得:
T=T s+1/2r+n/rN 秒
八. 解:
假设主存工作周期为T M,执行一条指令的时间也设为T M 。
则中断处理过程和各时间段如图B9.4所示。
当三个设备同时发出中断请求时,依次处理设备A、B、C的时间如下:
t A = 2T M + 3T DC + T S + T A + T R
t B = 2T M + 2T DC + T S + T B + T R
t C = 2T M + T DC + T S + T C + T R
达到中断饱和的时间为:T = t A + t B + t C中断极限频率为:f = 1 / T
图 B 9.4
九.
十.。