第五章时序逻辑电路习题答案
- 格式:doc
- 大小:864.00 KB
- 文档页数:19
第4章 触发器4.3 若在图4.5电路中的CP 、S 、R 输入端,加入如图4.27所示波形的信号,试画出其Q 和Q 端波形,设初态Q =0。
SRCP图4.27 题4.3图解:图4.5电路为同步RS 触发器,分析作图如下:S RQ4.5 设图4.28中各触发器的初始状态皆为Q =0,画出在CP 脉冲连续作用下个各触发器输出端的波形图。
Q 11CPQ 3CPCPQ 2Q 6Q 4Q 5CP图4.28 题4.5图解:Q Q nn 111=+ Q Q n n 212=+ Q Q nn 313=+Q Q n n 414=+ Q Q n n 515=+ Q Q nn 616=+Q 1CP Q 2Q 3Q 4Q 5Q64.6 试写出 图4.29(a)中各触发器的次态函数(即Q 1 n+1 、 Q 2 n+1与现态和输入变量之间的函数式),并画出在图4.29(b )给定信号的作用下Q 1 、Q 2的波形。
假定各触发器的初始状态均为Q =0。
1A BCP>1D C1=1A BQ 1Q 2Q 2(a)BA(b)图4.29题4.6图解:由图可见:Q B A AB Q n n 111)(++=+ B A Q n ⊕=+12B A Q 2Q 14.7 图4.30(a )、(b )分别示出了触发器和逻辑门构成的脉冲分频电路,CP 脉冲如图4.30(c )所示,设各触发器的初始状态均为0。
(1)试画出图(a )中的Q 1、Q 2和F 的波形。
(2)试画出图(b )中的Q 3、Q 4和Y 的波形。
Y(b )(c )CPQ 1Q 2(a )图4.30 题4.7图解: (a )Q Q nn 211=+ QQ nn 112=+ Q F 1CP ⊕= R 2 = Q 1 低电平有效CPQ 1Q 2F(b )Q Q Q n n n 4313=+ Q Q Q n n n 4314=+ Q Q Y nn43=CP 3= CP 上降沿触发 CP 4= CP 下降沿触发CPQ 3Q 4Y4.8 电路如图4.31所示,设各触发器的初始状态均为0。
第五章时序逻辑电路练习题及答案[]分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。
图[解]驱动方程:丿广心=2, 状态方程:Q;J00" +型0 =型㊉G:厶=©=©, er = +Q-Q"=0 ㊉er ;、=Q、QJ 电Q;Q:l人=G0,K输出方程:Y = Q^由状态方程可得状态转换表,如表所示;由状态转换表可得状态转换图,如图所示。
电路可以自启动。
表[]试分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。
A为输入逻辑变量。
>C1il1D|y >ci p-1CP1Q2 图[解] _驱动方程:D] = AQ2, D2 = AQ.Q 2状态方程:ft"1 = , 0广=4議=4(0;'+0")由状态方程可得状态转换表,如表所示;由状态转换表町得状态转换图,如图所示。
电路的逻辑功能是:判断A是否连续输入四个和四个以上“1” 信号,是则Y=l,否则Y=0。
Q2Q1 A/Y 佗0Y0 0 00 10 0 0 1 1 00 0 1 0 1 100 1 10 011 0 0 1 11 1 1 1 1 00 1 1 00 10 1 0 10 00[] 试分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。
r-0Q1 TF1^=>C1 IK O->C11KCP [解]J严殛3, K严1;J2=Q lt K严玆;=巫・g ;er1 = ae2+me2;丿3 = Q1Q29位=Q2 Qr=Q.QA^QAY= O2O3电路的状态转换图如图所示,电路能够自启动。
Q3Q2Q1 /Y表[] 分析图给岀的时序电路,画岀电路的状态转换图,检查电路能否自启动,说明电 路实现的功能。
A 为输入变量。
自我检查题5.1 时序电路和组合电路的根本区别是什么?同步时序电路与异步时序电路有何不同?解答:从功能上看,时序电路任何时刻的稳态输出不仅和该时刻的输入相关,而且还决定于该时刻电路的状态,从电路结构上讲,时序电路一定含有记忆和表示电路状态的存储器。
而组合电路任何时刻的稳态输出只决定于该时刻各个输入信号的取值,由常用门电路组成则是其电路结构的特点。
在同步时序电路中,各个触发器的时钟信号是相同的,都是输入CP 脉冲,异步时序电路则不同,其中有的触发器的时钟信号是输入cp 脉冲,有的则是其他触发器的输出,前者触发器的状态更新时同步的,后者触发器状态更新有先有后,是异步的。
5.2 画出图T5.2所示电路的状态和时序图,并简述其功能。
图T5.2解:(1)写方程式 驱动方程 nQ K J 200==n Q K J 011==n n Q Q J 012=, n Q K 22=输出方程:nQ Y 2= (2) 求状态方程nn n n n n n n n n n Q Q Q Q Q Q Q Q Q K Q J Q 02020202000010+=+=+=+ n n n n n n n n n n n Q Q Q Q Q Q Q Q Q K Q J Q 01011010111111+=+=+=+ n n n n n n n n n n n Q Q Q Q Q Q Q Q Q K Q J Q 01222201222212=+=+=+(3)画状态图和时序图 状态图如下图所示:101时序图如下图所示:CP Q 0Q 1Q 25.3 试用边沿JK 触发器和门电路设计一个按自然态序进行计数的七进制同步加法计数器。
解:(1)状态图如下图:(2)求状态方程、输出方程CQ Q Q n n n /101112+++的卡诺图如下图所示:输出方程为nn Q Q C 12=状态方程:n n n n n Q Q Q Q Q 120112+=+ n n n n n n Q Q Q Q Q Q 0120111+=+ n n n n n Q Q Q Q Q 120110+=+驱动方程:n n n n n n n n n n n n n n n Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q 0122120121220112)(++=++=+n n n n n n Q Q Q Q Q Q 1021011+=+n n n n n Q Q Q Q Q 0012101)(++=+与JK 触发器的特性方程 比较,可以得到驱动方程 n n Q Q J 012= 、 n Q K 12=n Q J 01= 、n n Q Q K 021=n n n n Q Q Q Q J 12120=+= 10=K(4) 无效状态转换情况 111/1000 能自启动(5) 逻辑图如下图所示:5.4 画出用时钟脉冲上升沿触发的边沿D 触发器组成的4位二进制异步加法计数器和减法计数器的逻辑电路图。
第一章 逻辑代数基础 例题1.与(10000111)BCD 相等的十进制数是87, 二进制数是1010111 十六进制数是57,2.AB+CD=0(约束项)求 的最简与或表达式。
解:D C A C B A Z +=,见图1-1, 得3.若F(A,B,C,D)=∑m(0,1,2,3,4,7,15)的函数可化简为: 则可能存在的约束项为( 3 )。
见图1-21.逻辑函数式Y A B C D =++()的反演式为 D C B A + 2. 在下列不同进制的数中,数值最大的数是( D )1051A.() .101010B 2() 163E C.() D.(01011001)8421BCD 码 3、用卡诺图化简下式为最简与或式。
D C B A ++ Y(A,B,C,D)= ∑m(0,2,4,5,6,8,9)+ ∑d(10,11,12,13,14,15) 4.已知F ABC CD =+选出下列可以肯定使F=0的情况( D )A. A=0,BC=1B. B=C=1C. D=0,C=1D. BC=1,D=1 5、是8421BCD 码的是( B )。
A 、1010 B C 、1100 D 、11016、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( B )。
A 、5B 、6C 、8D 、437、逻辑函数F(A,B,C) = AB+B C+C A 的最小项标准式为( D )。
A 、F(A,B,C)=∑m(0,2,4)B 、F(A,B,C)=∑m(1,5,6,7)C 、F(A,B,C)=∑m (0,2,3,4)D 、F(A,B,C)=∑m(3,4,6,7)Z A BC A B AC D =++Z Z AC AC =+()B C D C D ++1..2..3..4..AC A DA C AB A D A B A B B C++++8、用代数法化简下式为最简与或式。
A+CC B BC C B A BCD A A F ++++=判断题1.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
思考题与习题题解5-1填空题(1)组合逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与电路原来所处的状态无关;时序逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与信号作用前电路原来所处的状态有关。
(2)构成一异步2n进制加法计数器需要n 个触发器,一般将每个触发器接成计数或T’型触发器。
计数脉冲输入端相连,高位触发器的CP端与邻低位Q端相连。
(3)一个4位移位寄存器,经过 4 个时钟脉冲CP后,4位串行输入数码全部存入寄存器;再经过4个时钟脉冲CP后可串行输出4位数码。
(4)要组成模15计数器,至少需要采用 4 个触发器。
5-2判断题(1)异步时序电路的各级触发器类型不同。
(×)(2)把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
(×)(3)具有N个独立的状态,计满N个计数脉冲后,状态能进入循环的时序电路,称之模N计数器。
(√)(4)计数器的模是指构成计数器的触发器的个数。
(×)5-3单项选择题(1)下列电路中,不属于组合逻辑电路的是(D)。
A.编码器B.译码器C.数据选择器D.计数器(2)同步时序电路和异步时序电路比较,其差异在于后者( B)。
A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关(3)在下列逻辑电路中,不是组合逻辑电路的有( D)。
A.译码器B.编码器C.全加器D.寄存器(4)某移位寄存器的时钟脉冲频率为完成该操作需要(B)时间。
100KHz,欲将存放在该寄存器中的数左移8位,A.10μSB.80μSC.100μSD.800ms(5)用二进制异步计数器从0做加法,计到十进制数178,则最少需要(C )个触发器。
A.6B.7C.8D.10(6)某数字钟需要一个分频器将32768Hz的脉冲转换为1HZ的脉冲,欲构成此分频器至少需要(B)个触发器。
A.10B.15C.32D.32768(7)一位8421BCD 码计数器至少需要(B)个触发器。
习题五1. 简述时序逻辑电路与组合逻辑电路的主要区别。
解答组合逻辑电路:若逻辑电路在任何时刻产生的稳定输出值仅仅取决于该时刻各输入值的组合,而与过去的输入值无关,则称为组合逻辑电路。
组合电路具有如下特征:①由逻辑门电路组成,不包含任何记忆元件;②信号是单向传输的,不存在任何反馈回路。
时序逻辑电路:若逻辑电路在任何时刻产生的稳定输出信号不仅与电路该时刻的输入信号有关,还与电路过去的输入信号有关,则称为时序逻辑电路。
时序逻辑电路具有如下特征:○1电路由组合电路和存储电路组成,具有对过去输入进行记忆的功能;○2电路中包含反馈回路,通过反馈使电路功能与“时序”相关;○3电路的输出由电路当时的输入和状态(过去的输入)共同决定。
2. 作出与表1所示状态表对应的状态图。
表1 状态表现态y2 y1次态y2 ( n+1)y1(n+1) /输出Zx2x1=00 x2x1=01 x2x1=11 x2x1=10ABCD B/0B/0C/0A/0B/0C/1B/0A/1A/1A/0D/0C/0B/0D/1A/0C/0解答根据表1所示状态表可作出对应的状态图如图1所示。
图13. 已知状态图如图2所示,输入序列为x=11010010,设初始状态为A,求状态和输出响应序列。
图 2解答状态响应序列:A A B C B B C B输出响应序列:0 0 0 0 1 0 0 14. 分析图3所示逻辑电路。
假定电路初始状态为“00”,说明该电路逻辑功能 。
图 3 解答○1 根据电路图可写出输出函数和激励函数表达式为xK x,J ,x K ,xy J y xy Z 1111212=====○2 根据输出函数、激励函数表达式和JK 触发器功能表可作出状态表如表2所示,状态图如图4所示。
表2图4现态 y 2 y 1 次态 y 2( n+1)y 1(n+1)/输出Zx=0 x=1 00 01 10 1100/0 00/0 00/0 00/001/1 11/0 11/0 11/1○3 由状态图可知,该电路为“111…”序列检测器。
触发器一、单项选择题:(1)对于D触发器,欲使Q n+1=Q n,应使输入D=。
A、0B、1C、QD、(2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。
A、0B、1C、Q(4)请选择正确的RS触发器特性方程式。
A、B、C、 (约束条件为)D、(5)请选择正确的T触发器特性方程式。
A、B、C、D、(6)试写出图所示各触发器输出的次态函数(Q)。
n+1A、B、C、D、(7)下列触发器中没有约束条件的是。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器二、多项选择题:(1)描述触发器的逻辑功能的方法有。
A、状态转换真值表B、特性方程C、状态转换图D、状态转换卡诺图(2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。
A、J=K=0B、J=Q,K=C、J=,K=QD、J=Q,K=0(3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。
A、J=K=1B、J=0,K=0C、J=1,K=0D、J=0,K=1(4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。
A、J=K=1B、J=1,K=0C、J=K=0D、J=0,K=1三、判断题:(1)D触发器的特性方程为Q n+1=D,与Q无关,所以它没有记忆功能。
()n(2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
()(3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。
()(8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。
(9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。
(10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。
四、填空题:(1)触发器有()个稳态,存储8位二进制信息要()个触发器。
(2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。
部分习题答案第一章1.1(45)10=(101101)2=(55)8(129)10=(10000001)2=(201)8(538)10=(1000011010)2=(1032)8 (254.25)10=(11111110.01)2=(376.2)81.2 (1101)2=(13)10 (110101)2=(53)10 (1110101)2=(117)10 (10100110)2=(166)10 。
1.3 (27)10=(1B)16 , (43)10=(2B)16 , (125)10=(7D)16 , (254)10=(15E)16 ,312=(138)16 , (513)=(201)16 。
1.4 (1) (10100101)2=(425)8=(A5)16 。
(2) (10101111)2=(257)8=(AF)16 。
(3) (11001110111)2=(3167)8=(677)16 。
1.5 (1) (154)10=(10011010)2=(232)8=(9A)16 。
(2) (101011)2=(43)10=(53)8=(2B)16 。
(3) (7E)16=(126)10=(176)8=(1111110)2 。
1.6 (1) 1110,00001,0110101,110010,1110111,100001。
(2)+0011,+01010,-0001,-1111。
(3) 0111101,0001010,1000011,11010110。
(4) +1101,+1010,-00101,-010110。
(5) 01011110,10010010。
(6) 0111000,001010,1000100,110100。
(7) +111101,+001100,-01001,-01000。
1.7 (46)10=(1000110)8421BCD , (127)10=(100100111)8421BCD , (254)10=(1001010100)8421BCD , (893)10=(10001010100)8421BCD , (2.618)10=(10.011000011000)8421BCD 。
时序逻辑电路一、选择题:1、相同计数器的异步计数器和同步计数器相比,一般情况下( )A. 驱动方程简单B. 使用触发器个数少C. 工作速度快D. 以上都不对2、n级触发器构成的环形计数器,其有效循环的状态数是( )A. n个B. 2个C. 4个D. 6个3、下图所示波形是一个( C )进制加法计数器的波形图。
试问它有( A )个无效状态。
A .2; B. 4 ; C. 6; D. 12CPQ1Q2Q34、设计计数器时应选用()。
A.边沿触发器 B.基本触发器C.同步触发器 D.施密特触发器5、一块7490十进制计数器中,它含有的触发器个数是( )A. 4B. 2C. 1D. 66、n级触发器构成的扭环形计数器,其有效循环的状态数是( )A. 2n个B. n个C. 4个D. 6个7、时序逻辑电路中一定包含()A.触发器B.组合逻辑电路C.移位寄存器D.译码器8、用n个触发器构成计数器,可得到的最大计数长度为()A. 2n C.2n D.n9、有一个移位寄存器,高位在左,低位在右,欲将存放在其中的二进制数乘上(4)10,则应将该寄存器中的数()A.右移二位B.左移一位C. 右移二位D.左移一位10、某时序逻辑电路的状态转换图如下,若输入序列X=1001时,设起始状态为S1,则输出序列Z=()X/Z 0/11/0 S1 S2 0/01/1A. 0101 .1011 C11、、一位8421BCD码计数器至少需要()个触发器A. 4B. 3C.512、利用中规模集成计数器构成任意进制计数器的方法有( ABC )A.复位法 B .预置数法 C .级联复位法 13、在移位寄存器中采用并行输出比串行输出 ( )。
A.快B.慢C.一样快D.不确定14、用触发器设计一个24进制的计数器,至少需要( )个触发器。
A. 5 .4 C D. 315、在下列逻辑电路中,不是组合逻辑电路的有( )。
A. 寄存器B.编码器C.全加器D. 译码器 16、一个 4 位移位寄存器可以构成最长计数器的长度是( )。
第5章习题答案5.1.1 什么是数字电路?与模拟电路相比,数字电路具有哪些特点?答:处理数字信号并能完成数字运算的电路系统称为数字电路。
特点:采用二进制,结构简单易于集成;可用于数值计算和逻辑运算;抗干扰,精度高;便于长期存储和远程传输,保密性好,通用性强。
5.1.2 为什么在数字电路中通常采用二进制?答:因为二进制数只有0和1两个数码,正好对应于低电平和高电平两种电路状态,这样可以简化电路,增强系统可靠性。
5.1.3 把下列二进制数转换成十进制数。
(1)(11000101)2 = (197)10 (2)(111111011)2 = (507)10 (3)(010001)2 = (17)10 (4)(0.01001)2 = (0.28)10 (5)(0.011010)2 = (0.41)10 (6)(1010.001)2 = (10.125)10 5.1.4 把下列十进制数转换成二进制数。
(1)(12.0625)10 = (1100.0001)2 (2)(127.25)10 = (1111111.01)2 (3)(101)10 = (1100101)2 (4)(673.23)10 = (1010100001.01)2 (5)(1030)10 = (10000000110)2 (6)(2002)10 = (111111010010)25.1.5 把二进制数(110101111.110)2分别转换成十进制数、八进制数和十六进制数。
答:(110101111.110)2 =(431.75)10 =(657.6)8 =(1AF.C)165.1.6 把八进制数(623.77)8分别转换成十进制数、十六进制数和二进制数。
答:(623.77)8 =(403.98)10 =(193.FC)16 =(110010011.111111)25.1.7 把十六进制数(2AC5.D)16分别转换成十进制数、八进制数和二进制数。
第五章 时序逻辑电路 习题解答注:1. 用EDA 软件(例如Multisim /EWB)可以帮助解题。
凡加注了“★”的题,可以用用该类软件求解;凡加注了“◆”的题,以用该类软件进行验证。
2. 答案仅供参考,且非唯一。
也不一定是最佳答案。
[题 5.1] 分析图P5.1时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路能否自启动。
[解]11322131233n 113131n 1212212n 133213311;J K Q J K Q J Q Q K Q Q Q Q Q Q QQ Q Q Q Q Q Q Q Q Q Q Q Y Q +++=======+==+=⊕==电路能自启动。
状态转换图如图A5.1。
[题 5.2] 试分析图P5.2时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。
A 为输入逻辑变量。
[解]12212+12n 112n 1212 ()(+)D A Q D A Q Q A Q Q QAQ Q A Q Q ++===== 21=Y A Q Q电路的状态转换图如图A5.2。
[题 5.3] 试分析图P5.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,检查电路能否自启动。
[解]12312121331232n 11231n 12123132n+13123223;1 ; ;=J Q Q K J Q K Q Q J Q Q K Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Q Y Q Q ++=======+=+= 电路的状态转换图如图A5.3。
电路能自启动。
[题 5.4] 分析图P5.4给出的时序电路,画出电路的状态转换图,检查电路能否自启动,说明电路实现的功能。
A 为输入变量。
[解]n+11111n 122221212121=+J K Q Q J K A Q Q A Q Q Y A Q Q A Q Q +=====⊕=⊕⊕电路状态转换图如图A5.4。
第五章时序逻辑电路习题答案[题5.1]
电路能自启动。
状态转换图如图A5.1.
[题5.2]
[解]
电路的状态转换图如图A5. 2 。
[题5.3]
[解]
电路的状态转换图如图A5. 3。
电路能自启动。
[题5.4]
[解]
电路状态转换图如图A5.4。
A =0时作二进制加法计数,A =1时作二进制减法计数。
[题5.5]
[解]
状态转换图如图A5. 5。
电路能自启动。
[题5.6]
[解] 见图A5. 6 。
[题5.7]
[解] 经过4个时钟信号作用以后,两个寄存器里的数据分别为A3A2A1A o=1100,B3B2B1B o = 0000。
这是一个4位串行加法器电路。
CI的初始值设为0.
[题5.8]
[解]图P5. 8电路为七进制计数器。
[题5.9]
[解] 电路的状态转换图如图A5. 9。
这是一个十进制计数器。
[题5.10]
[解] 见图A5. l0.
[题5.11]
[解] M=1时为六进制计数器,M=0时为八进制计数器。
[题5.12]
[解] A=1时为十二进制计数器,A=0时为十进制计数器。
[题5.13]
[解] 见图A5. 13
[题5.14]
[解] 这是一个七进制计数器。
电路的状态转换图如图A5. 14所示。
其中Q3Q2Q1Q0的0110,0111,1110,1111 4个状态为过渡状态。
[题5.15]
[解] 第(1)级74LS161接成了七进制计数器,第(2)级74LS161接成了九进制计数器,两级串接成7*9=63进制计数器。
故Y的频率与CP的频率之比为1:63。
[题5.16]
[解] 第(1)片74160接成十进制计数器,第(2)片74160接成了三进制计数器。
第(1)片到第(2)片之间为十进制,两片串接组成71-90的二十进制计数器。
[题5.17]
[解] 在出现信号以前,两片74LS161均按十六进制计数。
即第(1)片到第(2)片为十六进制。
当第(1)片计为2,第(2)片计为5时产生信号,总的进制为5*16+2+1=83故为八十三进制计数器。
计数范围0000000—1010010(为八十三进制)
[题5.18]
[解] 见图A5. 18
[题5.19]
[解] 电路接法可如图A5. 19所示。
计数器由六片74160组成。
第(1),(2)两片接成六十进制的“秒计数器”,第(1)片为十进制,第(2)片为六进制。
第(3),(4)片接成六十进制的“分计数器”,接法与“秒计数器”相同。
第(5),(6)片用整体复位法接成二十四进制计数器,作为“时计数器”。
显示译码器由六片7448组成,每片7448用于驱动一只共阴极的数码管BS201A 。
Y 3Y 2Y 1Y 0
.
再从图A5 . 20给出的74160的状态转换图可知,当A=0时74 LS147
的输出为
= 1110, 74160的数据输入端
D 3D 2D 1D 0 =0001,则状态转换顺序将如图中所示,即成为九进制计数器。
输出脉冲Y 的频率为CP 频率的1/9。
依次类推便可得到下表:
[题5.21]
[解]可用CP 0作为 信号。
因为在CP 上升沿使Q 3 Q 2Q 1Q 0 =0000以后,在这个CP 的低电平期间CP 0将给出一个负脉冲。
但由于74LS190的 0==0信号是异步置数信号,所以0000状态在计数过程中是作为暂态出现的。
如果为提高置数
的可靠性,并产生足够宽度的进位输出脉冲,可以增设由G1、G2组成的触发器,由端给出与CP脉冲的低电平等宽的= 0信号,并可由端给出进位输出脉冲。
由图A5.21(a)中74LS190减法计数时的状态转换图可知,若=0时置入Q3Q2Q1Q0=0100,则得到四进制减法计数器,输出进位信号与CP频率之比为1/4。
又由74LS147的功能表
(表 3.3.3)可知,为使74 LS 147的输出反相后为0100, 需接人低电平信号,故应接输人信号C。
依次类推即可得到下表:
于是得到如图A5. 21( b )的电路图。
[题5.22]
[解]
状态转换图如图A5.22,电路能自启动。
这是一个五进制计数器。
[题5.23]
[解] 用置数法将74LS161接成十二进制计数器,并把它的Q3Q2Q1Q0对应地接至74LS154的A3A2A1A0,在74LS154的
—P11 .
输出端就得到了12个等宽的顺序脉冲P
电路接法见图A5.23。
[题5.24]
[解] 可以用十进制计数器和8选1数据选择器组成这个序列信号发生器电路。
若将十进制计数器74160的输出状态Q3Q2Q1Q0作为8选1数据选择器的输人,则可得到数据选择器的输出Z与输人Q3Q2Q1Q0之间关系的真值表。
若取用8选1数据选择器74LS251(见图A5. 24 ),则它的输出逻辑式可写为
Y =D 0( )+D 1( )+D 2( )+D 3( )+D 4
( )+D 5( )+D 6( )+D 7(A 2A 1A 0 )
由真值表写出Z 的逻辑式,并化成与上式对应的形式则得到 令
A 2=Q 2,A 1=Q 1,A 0=Q 0,D 0=D 1=Q 3,D 2=D 4=Q 5=Q 7= ,D 3=D 6=0 则数据选择器的输出Y 即所求之Z 。
所得到的电路如图A5.24所示。
[题5.25]
[解] 因为输出为八个状态循环,所以用74LS161的低三位作为八进制计数器。
若以R,Y,G 分别表示红、黄、绿三个输出,则可得计数器输出状态Q 2Q 1Q 0与R,Y ,G 关系的真值表
:
选两片双4选1数据选择器74 LS 153作通用函数发生器使用,产生R,Y,G.
由真值表写出R,Y,G的逻辑式,并化成与数据选择器的输出逻辑式相对应的形式
电路图如图A5 . 25 。
[题5.26]
[解] 按照表P5. 26中给出的计数顺序,得到图A5.26(a)所示
的的卡诺图。
从卡诺图写出状态方程,经化简后得到
=
从以上各式得到
进位输出信号为
得到的逻辑图如图A5.26(b)所示。
[题5.27]
[解]若取计数器的状态循环如表A5. 27所示,则即可得到如图A5. 27( a)所示的次态卡诺图。
由卡诺图得到四个触发器的状态方程分别为
输出方程为C=Q3Q1
由于D触发器的Q n+1=D,于是得到图A5.27(b)的电路图。
电路的状态转换图如图A5.27(c),可见电路能够自启动。
若采用D触发器,则根据Q n+1=D,即得到
[题5.29]
[解]以A=1表示投人1元硬币的信号,未投时A =0;以B=1表示投人5角硬币的信号,未投时B=0;以X=1表示给出邮
票,未给时X=0;以Y=1表示找钱,Y=0不找钱。
若未投币前状态为S0,投入5角后为S1,投人1元后为S2,投人1.5元以后为S3,则进人S3状态再投人5角硬币(B=1)时X=1,返回S0状态;如投人1元硬币,则X=Y=1,返回S0状态。
于是得到图A5 .29(a)的状态转换图.今以触发器Q1Q0的四个状态组合00,01,10,11分别表示S0S1S2S3,作Q1n+1Q0n+1 /XY的卡诺图,得到图A5.29(b)。
由卡诺图得出
若采用D触发器,则D1=Q1n+1,D0=Q0n+1得到的电路如图A5.29( c )所示。