《数字电路》模拟试卷A答案
- 格式:doc
- 大小:887.00 KB
- 文档页数:4
数字电路试题及答案一、选择题(每题10分,共20分)1. 下列数字电路元件中,属于组合逻辑的是A. 集线器B. 隧道二极管C. 寄存器D. D触发器答案:A2. 十进制数 8 的二进制表示形式为A. 1010B. 1110C. 1000D. 1001答案:C3. 十六进制数 B 的二进制表示形式为A. 1010B. 1101C. 1111D. 1011答案:D4. 以下哪个逻辑门的输出是其他逻辑门输出的非A. 与门B. 或门C. 非门D. 异或门答案:C二、填空题(每题10分,共20分)1. 使用 2 输入 AND 门,将 A 和 B 两个开关输入,如果 A 和 B 均为高电平时,输出为________答案:高电平2. 使用 2 输入 OR 门,将 A 和 B 两个开关输入,如果 A 和 B 中有一个或两个为高电平时,输出为________答案:高电平3. 使用 2 输入 XOR 门,将 A 和 B 两个开关输入,如果 A 和 B 中只有一个为高电平时,输出为________答案:高电平4. 使用 2 输入 NAND 门时,输出为低电平的条件是________答案:A 和 B 均为高电平三、简答题(每题20分,共40分)1. 请简述组合逻辑和时序逻辑的区别。
答案:组合逻辑是指电路的输出仅由当前时刻的输入确定,与之前的输入无关。
组合逻辑电路的输出仅取决于输入信号的组合,对于相同的输入,始终保持相同的输出。
而时序逻辑是指电路的输出除了与当前输入有关外,还与之前的输入和输出有关。
时序逻辑电路的输出不仅取决于输入信号的组合,还受到电路之前状态的影响。
2. 请简述二进制和十六进制之间的转换原理。
答案:二进制是一种基于2的数制,只有两个数位 0 和 1。
而十六进制是一种基于16的数制,包含了 0 到 9 的数字和 A 到 F 的六个字母。
进行二进制到十六进制的转换时,将二进制数按照每四位分组,然后将每个四位二进制数转换为相应的十六进制数,最终得到的十六进制数就是对应的表示。
机密★启用前大连理工大学网络教育学院2014年8月份《数字电路与系统》课程考试模拟试卷答案考试形式:闭卷试卷类型:A一、单项选择题(本大题共6小题,每小题3分,共18分)1.B 2.C 3.C 4.B 5.A 6.C二、填空题(本大题共10空,每空2分,共20分)1.(1) 213(2) 12.04(3) 40D(4) 10101001.11002.题号原码反码补码十进制数(1) 10111 01000(2) 1,011100 1,011101(3) 0,10101.01 +21.25三、化简题(本大题共3小题,每小题6分,共18分)=++1.答:F XYZ XY XY ZXY XY=+(3分)=(3分)Y2.答:填卡诺图,圈1,得到最简与或表达式。
CD AB00101101101111001110011100011110(3分)Y B AD A CD ∴=++ (3分)3.证明:0A ⊕00A A =+ (3分) A = (3分)四、简答题(本大题共3小题,第1、2小题各7分,第3小题10分,共24分)1.答:QQ OO ttSR O Ott(错1处扣1分,图都正确7分满分)2.答: ln()DD T T DD T T V V V T RC V V V -++--=- (3分)3812 2.7 6.3201010ln()s 12 6.3 2.7--=⨯⨯⨯⨯- (2分)0.267ms 267μs == (2分)3.答:(1)3ref f 322821016V 210V FSR R R ⨯⨯⨯===⨯ (2分) (2)当123011X X X =时,333166V 28o V FSR=-=-⨯=- (2分) 当123110X X X =时,3661612V 28o V FSR =-=-⨯=- (2分)(3),min 311162V 28o V FSR=-=-⨯= (2分)(4)3,max 32171614V 28o V FSR -=-=-⨯=- (2分)五、计算题(本大题1小题,共20分)1.答:(1)分析。
《数字电路》试卷及答案一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。
[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X2、以下各电路中,( B)能够产生脉冲准时。
[A]多谐振荡器[B]单稳态触发器[C]施密特触发器[D]石英晶体多谐振荡器3、以下逻辑电路中为时序逻辑电路的是(C)。
[A]变量译码器[B]加法器[C]数码存放器[D]数据选择器4、同步时序电路和异步时序电路比较,其差别在于后者(B)。
[A]没有触发器[B]没有一致的时钟脉冲控制[C]没有稳固状态[D]输出只与内部状态相关5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。
[A]触发器[B]晶体管[C] MOS 管[D]电容6、能将输出端直接相接达成线与的电路有(C)。
[A] TTL 与门[B]或门[C]三态门[D]三极管非门7、 TTL 与非门的剩余脚悬空等效于(A)。
[A] 1[B] 0[C] Vcc[D] Vee8、以下哪一条不是除去竟争冒险的举措(B)。
[A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计9、主从触发器的触发方式是(D)。
[A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理10、组合型 PLA 是由( A)组成。
[A]与门阵列和或门阵列[B]一个计数器[C]一个或阵列[D]一个存放器11、以下四个数中,最大的数是(B)。
[A] (AF) 16[B] (001010000010)8421BCD[C] (10100000) 2[D] (198) 1012、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。
[A] 2[B] 8[C] 16[D] 3213、以下门电路属于双极型的是(A)。
1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。
设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。
A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。
《数字电子电路》(本)模拟试卷1总分:100分时间:90分钟一、选择题(每小题3分,共36分)1.下列四个数屮与十进制数(163) 不相等的是__________ o(1)(A3) io (2) (10100011) 2(3) (000101100011 ) 8421BCD (4) (100100011) 82.将TTL与非门作非门使用,则多余输入端应做_____ 处理。
(1)全部接高电平(2)部分接高电平,部分接地(3)全部接地(4)部分接地,部分悬空3.由或非门构成的基本RS触发器,输入S、R的约束条件是______ c(1) SR二0 (2) SR二1 (3) S+R二0 (4) S+R二14.T触发器,在T二1时,加上时钟脉冲,则触发器_____ 。
(1)保持原态(2)置0 (3)置1 (4)翻转5.要使边沿触发型JK触发器具有Qn+】=页的功能,其输入信号必须满足( ) (1) J=K=0 (2) J=K=1 (3) J=l,K=0 ⑷ J=0,K=l6.用三个触发器构成一个五进制计数器,无效状态的个数为( )(1) 1 个(2) 2 个(3) 3 个(4) 4 个7.工作中既可以读出信息,又可写入信息的存储器称为____ o(1) ROM (2) RAM (3) PLA (4) EPROM8.一个ROM共有10根地址线,8根位线(数据输出线),则其存储容量为_。
(1) 10X8 (2) 102X8 (3) 10X82(4) 2l0X89.rtl 555定时器构成的单稳态触发器,其输出脉冲宽度取决于_____ 。
(1)电源电压(2)触发信号幅度(3)触发信号宽度(4)外接R、C的数值10.逻辑函数F (ABC) =A+AC+BC的最简与或表达式为( )(1) F=A+C (2) F=A+B (3) F=A+B (4) F=A + C11.逻辑函数F=AC + BC的最小项表达式为( )(1) F(ABC)=》m(l,3, 6, 7) (2). F(ABC)=Xm(2, 3, 6, 7)(3) F(ABC)=》m(l,2, 6, 7) (4) F(ABC)=£m(h 4, 5, 6)12.触发器电路如图所示,当输入A=1时,次态等于( )二、(12分)下列逻辑电路能否实现所规定的逻辑功能?能实现者在括号内写“Y”,错的写 “N”。
- 1 -一、填空题1. PN 结具有单向导电性。
正向偏置时,多子以扩散运动为主,形成正向电流;反向偏置时,少子漂移运动,形成反向饱电流。
2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。
3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为高电平时,输出为高阻态。
4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。
5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。
6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。
7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。
8. 下图所示电路中,Y 1 =B A Y 1=2Y 3 =AB Y 3=二、选择题1. 下列函数中,是最小项表达式形式的是____c _____。
A. Y=A+BCB. Y=ABC+ACDC. C B A C B A Y +⋅=D. BC A C B A Y +⋅=2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。
A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。
A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重新B2BV CC Y1- 2 -回到初态。
A . M-1 B. M+1 C. M6.为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输出,我们应选用_b __电路。
模拟数字电路试题及答案一、选择题1. 在数字电路中,最基本的逻辑关系有哪几种?A. 与、或、非B. 与、或、异或C. 与、或、同或D. 与、或、非、异或答案:A2. 下列哪个不是数字电路的特点?A. 逻辑功能B. 可编程性C. 模拟信号处理D. 逻辑门电路答案:C二、填空题1. 一个基本的数字逻辑门至少需要_____个输入端。
答案:22. 在模拟数字转换过程中,模拟信号被转换为_____。
答案:数字信号三、简答题1. 请简述数字电路与模拟电路的区别。
答案:数字电路主要处理数字信号,使用二进制逻辑,具有离散的电压水平,而模拟电路处理模拟信号,信号是连续变化的,电压水平在一定范围内连续变化。
2. 什么是逻辑门,它在数字电路中的作用是什么?答案:逻辑门是一种电子电路,它根据输入信号的逻辑关系产生一个输出信号。
在数字电路中,逻辑门用于实现基本的逻辑运算,如与、或、非等,是构成更复杂数字电路的基础。
四、计算题1. 给定一个数字电路,其输入为A和B,逻辑关系为A AND B,求当A=1,B=0时的输出。
答案:输出为02. 若有一个数字电路,其输入为A、B和C,逻辑关系为A OR (B ANDC),请计算当A=0,B=1,C=0时的输出。
答案:输出为0五、论述题1. 论述数字电路设计中的主要考虑因素。
答案:在数字电路设计中,主要考虑的因素包括逻辑功能的正确性、电路的稳定性、功耗、速度、成本、可扩展性以及电磁兼容性等。
设计者需要根据应用场景和需求,权衡这些因素,以达到最优的设计效果。
2. 描述数字电路中的时钟信号及其作用。
答案:时钟信号在数字电路中起到同步作用,它为电路中的各个部分提供统一的时序基准。
时钟信号确保了数据在电路中的传输和处理能够按照预定的时序进行,从而保证电路的逻辑功能正确执行。
- 1 -一、填空题1. PN 结具有单向导电性。
正向偏置时,多子以扩散运动为主,形成正向电流;反向偏置时,少子漂移运动,形成反向饱电流。
2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。
3. 已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为高电平时,输出为高阻态。
4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。
5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。
6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。
7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。
8. 下图所示电路中,Y 1 =B A Y 1=2Y 3 =AB Y 3=二、选择题1. 下列函数中,是最小项表达式形式的是____c _____。
A. Y=A+BCB. Y=ABC+ACDC. C B A C B A Y +⋅=D. BC A C B A Y +⋅=2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。
A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。
A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重新B2BV CC Y1- 2 -回到初态。
A . M-1 B. M+1 C. M6.为了把杂乱的、宽度不一的矩形脉冲信号,整形成具有固定脉冲宽度的矩形波信号输出,我们应选用_b __电路。
《数字电路》考查试卷(A)一、填空题(每空2分,共30分)1、时序电路由 和 两部分组成。
2、负边沿JK 触发器的逻辑函数表达式是 。
3、用555时基电路可组成 、 、 等。
4、R-S 触发器Sd 端称为置 端,Rd 为置 端。
5、(28)10=( )2=( )8421BCD 。
6、(101100)8421BCD =( )10=( )2。
7、A/D 转换器的作用是将 信号转换为 信号 。
8、构成任意进制计数器方法主要有 和 两种 。
二、判断题(每题2 分 共20分) 1、用四个触发器可构成1位十进制数。
( ) 2、任意进制计数器是指计数器的模N=2n 的计数器。
( ) 3、C B A ABC ++=( ) 4、异步输入信号的不受触发脉冲CP 的控制。
( ) 5、Y=A ⊙B =AB+AB 。
( ) 6、四位二进制计器最大10进制数为16。
( ) 7、由逻辑门电路和JK 触发器可构成数据寄存器。
( )8、当触发器Q=0,1=Q 时称触发器处于“0”状态。
( ) 9、施密特触发器工作时具有两个稳定状态,但只有一个触发电平。
( )10、边沿触发器是指触发器的状态在CP 脉冲的边沿处发生触发翻转。
( )三、选择题(每题2分,共20分) 1、下列结果错误的是( )A. B A AB +=B. B B B =+C. 1+A=12、下列状态方程中( )是T / 触发器。
A. Q n+1=T ⊕Q n B. Q n+1=Q n C. Q n+1=D3、下列结论是正确的是( ) A.(5C )16 =(95)10 B. (10101)2 =(20)10 C.(25)8 =(10101)24、下列逻辑图中表示 Y =A ⊕B 的是 ( )(A ) (B ) (C )5、在相同的时钟脉冲作用下,同步和异步计数器比较其工作速度。
( )A. 较快B.较慢C.不确定四、化简、画图(每题6分,共24分) 1、用代数法化简 C B A C B A Y +=2、试将J-K触发器转换成T触发器画出逻辑图。
《数字电路与逻辑设计》-模拟题数字电路与逻辑设计模拟题一、单选题1.由n 个变量构成的最大项,有()种取值组合使其值为1.A.nB.2nC.n 2D.12 n[答案]:D2.用卡诺图化简包含无关条件的逻辑函数时,对无关最小项().A.不应考虑B.令函数值为1C.令函数值为0D.根据化简的需要令函数值为0或者1[答案]:D3.组合电路中的冒险现象是由于()所引起的.A.电路未达到最简B.电路有多个输出C.电路中存在时间延迟D.电路中逻辑门的类型不同[答案]:C4.设计一个模10计数器需要()个触发器.A.3B.4C.6D.10[答案]:B5.4线-16线译码器有()输出信号.A.1C.8D.16[答案]:D6.EEPROM 是指()A.随机读写存储器B.一次编程的只读存储器C.可擦可编程只读存储器D.电可擦可编程只读存储器[答案]:D7.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时作用[答案]:C8.下列逻辑门中,()可以实现三种基本运算.A.与门B.或门C.非门D.与非门[答案]:D9.标准与-或表达式是由()构成的逻辑表达式.A.与项相或B.最小项相或C.最大项相与D.或项相与[答案]:B10.表示任意两位无符号十进制数至少需要()二进制数.A.6C.8D.9[答案]:B11.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态B.暂稳状态维持一段时间后,将自动返回稳定状态C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数[答案]:A12.十进制数25用8421BCD码表示为().A.10101B.00100101C.100101D.10101[答案]:B13.在下列逻辑电路中,不是组合逻辑电路的有().A.锁存器B.编码器C.全加器D.选择器[答案]:A14.随机存取存储器具有()功能.A.读/写B.无读/写C.只读D.只写[答案]:A15.逻辑关系为“一件事情的发生是以其相反的条件为依据”的逻辑门是().A.与门B.非门C.异或门D.同或门[答案]:B16.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为().A.8.125VB.4VC.6.25VD.9.375V[答案]:A17.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.15B.8C.7D.1[答案]:D18.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是().A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111[答案]:A19.在下列逻辑电路中,是时序逻辑电路的有()A.加法器B.读/写存储器C..编码器D.数值比较器[答案]:B20.函数F=AB+BC,使F=1的输入ABC组合为()A.ABC=000B.ABC=010C.ABC=101D.ABC=110[答案]:D21.下列选项中,叙述不正确的是()A.任意两个不同的最小项之积,值恒为0.B.RAM的特点是一旦停电,所存储的内容不会丢失C.在逻辑代数中,常用的逻辑运算是与非,或非,与或非,异或等D.单向导电特性是半导体二极管最显著的特点[答案]:B22.下列选项中,叙述不正确的是()A.接入滤波电容引入是消除竞争冒险的方法之一B.引入选通脉冲不能消除竞争冒险C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法D.化简电路,减少逻辑器件数目,不能消除竞争冒险[答案]:B23.常用的BCD码有()A.奇偶校验码B.格雷码C.ASCII码D.余三码[答案]:D24.以下参数不是矩形脉冲信号的参数?()A.周期B.占空比C.脉宽D.扫描期[答案]:D25.在何种输入情况下,“与非”运算的结果是逻辑0.()A.全部输入是0B.任一输入是0C.仅一输入时0D.全部输入是1[答案]:D二、多选题1.下列信号中,()是数字信号.A.交流电压B.开关状态C.交通灯状态D.无线电载波[答案]:B,C2.小数"0"的反码形式有().A.0.0 0B.1.0 0C.0.1 (1)D.1.1 (1)[答案]:A,D3.设两输入或非门的输入为x 和y,输出为z,当z 为低电平时,有().A.x 和y 同为高电平B.x 为高电平,y 为低电平C.x 为低电平,y 为高电平D.x 和y 同为低电平[答案]:A,B,C4.在下列触发器中,输入没有约束条件的是().A.时钟R-S 触发器B.基本R-S 触发器C.主从J-K 触发器D.维持阻塞D 触发器[答案]:C,D5.四位双向移位寄存器74194控制输入端S 1S 0的取值可以是().A.00B.01C.10D.11[答案]:A,B,C,D三、判断题1.原码和补码均可实现将减法运算转化为加法运算.()[答案]:错误2.逻辑函数(0,2,5) m C)B,F(A,∑=,则7)m(1,3,4,6,C)B,(A,F ∑=.()[答案]:正确3.由与非门构成的基本RS触发器不允许两个输入端同时为0.()[答案]:正确4.由逻辑门构成的电路一定是组合逻辑电路.()[答案]:错误5.同步时序电路中作为存储元件的触发器必须是带时钟控制端的触发器.() [答案]:正确6.脉冲异步时序逻辑电路不允许两个或两个以上的输入端同时出现脉冲.() [答案]:正确7.最大等效类是指包含状态数目最多的等效类.()[答案]:错误8.Mealy型电路的输出是输入和状态的函数.()[答案]:正确9.用三个触发器作为存储元件可构建一个同步模10计数器.()[答案]:错误10.并行加法器采用先行进位(并行进位)的目的是简化电路结构.()[答案]:错误。
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。
2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。
3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。
4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。
5. 一个3线到8线解码器可以产生__8__个输出。
数字电路试卷及答案(一)一、填空题(每空1分,共5分)1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。
2、DAC的功能是将( 数字)输入成正比地转换成模拟输出。
4 EPROM可存储一个( 9 )输入4输出的真值表。
⨯3、5124、74X163的RCO输出有效条件是:仅当使能信号( ENT )有效,并且计数器的状态是15。
5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、二、单项选择题:从以下题目中选择唯一正确的答案。
(每题2分,共10分)1、八路数据分配器的地址输入端有( B )个。
A、 2B、3C、 4D、 52、以下描述一个逻辑函数的方法中( C )只能唯一表示。
A、表达式B、逻辑图C、真值表D、波形图3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。
A、状态数目更多B、状态数目更少C、触发器更多D、触发器更少4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。
A、 2B、3C、 4D、55、下列各逻辑函数式相等,其中无静态冒险现象的是( D )。
A、F=B’C’+AC+A’BB、F=A’C’+BC+AB’C、F=A’C’+BC+AB’+A’BD、F=B’C’+AC+A’B+BC+AB’+A’C’三、组合电路分析:(共10分)B=BC 最简和之积表达式。
(4分) 解:F+A'BC'+AB=1、求逻辑函数F(2)、已知逻辑函数F=W+XZ+XY,请写出与该函数对应的最小项列表表达式:F=ΣWXYZ( ) (3分)F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 )数字电路试卷及答案(二)一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
数字集成电路基础试题 A考试时间:120分钟班级: 姓名: 学号: 成绩:一、填空题共20分1. 数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示;2. 常用的BCD 码有 、 、 等,常用的可靠性代码有 、 等;3. 将十进制数45转换成8421码可得 ;4. 同步RS 触发器的特性方程为Q n+1=__________;约束方程为 ;5. 数字电路按照是否有记忆功能通常可分为两类: 、 ;6. 当数据选择器的数据输入端的个数为8时,则其地址码选择端应有 位; 7.能将模拟信号转换成数字信号的电路,称为 ;而将能把数字信号转换成模拟信号的电路称为 ;8.时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路;9. 两片中规模集成电路10进制计数器串联后,最大计数容量为 位; 二、单项选择题共 20分1. 对于四位二进制译码器,其相应的输出端共有 ;A . 4个 B. 16个 C. 8个 D. 10个2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为 ;A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3. 图2.1所示是 触发器的状态图;A. SRB. DC. TD. T ˊ4.在下列逻辑电路中,不是组合逻辑电路的有 ; A.译码器 B.编码器 C.全加器 D.寄存器 5.欲使D 触发器按Q n+1=Q n 工作,应使输入D= ;A. 0B. 1C. QD. Q 6.多谐振荡器可产生 ;A.正弦波B.矩形脉冲C.三角波D.锯齿波 7. N 个触发器可以构成最大计数长度进制数为 的计数器; A.N B.2N C.N 2 D.2N 8.随机存取存储器具有 功能;A.读/写B.无读/写C.只读D.只写9.只读存储器ROM 中的内容,当电源断掉后又接通,存储器中的内容 ; A.全部改变 B.全部为0 C.不可预料 D.保持不变 10. 555定时器构成施密特触发器时,其回差电压为 ; A .VCC B. 1/2VCC C. 2/3VCC D. 1/3VCC 三、设计题 共20分图2.11、有一水箱由大、小两台水泵M L 和M S 供水,如图3.1所示,箱中设置了3个水位检测元件A 、B 、C;水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平;现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作;试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单;四、简答题共10分图3.1v v v I1OOv ,12658437Ov ,v I2v I1v v IC V CC v O555(b)D R555定时器的电气原理图如图4.1所示,当5脚悬空时,比较器C 1和C 2的比较电压分别为cc V 32和cc V 31;问:1当v I1>cc V 32,v I2>cc V 31时,比较器 C 1输出低电平,C 2输出高电平,基本RS 触发器 置0\置1\状态不变,放电三极管T 导通,输出端v O 为低电平;2当v I1<cc V 32,v I2<cc V 31时,比较器 C 1输出高电平,C 2输出低电平,基本RS 触发器 置0\置1\状态不变,放电三极管T 截止,输出端v O 为高电平;3当v I1<cc V 32,v I2>cc V 31时,比较器 C 1输出 ,C 2输出 ,即基本触发器 置0\置1\状态不变,电路亦保持原状态不变; 五、分析作图题共30分1、设主从JK 触发器的初始状态为0,触发器的触发翻转发生在时钟脉冲的下降沿,已知输入J 、K 的波形图如图5.1,1写出JK 触发器的特性方程式;2画出输出Q 的波形图;10%2、74161集成计数器功能真值表如表5.1所示,其惯用符号如图5.2所示,1利用反CP J KQ 123456图5.1馈复位法将其构成十进制计数器;2利用反馈预置法将其构成8进制计数器;20%表5.1图5.2数字集成电路基础试题A 评分标准一、填空题每空1分,共20分1、时间;数值;0;12、8421BCD ;5421BCD ;余3码;格雷码;奇偶校验码3、010001014、n Q R S +;0=•S R5、组合逻辑电路;时序逻辑电路6、3位7、A/D ;D/A 8、同步;异步 9、100二、单项选择题每题2分,共 20分三、设计题 共20分解:一、列出满足逻辑要求的真值表并化简化简方法可多种自选化简得 C B A M S += B M L =二、作出逻辑电路图1置0;2置1;3高电平;高电平;状态不变sL五、分析作图题共30分1、共10分1n n n Q K Q J Q +=+12CP J K Q1234562、共20分解:1错误!写出S 10的二进制代码为 S N =S 10=1010错误!写出反馈归零函数,由于74161的异步置0信号为低电平0,因此 B D r Q Q C •=2错误!N-1 S N =S 8-1=0111错误!写出反馈归零函数,方法一:从0开始计数 B C D D Q Q Q L ••=方法二:从1000开始计数,取状态S 15=1111时,Q C =1,经非门得0==C D Q L 错误!画连线图 方法一方法二:。
《数字逻辑分析与设计》模拟试题一、 单项选择题1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。
A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器B. 译码器C. 数值比较器D. 计数器3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。
A. 32B. 16C. 8D. 45. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步B. Qn+1与S 同步C. Qn+1与R 同步D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCDB. A B CDC. A B C DD. AB C D7. 与A B C ++相等的为( )A. A B C ∙∙B. A B C ∙∙C. A B C ++8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( ) A. F=AB B. F=A+B C.B A F ⊕= D.B A F =图19. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。
A. AC AB F +=B. C B AB F +=C. AC B A F +=D. AC B A F +=10. 要实现n n Q Q =+1,JK 触发器的J 、K 取值应为( )。
A J=K=0B J=K=1C J=0 K=111. 可以用来实现并/串转换和串/并转换的器件是( ) A. 计数器B. 全加器C. 移位寄存器D. 存储器12. 下列触发器中没有计数功能的是( )A. RS 触发器B. T 触发器C. JK 触发器D. T ˊ触发器13. 某逻辑电路输入A 、B 和输出Y 的波形如图2所示,则此电路实现的逻辑功能是( )A. 与非B. 或非C. 异或D.异或非图214. 若两个逻辑函数相等,则它们必然相同的是( ) A. 真值表 B. 逻辑表达式 C. 逻辑图 D. 电路图 15. 能将输入信号转变成二进制代码的电路称为( )A. 译码器B. 编码器C. 数据选择器D. 数据分配器二、 填空题1. 完成下列数制之间的转换(25.25)10=( )2=( )82. 十进制数7对应的8421码为 ,对应的余3码为 。
模拟电子技术基础试卷一附答案一.(10分)设二极管采用恒压降模型且正向压降为0.7V,试判断下图中各二极管是否导通,并求出图(a)电路在v i=5sinωt V时的输出v o波形以及图(b)电路的输出电压V o1。
(a)(b)二.(10分)放大电路如图所示。
已知:R b1=62K,R b2=15K,R s=10K,R c=3K,R e=1K,R L=3K,C1=C2=10μ,C e=220μ,V CC=+15V,β=80,V BE=0.7V。
1.说明电路属于何种组态,画出该电路的直流通路;(5分)2.计算该电路的静态工作点。
(5分)3.画小信号等效电路,求电压放大倍数,输入电阻,输出电阻。
4.说明电路属于何种组态,三.(18分)放大电路如图所示。
已知C足够大,场效应管的参数g m=0.8ms,R2=6.8KΩ,三极管的参数β=50,r be=0.5K,R3=90KΩ,R4=10KΩ,R5=4KΩ,R6=1.5KΩ,R L=4KΩ。
1.画出其小信号模型等效电路。
(4分)2.计算电路的电压放大倍数A v、输入电阻R i和输出电阻R o。
(10分)3.若R s=10K时,计算源电压放大倍数A vs,说明R6对电路频率响应的影响。
(4分)四.(12分)反馈放大电路如图示。
1.判断各电路中级间交流反馈的极性(要求在图上标出反馈极性)。
(4分)2.对于级间交流反馈为负反馈的电路,进一步判断反馈的类型,同时按深度负反馈的条件估算电路的闭环电压增益(写出表达式)。
并简单说明电路对输入电阻,输出电阻的影响,对信号源内阻有什么要求?(8分)(a)(b)五.(10分)集成运算放大器构成的运算电路如图示,求电路的输出电压。
1.求出电路(a)的输出电压。
(4分)2.在电路(b)中,设t=0时v c=0,此时加入v i=1V,求t=40ms时v o=?(6分)(a)(b)六.(10分)电路如图所示,试用相位平衡条件判断哪个能振荡,哪个不能振荡(要求在电路中应标出i V ,o V ,fV 以及它们的瞬时极性)?对能振荡的电路写出振荡频率的表达式。
装订线D A D A C B D A D A B B C B D AD A B D A D A B C B D A DA B AD D A B C B F '+'+'='+'+'+'='+'+'+''+'='+'+'+'''+'=))(()()()()(2013—2014学年第2学期闽江学院模拟试卷考试课程:数字逻辑电路试卷类别:A 卷☑ B 卷□ 考试形式:闭卷☑ 开卷□ 适用专业年级:班级 姓名 学号题号 一 二 三 四 五 六 七 八 九 十 总分 得分一、填空题10%(每空1分) 得分1、(2D)16= ( 45 )10 = 01000101 8421BCD 码。
2、漏极开路门又称OD 门,在使用时必须外接 上拉电阻和上拉电源 ,若把两个OD 门的输出端并接在一起,则可实现 线与 逻辑功能。
3、TTL 与非门多余的输入端不用时,可以怎么处理?说出两种处理办法, A : 接高电平 ,B : 悬空或 与其他输入端并接 。
4、将1024×8位的RAM 扩展成4096×8位的RAM 所采用的扩展方式为 字扩展 ,共需 4 片。
5、双积分ADC 中,若计数器为8位二进制,时钟频率为1MHZ ,则转换器的最大转换时间是 0.512ms 。
若为逐次逼近型的ADC ,输出为12位,时钟频率也为1MHZ ,则完成一次转换所需的时间又是 14us 。
二、选择题10% (每题2分) 得分( B )1. 已知逻辑函数)('+=CD ABC Y ,可以肯定Y = 0的是 (A) A = 0,BC = 1; (B) BC = 1,D = 1;(C) AB = 1,CD =0; (D) C = 1,D = 0。
( A )2. 若将一个TTL 异或门(设输入端为A 、B )当作反相器使用,则A 、B 端应 连接。
(A) A 或B 中有一个接高电平1; (B )A 或B 中有一个接低电平0;(C) A 和B 并联使用;(D )不能实现。
( D )3. 用来鉴别脉冲信号幅度时,应采用(A)稳态触发器;(B)双稳态触发器;(C)多谐振荡器;(D)施密特触发器。
( A )4. 下图中,正确的输出波形为( B )5. 一个8位倒梯形网络DAC ,若U R =-10V ,当输入数字量为80H 时,其输出电压为(A) -5V ; (B) 5V ; (C) 4.96V ;(D) -4.96V 。
三、化简题10% 得分1、公式法化简)()(D A D A B AD D A B E C AB C B F '+'+'+'''+'+'= (5’)解: 1’ 1’1’ 2’D m m m D m D m D D m D D m D m D C AB D C B A D ABC D C AB D C B A D C B A D C AB D C B A D ABC D C AB CD B A D C B A D C B D AB C B A F '•+•+•+•='•++'•++'•+•=•'+•''+'•+'•'+•'+'•'='+''+'+''+'+''='+'+'=7652765211)()(D 0D 1D 2D 3D 4D 5D 6D 7A 0A 1A 2EY8选1M UXA B CF D12、卡诺图法化简F(A,B,C,D)=∑m (3,5,6,7,10)+ ∑d (0,1,2,4,8) (5’) 解:D B A F ''+'= 1’填卡诺图2’ 包圈2’四、电路分析与设计题70 % 得分1、用八选一数据选择器实现逻辑函数:D C B D AB C B A F '+'+'= 8% 解:1、3’ 2、令F Y ABC A A A ==,012 上式与八选一选择器的表达式比较得到:3’ 3电路如图所示: 2’2已知维持阻塞结构的D 触发器输入端电压波形如下图所示, 画出Q 端对应的电压波形。
假设触发器的初始状态为Q =0。
(注:时序要对齐,否则不得分)5%每个脉冲1’3用PROM 设计一个组合逻辑电路,用来产生下列一组逻辑函数 8%解:1、化成最小项4’2、电路如右图所示:4’⎪⎪⎩⎪⎪⎨⎧+''='+''='''+'+'=''+'''=ABCD D C B Y D C B D C B A Y D C B A CD A D AB Y CD B A D C B A Y 43217766554433221100D m D m D m D m D m D m D m D m Y +++++++=D D D D D D D D D D '========76543210,1,1,0,0,,0,0⎪⎪⎪⎪⎪⎪⎪⎪⎩⎪⎪⎪⎪⎪⎪⎪⎪⎨⎧++=+''+'''=+''=++='+''+''='+''=++++='''+'+''+'+''='''+'+'=+=''+'''=15102131051412873324321m m m ABCD D C B A D C B A ABCD D C B Y m m m D C AB D C B A D C B A D C B D C B A Y m m m m m D C B A BCD A CD B A D ABC D C AB D C B A CD A D AB Y m m CD B A D C B A YQ AQ BQCQ DS 91S 92R 01R 02CP1CP2ACLKms105.01001.010)105(7.0)C 2R 0.7(R T T T 632121=⨯⨯⨯+=+=+=-KHzT f 66.910105.0113=⨯==-32221211=++==R R R R T T Q 4.用一片7490构成实现模5计数器,7490芯片如下。
(按8421BCD 码计数)4%5.用两片74161构成同步72进制计数器,74161芯片如下。
6%解:整体清0法(异步),计到72=01001000B 如图1或 整体置0法(同步),计到71=01000111B 如图2 2’4’6如图所示555定时器的接成的延时报警电路,试求: 12%(1) 简要说明该电路的工作原理?(2) 试求如图给定参数下,延时时间的具体数值?(3) 试求如图给定参数下,第2个555输出波形的周期、振荡频率和占空比。
解:1、初始,开关S 闭合时Uo1为1,, 555(2)4脚为0,故555(2)不工作; 开关S 断开后,555(1)2脚所接电容C 充电,当U C 充电到2/3Vcc 时,Uo1 跳变为0,555(2)4脚为1,故555(2)工作,产生振荡信号,驱动喇叭 发声;构成延时报警器,延时时间即为Uc 从0充电到2/3Vcc 时所需时间。
5’2、延迟时间 3’3、振荡周期2’1’1’CA B F⎪⎩⎪⎨⎧=='=2131231QQDQDQD⎪⎩⎪⎨⎧=='=213*12*31*QQQQQQQ3131)(QQQQY'+=''=7某地举办军民联欢会,票务部门要求军人持红票或者黄票可以入场;而群众只能持黄票入场,持红票不准入场,试用与非门...设计这个联欢会入场放行的逻辑控制电路。
12%解:1、设输入、输出变量如下A=1 军人A=0 群众B=1有红票B=0无红票C=1有黄票C=0无黄票F=1放行F=0不放行,故得真值表如下:5’2、用卡诺图化简及变换4’3电路如图所示3’8分析如图所示电路的逻辑功能,要求写出电路的驱动方程、状态方程、输出方程和状态转换表,画出电路的状态转换图,并说明能否自启动。
15%解:1、驱动方程3’2、将驱动方程代入D触发器的特征方程得状态方程3’3、电路输出方程1’4、状态转换表4’5、状态转换图3’6、从状态图中可以看出,可以自启动1’A B C F0 0 0 0 0 0 1 1 0 1 0 00 1 1 11 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1BCA00 01 11 100 0 1 1 01 0 1 1 1))((''⋅'=+=ABCABCY。