第一章微型计算机概述
1.1微处理器、微型计算机和微型计算机系统三者之间有什么不同?
答:①微处理器是微型计算机的核心,是微型计算机的一部分。它是集成在一块芯片上的CPU,由运算器和控制器组成。
②微型计算机包括微处理器、存储器、I/O接口和系统总线,是微型计算机系统的主体。
③微型计算机系统包括微型计算机、外设及系统软件三部分。
1.2CPU在内部结构上由哪几部分组成?CPU应具备哪些主要功能?
答:1.CPU在内部结构上由以下几部分组成:
①算术逻辑部件(ALU);
②累加器和通用寄存器组;
③程序计数器(指令指针)、指令寄存器和译码器;
④时序和控制部件。
2.CPU应具备以下主要功能:
①可以进行算术和逻辑运算;
②可保存少量数据;
③能对指令进行译码并执行规定的动作;
④能和存储器、外设交换数据;
⑤提供整个系统所需要的定时和控制;
⑥可以响应其他部件发来的中断请求。
1.3累加器和其他通用寄存器相比,有何不同?
答:许多指令的执行过程以累加器为中心;输入/输出指令一般也以累加器来完成。
1.4微处理器的控制信号有哪两类?
答:一类是通过对指令的译码,由CPU内部产生的。这些信号由CPU送到存储器、I/O接口电路和其他部件。另一类是微型机系统的其他部件送到CPU的。通常用来向CPU发出请求。如中
断请求、总线请求等。
1.5微型计算机采用总线结构有什么优点?
答:首先是系统中各功能部件之间的相互关系变为各个部件面向总线的单一关系。其次是一个部件只要符合总线标准,就可以连接到采用这种总线标准的系统中,使系统功能得到扩充。
1.6数据总线和地址总线在结构上有什么不同之处?如果一个系统的数据和地址合用一套总线或者合
用部分总线,那么,要靠什么来区分地址或数据?
答:1.数据总线是双向三态;地址总线是单向输出三态。
2.数据和地址复用时,必须有一个地址选通信号来区分该总线上输出的是地址还是数据。
1.7控制总线传输的信号大致有哪几种?
答:包括CPU送往存储器和I/O接口的控制信号,如读信号、写信号、中断响应信号、存储器和I/O接口区分信号等。还包括其他部件送到CPU的信号,如时钟信号、中断请求信号、准备
就绪信号等。
第二章8086微处理器
2.1总线接口部件有哪些功能?请逐一进行说明。
答:1.总线接口部件的功能是负责与存储器、I/O端口传送数据。
2.具体讲:①总线接口部件要从内存取指令送到指令队列;
②CPU执行指令时,总线接口部件要配合执行部件从指定的内存单元或者外设
端口中取数据,将数据传送给执行部件,或者把执行部件的操作结果传送到指定的内存单
元或外设端口中。
2.28086的总线接口部件由哪几部分组成?
答:4个段地址寄存器CS、DS、ES、SS;16位的指令指针寄存器IP;20位的地址加法器;6字节的指令队列。
2.3段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令的物理地址为多少?指向这一物理
地址的CS值和IP值是唯一的吗?
答:1.该指令的物理地址=CS×10H+IP=21F00H。
2.指向这一物理地址的CS值和IP值不是唯一的。
2.48086的执行部件有什么功能?由哪几部分组成?
答:1.8086的执行部件的功能是负责指令的执行。
2.4个通用寄存器AX、BX、CX、DX;4个专用寄存器BP、SP、SI、DI;标志寄存器FLAGS
和算术逻辑单元ALU。
2.5状态标志和控制标志有何不同?程序中是怎样利用这两类标志的?8086的状态标志和控制标志分
别有哪些?
答:1.不同之处在于:状态标志由前面指令执行操作的结果对状态标志产生影响,即前面指令执行操作的结果决定状态标志的值。控制标志是人为设置的。
2.利用状态标志可进行计算和判断等操作。利用控制标志可对某一种特定功能(如单步操作、
可屏蔽中断、串操作指令运行的方向)起控制作用。
3.8086的状态标志有:SF、ZF、PF、CF、AF和OF计6个。
8086的控制标志有:DF、IF、TF计3个。
2.68086/8088和传统的计算机相比在执行指令方面有什么不同?这样的设计思想有什么优点?
答:1.传统的计算机在执行指令时,指令的提取和执行是串行进行的。8086/8088 CPU的总线接口部件和执行部件在提取和执行指令时是并行同时工作的。
2.8086/8088 CPU的设计思想有力地提高了CPU的工作效率,这也正是8086/8088成功的原因
之一。
2.7总线周期的含义是什么?8086/8088的基本总线周期由几个时钟组成?如一个CPU的时钟频率为
24MHz,那么,它的一个时钟周期为多少?一个基本总线周期为多少?如主频为15MHz呢?
答:1.总线周期的含义是总线接口部件完成一个取指令或传送数据的完整操作所需的最少时钟周期数。
2.8086/8088的基本总线周期由4个时钟周期组成。
3.当主频为24MHz时,Tφ=1/24MHz≈41.7ns,T总=4Tφ≈167ns。
4.当主频为15MHz时,Tφ=1/15MHz≈66.7ns,T总=4Tφ≈267ns。
2.8在总线周期的T1、T2、T3、T4状态,CPU分别执行什么动作?什么情况下需要插入等待状态T W?
T W在哪儿插入?怎样插入?
答:1.在总线周期的T1、T2、T3、T4状态,CPU分别执行下列动作:
①T1状态:CPU往多路复用总线上发出地址信息,以指出要寻找的存储单元或外设端口
的地址。
②T2状态:CPU从总线上撤销地址,而使总线的低16位浮置成高阻状态,为传输数据做
准备。总线的高4位(A19~A16)用来输出本总线周期的状态信息。
③T3状态:多路总线的高4位继续提供状态信息。低16位(8088为低8位)上出现由CPU
写出的数据或者CPU从存储器或端口读入的数据。
④T4状态:总线周期结束。
2.当被写入数据或者被读取数据的外设或存储器不能及时地配合CPU传送数据。这时,外设
或存储器会通过“READY”信号线在T3状态启动之前向CPU发一个“数据未准备好的信
号”,于是CPU会在T3之后插入一个或多个附加的时钟周期T W。
3.T W插在T3状态之后,紧挨着T3状态。
4.插入的T W状态时的总线上的信息情况和T3状态的信息情况一样。当CPU收到存储器或外
设完成数据传送时发出的“准备好”信号时,会自动脱离T W状态而进入T4状态。
2.9从引腿信号上看,8086和8088有什么区别?
答:①8086有16根数据/地址复用总线,8088只有8根,称AD7~AD0。
②8086的第28腿为M/IO,8088的第28腿为M/IO(为兼容8080等)。
SS。
③8086的第34腿为BHE/S7,8088的第34腿为0
2.10在对存储器和I/O设备读写时,要用到IOR、IOW、MR、MW信号,这些信号在最大模式和
最小模式时分别可用怎样的电路得到?请画出示意图。
答:1.最小模式(以8086为例):
2.最大模式:用8288总线控制器来实现。
2.11
CPU 启动时,有哪些特征?如何寻找8086/8088系统的启动程序? 答:1.CPU 启动时,有以下特征:
① 内部寄存器等置为初值; ② 禁止中断(可屏蔽中断); ③ 从FFFF0H 开始执行程序; ④ 三态总线处于高阻状态。
2.8086/8088系统的启动程序从FFFF0H 单元开始的无条件转移指令转入执行。
2.12
CPU 在8086的微机系统中,为什么常用AD 0作为低8位数据的选通信号?
答:因为每当CPU 和偶地址单元或偶地址端口交换数据时,在T 1状态,AD 0引腿传送的地址信号
必定为低电平。而CPU 的传输特性决定了只要是和偶地址单元或偶地址端口交换数据,则CPU 必定通过总线低8位即AD 7~AD 0传输数据。可见AD 0可以用来作为接于数据总线低8位上的8位外设接口芯片的选通信号。 2.13
8086和8088在最大模式或最小模式时,引腿信号分别有什么不同? 答:在此两种模式中,只有第24~31腿的信号不同。 引腿号 24 25 26 27 28 29 30 31
最小模式信号
INTA ALE DEN DT/R M/IO WR HLDA HOLD
最大模式信号
QS 1 QS 0
0S 1S 2S LOCK RQ /1GT RQ /0GT 另外8088的第34腿在最大模式时为高电平,最小模式时为SS 0状态信号。8088的第28腿在最小模式时为M/IO 信号。
2.14
8086和8088是怎样解决地址线和数据线的复用问题的?ALE 信号何时处于有效电平?
答:1.在总线周期的T 1状态,复用总线用来输出要访问的存储器或I/O 端口的地址给地址锁存器
8282(3片)锁存;在其他状态为传送数据或作传送准备。地址锁存器8282在收到CPU 发出的地址锁存允许信号ALE 后,锁存地址。
2.ALE 信号在每个总线周期的T 1状态为有效高电平。
2.15
BHE 信号和A 0信号是通过怎样的组合解决存储器和外设端口的读/写的?这种组合决定了8086系
统中存储器偶地址体及奇地址体之间应该用什么信号来区分?怎样区分? 答:1.组合情况如下:
BHE A 0 操 作 所用的数据引腿 0 0 从偶地址开始读/写一个字 AD 15~AD 0 1 0 从偶地址单元或端口读/写一个字节 AD 7~AD 0
0 1 从奇地址单元或端口读/写一个字节
AD 15~AD 8
0 1 从奇地址开始读/写一个字(在第一个总线周期,
将低8位数送AD 15~AD 8, 在第二个总线周期,将高8位数送AD 7~AD 0)
AD 15~AD 8 AD 7~AD 0
1 0
2.用A 0信号来区分偶地址体和奇地址体。
3.当A 0=0时选中偶地址体,A 0=1时选中奇地址体。
2.16
RESET 信号来到后,CPU 的状态有哪些特点?
答:复位信号来到后,CPU 便结束当前操作,并对处理器标志寄存器FR 、IP 、DS 、SS 、ES 、其他
寄存器及指令队列清0,而将CS 设置为FFFFH 。当复位信号变为低电平后,CPU 从FFFF0H 单元开始执行程序。 2.17
在中断响应过程中,8086往8259A 发的两个INTA 信号分别起什么作用?
M/IO
IOR
M/IO
IOW
M/IO
MR
M/IO
MW
答:第一个负脉冲通知外部设备的接口,它发出的中断请求已经得到允许;外设接口收到第二个负
脉冲后,往数据总线上放中断类型码,从而CPU 得到了有关此中断请求的详尽信息。
2.18
总线保持过程是怎样产生和结束的?画出时序图。
答:1.当系统中CPU 之外的另一个主模块要求占用总线时,通过HOLD 引腿向CPU 发一个高电平
的请求信号。如果CPU 此时允许让出总线,就在当前总线周期完成时,于T 4状态从HLDA 引腿发出一个应答信号,对刚才的HOLD 请求做出响应。同时,CPU 使地址/数据总线和控制状态线处于浮空状态。总线请求部件收到HLDA 信号后,就获得了总线控制权,在此后一段时间,HOLD 和HLDA 都保持高电平。在总线占有部件用完总线之后,会把HOLD 信号变为低电平,表示现在放弃对总线的占有。8086/8088收到低电平的HOLD 信号后,也将HLDA 变为低电平,这样,CPU 又获得了地址/数据总线和控制状态线的占有权。
2.时序图为:
2.19
8086系统在最小模式时应该怎样配置?请画出这种配置并标出主要信号的连接关系。
答:1.8086系统在最小模式时的配置是:8086CPU 一片,8284A 时钟发生器一片,8282地址锁存
器三片,8286总线收发器二片。 2.连接关系为:
2.20
时钟发生器的功能是什么?画出它的线路图。
答:1.时钟发生器的功能是:提供频率恒定占空比符合标准的时钟信号,对准备好(READY)和复位
(RESET)信号进行同步。
2.线路图见书21页图2.7所示。 2.21
8086在最大模式下应当怎样配置?最大模式时为什么一定要用总线控制器?总线控制器的输入信号是什么?输出信号是什么?
答:1.8086在最大模式下的配置是:8086CPU 一片,8284A 时钟发生器一片,8282地址锁存器三
片,8286总线收发器二片,8288总线控制器一片,8259A 中断优先级管理部件一片。
采样
高阻
T4/TI
采样
三态引腿
HLDA HOLD CLK CLK RESET
READY ALE BHE
A 19~A 16
AD 15~AD 0 DEN
8284A RESET READY 控制总线
8282 (3片) STB 8286(2片) OE T 地址总线 数据总线 BHE
2.因为在最大模式下,需要用外加电路来对CPU 发出的控制信号进行变换和组合,以得到对存储器和I/O 端口的读/写信号和对锁存器8282及总线收发器8286的控制信号。8288总线控制器就是完成上述这些功能的专用芯片。所以必须用总线控制器。
3.总线控制器的输入信号是:来自CPU 的2S 、1S 、0S 状态信息,时钟CLK 信号,及决定本身工作方式的信号IOB 、AEN 、CEN 。
4.总线控制器的输出信号是:用来作为CPU 进行中断响应的信号INTA ,两组读/写控制信号MRDC 、MWTC 、IORC 、IOWC ,两个提前的写控制信号AMWC 、AIOWC ,送给地址锁存器的信号ALE ,送给数据收发器的信号DEN 和DT/R 。
2.22
在编写程序时,为什么通常总要用开放中断指令来设置中断允许标志?
答:因为在复位时,标志寄存器FR 被清0,则IF=0,禁止从INTR 进入的可屏蔽中断,所以必须
在编写程序时,用指令来设置中断允许标志。 2.23
T 1状态下,数据/地址复用总线上是什么信息?用哪个信号将此信息锁存起来?数据信息是在什么时候给出的?用时序图表示出来。
答:1.T 1状态下,数据/地址复用总线上是地址信息。
2.用ALE 信号的下降沿将此地址信息锁存在三片8282中。
3.数据信息的给出时间分两种:
① 总线读周期时,数据信息在T 3、T W 、T 4中间给出; ② 总线写周期时,数据信息在T 2、T 3、T W 、T 4中间给出。 4.时序图如下:
T 1 T 2 T 3 T W T 4
地址 状态 输出
地址 数据 输出
地址 数 据输 入
BHE 输出
2.24
画出8086最小模式时的读周期时序。 答:见书27页图2.11所示。
2.25
8086最多可有多少个中断?按照产生中断的方法分为哪两大类? 答:1.8086最多可有256个中断。
2.按照产生中断的方法分为硬件中断和软件中断两大类。
2.26
非屏蔽中断有什么特点?可屏蔽中断有什么特点?分别用在什么场合?
答:1.非屏蔽中断的特点有:中断请求从NMI 引腿进入,不受中断允许标志IF 的影响。非屏蔽中
断只有一个,其中断类型码为2。
2.可屏蔽中断的特点有:中断请求从INTR 引腿进入,只有在IF=1时CPU 才响应该中断。可屏蔽中断有若干个,其中断类型码可以是5~255。
3.非屏蔽中断用来处理系统的重大故障,如掉电等。可屏蔽中断用在一般外部设备申请的中断中。 2.27
什么叫中断向量?它放在那里?对应于1CH 的中断向量存放在哪里?如果1CH 的中断处理子程序从5110H:2030H 开始,则中断向量应怎样存放? 答:1.中断处理子程序的入口地址就是中断向量。
2.中断向量放在0段的0~3FFH 区域的中断向量表中。
3.对应于类型号为1CH 的中断向量应放在00070~00073H 的4个单元中。
4.若1CH 的中断向量为5110H:2030H ,则中断向量的存放方法为:00070H 存放30H ,00071H 存放20H (IP);00072H 存放10H ,00073H 存放51H (CS)。
BHE/S7 A19/S6~ A16/S3 CLK AD15~AD0 AD15~AD0 ALE
2.28从8086/8088的中断向量表中可以看到,如果一个用户想定义某个中断,应该选择在什么范围?
答:应该选择在中断类型码为32(20H)~255(FFH)范围。
2.29非屏蔽中断处理程序的入口地址怎样寻找?
答:CPU在响应NMI引腿的中断请求时,CPU并不需要从中断类型码计算中断向量的地址,而是直接从中断向量表中读取00008~0000BH这4个单元对应于中断类型2的中断向量就行了。
CPU将00008H、00009H两个单元的内容装入IP,而将0000AH、0000BH两个单元的内容装
入CS,于是就转入了对非屏蔽中断处理程序的执行。
2.30叙述可屏蔽中断的响应过程,一个可屏蔽中断或者非屏蔽中断响应后,堆栈顶部四个单元中为什么
内容?
答:首先在CPU的INTR引腿上有可屏蔽中断请求输入,且IF=1。在当前指令执行完后,CPU发两个INTA中断响应负脉冲,外设接到第二个负脉冲后,立即往数据线上给CPU送来中断类
型码。然后CPU取中断类型码,将标志FR推入堆栈,清除IF和TF,再将CS和IP推入堆
栈来保护断点,进入中断处理子程序并执行,最后弹出IP和CS及标志而中断返回。中断响
应后,堆栈顶部四个单元的内容分别是:IP L、IP H、CS L、CS H。
2.31一个可屏蔽中断请求来到时,通常只要中断允许标志为1,便可在执行完当前指令后响应,在哪些
情况下有例外?
答:1.正好遇到CPU执行封锁指令时,必须等下一条指令执行完后才响应中断。
2.正好执行往段寄存器传送数据的指令,必须等下一条指令执行完后才响应中断。
3.执行WAIT或串操作指令时,可在指令执行中响应中断。
2.32在对堆栈指针进行修改时,要特别注意什么问题?为什么?
答:1.必须先修改堆栈段寄存器SS的值,接着修改堆栈指针SP的值。
2.因为,CPU在修改段寄存器值时不响应中断,待下一条指令执行后才响应中断。这样对SS、
SP的修改是一个完整的过程。否则先修改SP后修改SS则可能中断响应而分开修改,导致
堆栈指针的错误,因此CS、IP、FR进入错误的堆栈区域而破坏该单元的数据或程序。
2.33在编写中断处理子程序时,为什么要在子程序中保护许多寄存器?有些寄存器即使在中断处理子程
序中并没有用到也需要保护,这又是为什么(联系串操作指令执行时遇到中断这种情况来回答)?
答:1.因为中断处理子程序运行时需要使用CPU内部的寄存器,这些寄存器的值发生了改变。因此若不加保护在返回原程序时就修改了断点处的现场,而使程序不能正常运行。
2.因为串操作指令允许在执行过程中进入中断,若与串操作有关的寄存器未保护好,中断返回
时串操作指令就不能正常继续运行。而且还有隐含寻址问题。
2.34一个可屏蔽中断响应时,CPU要执行哪些读/写周期?对一个软件中断又如何?
答:1.对可屏蔽中断响应,CPU要执行的读/写周期如下:
①执行两个中断响应总线周期。并取得中断类型码。
②执行一个总线写周期。标志寄存器FR值入栈。
③执行一个总线写周期。CS值入栈。
④执行一个总线写周期。IP值入栈。
⑤执行一个总线读周期。读取中断处理子程序入口地址的偏移量→IP。
⑥执行一个总线读周期。读取中断处理子程序入口地址的段地址→CS。
2.若是一个软件中断,则跳过上述第①步,而执行②~⑥步。
2.35中断处理子程序在结构上一般是怎样一种模式?
答:①保护中断时的现场,即保护CPU各寄存器的值。
②一般应置IF=1来开放中断,以允许级别较高的中断请求进入。
③中断处理的具体内容。
④恢复中断时的现场。
⑤中断返回指令。
2.36软件中断有哪些特点?在中断处理子程序和主程序的关系上,软件中断和硬件中断有什么不同之
处?
答:1.软件中断有如下特点:
①用一条中断指令进入中断处理子程序,并且,中断类型码由指令提供。
②进入中断时,不需要执行中断响应总线周期。
③不受中断允许标志IF的影响。
④ 软件中断的优先级最高。 ⑤ 软件中断没有随机性。
2.软件中断允许在主程序和中断处理子程序之间传递数据。而硬件中断由于是随机的,所以不能传递数据。
2.37
系统中有多个总线模块时,在最大模式和最小模式下分别用什么方式来传递总线控制权? 答:1.8086/8088在最小模式下用总线控制联络信号(HOLD 和HLDA)来传递总线控制权。
2.8086/8088在最大模式下用总线请求/总线允许信号及释放信号RQ /0GT 和RQ /1GT 来传递总线控制权。 2.38
8086存储空间最大为多少?怎样用16位寄存器实现对20位地址的寻址? 答:1.8086存储空间最大为220=1MB 。
2.采用分段的方法实现16位寄存器实现对20位地址的寻址。
物理地址=段基址×10H+偏移地址
2.39
IBM PC/XT 系统中,哪个区域为显示缓冲区?哪个区域用来存放中断向量?在FFFF0H 到FFFFFH 单元中存放什么内容?
答:1.B0000H~B0F9FH 约4KB 为单色显示器的显示缓冲区;B8000~BBF3FH 约16KB 为彩色显示
器的显示缓冲区。
2.00000H~003FFH 共1KB 区域用来存放中断向量。
3.在FFFF0H 到FFFFFH 单元中存放一条无条件转移指令,转到系统的初始化程序。
第三章 8086的寻址方式和指令系统 略 第四章 存储器和高速缓存技术 4.1
计算机的内存有什么特点?内存由哪两部分组成?外存一般指哪些设备?外存有什么特点?
答:1.内存可被CPU 直接访问,内存的存取速度快,内存的空间大小受到地址总线位数的限制。
2.内存由ROM 和RAM 两部分组成。
3.外存一般指软盘、硬盘、磁带机上的磁带及光盘。
4.外存的特点是大容量,所存信息即可修改,又可长期保存。但外存速度慢,要配置专用设备。 4.2
用存储器件组成内存时,为什么总是采用矩阵形式?请用一个具体例子进行说明。 答:1.为了简化选择内存内部单元的地址译码电路及减少译码线数量。
2.例如,要组成1K 字节的内存,若不用矩阵组织这些单元,而是将它们一字排开,就要1024条译码线才能实现对这些单元的寻址。译码电路也因此而很复杂。若用32×32来实现排列,就只要32条行选择线和32条列选择线就可以了。因此其译码电路也将变得较为简单。 4.3
为了节省存储器的地址译码电路,一般采用哪些方法? 答:① 存储器件按矩阵排列;
② 内存按模块结构设计; ③ 模块内再进行分组处理。
4.4
在选择存储器件时,最重要的考虑因素是什么?此外还应考虑哪些因素? 答:1.最重要的考虑因素是:易失性、只读性、位容量和速度。
2.此外还应考虑:功耗、可靠性和价格等因素。
4.5
什么叫静态RAM ?静态RAM 有什么特点?
答:1.在电源不断电的情况下,信息一旦写入后不会丢失的RAM 就叫静态RAM 。
2.静态RAM 的特点有:不需刷新,因此简化了外部电路;但位容量较类似方法设计的动态RAM 少,且功耗较大。 4.6
静态RAM 芯片上为什么往往只有写信号而没有读信号?什么情况下可以从芯片读得数据?
答:1.因为在存储器中,当允许信号有效之后,一定是进行读/写操作,非写即读。因此,只用写信
号WE 就可以即控制写操作,又控制读操作。在写操作时,写脉冲发生器送来一个负脉冲作为写入信号;在读操作时,写脉冲发生器不产生负脉冲,而是使WE 端处于高电平,此高电平就用来作为读出信号。
2.当芯片允许信号CE =0及写信号WE =1时,可以从芯片上读得数据。
4.7在对静态存储器进行读/写时,地址信号要分为几个部分?分别产生什么信号?
答:1.地址信号分为三个部分。如:A19~A14,A13~A12,A11~A0。
2.例中A19~A14用来作为模块选择信号,地址译码器判断A19~A14给出的模块选择信号和本
模块的约定信号是否匹配,如匹配,则再根据MRDC或MWTC产生内部的模块选择信号;
A13~A12产生4个矩阵的芯片允许信号;A11~A0则作为矩阵内部的行地址和列地址。
4.8动态RAM工作时有什么特点?和静态RAM比较,动态RAM有什么长处?有什么不足之处?动
态RAM一般用在什么场合?
答:1.动态RAM工作时需要对其存储的信息定时(约2ms)刷新一次。因此需要刷新控制电路来支持。
2.动态RAM的优点(长处)为:动态RAM的位密度高;动态RAM的功耗较低;动态RAM的
价格低廉,适合于大容量使用。
3.动态RAM的缺点(不足之处)为:要配置刷新逻辑电路;在刷新周期中,内存模块不能启动
读周期或写周期。
4.动态RAM一般用在大容量、低功耗场合。
4.9动态RAM为什么要进行刷新?刷新过程和读操作比较有什么差别?
答:1.因为动态RAM是利用电容的存储作用来保存信息的,但电容由于放电或泄漏,电荷保存时间较短(约2ms),若不及时补充电荷会使存放的数据丢失,因此需定时刷新以补充所需要的
电荷。
2.刷新过程是由刷新逻辑电路定时完成的,且每次对所有模块的一行同时刷新,数据不输出,
数据总线处于高阻状态。读过程是随机的,每次选中一个存储单元(8位),且数据输出到数
据总线上。
4.10动态RAM控制器完成什么功能?Intel 8203从功能上分为哪两部分?叙述这两部分的工作原理。
答:1.动态RAM控制器要完成的功能有:刷新定时器产生刷新周期并提供各种时序信号,并对CPU 的读/写操作及刷新操作进行仲裁;刷新地址计数器提供刷新用的行地址,并通过多路转换
器进行地址切换。
2.Intel 8203从功能上分为:地址处理部分和时序处理部分两个。
3.地址处理部分用来处理动态RAM正常读/写时的地址信号(正常的行/列地址合用一组地址线
的区分)和刷新过程中的地址信号(区分正常的行地址及刷新周期的行地址)。时序处理部分
通过一个基准时钟来产生各种时序;通过一个仲裁器来解决刷新请求和内存正常读/写请求
之间的矛盾。内部有两级同步电路用来对外部请求信号实现同步。
4.11ROM、PROM、EPROM分别用在什么场合?
答:①ROM用在一个计算机系统完成开发以后,容纳不再修改的程序和数据。且批量产量要大的场合。
②PROM用于非批量的场合。
③EPROM用于软件或系统的开发阶段及批量很小的场合。
第五章微型计算机和外设的数据传输
5.1外部设备为什么要通过接口电路和主机系统相连?存储器需要接口电路和总线相连吗?为什么?
答:1.因为外设的功能多种多样,对于模拟量信息的外设必须要进行A/D和D/A转换,而对于串行信息的外设则必须转换为并行的信息,对于并行信息的外设还要选通。而且外设的速度
比CPU慢的多,必须增加缓冲功能。只有这样计算机才能使用这些外设。而所有这些信息
转换和缓冲功能均由接口电路才能完成。
2.存储器不需要接口电路和总线相连。
3.因为存储器功能单一,且速度与CPU相当。因此可直接挂在CPU总线上。
5.2是不是只有串行数据形式的外设需要接口电路和主机系统连接?为什么?
答:1.不是。并行数据形式的外设也需要接口电路和主机系统连接。
2.因为,CPU每次只能访问一个外设,因此并行信息的外设需增加选通功能,才能满足CPU
的访问要求,必须用接口电路。
5.3接口电路的作用是什么?按功能可分为几类?
答:1.接口电路的作用就是在外设和CPU之间起信息变换和缓冲功能。
2.按功能可分为两类:
①一种是使微处理器正常工作所需要的辅助电路。
②另一种是输入/输出接口电路。
5.4数据信息有哪几类?举例说明它们各自的含义。
答:1.数据信息有四类:数字量、模拟量、开关量、脉冲量。
2.如键盘、磁带机等就是数字量信息;温度、湿度、压力等转换的电信号就是模拟量;电机的
起停、发光设备的亮灭等都是开关量;计数脉冲、定时脉冲等都是脉冲量。
5.5CPU和输入/输出设备之间传送的信息有哪几类?
答:有数据信息、控制信息、状态信息三类。
5.6什么叫端口?通常有哪几类端口?计算机对I/O端口编址时通常采用哪两种方法?在8086/8088系
统中,用哪种方法对I/O端口进行编址?
答:1.CPU和外设进行数据传输时,各类信息在接口中进入不同的寄存器,一般称这些寄存器为I/O 端口。
2.有数据端口、控制端口、状态端口三类。
3.在微型计算机中通常用两种I/O端口编址方式:存储器映象寻址和I/O端口单独寻址。
4.在8086/8088系统中,用I/O端口单独寻址方式编址。
5.7为什么有时候可以使两个端口对应一个地址?
答:因为这两个端口一个是只读端口,一个是只写端口。而CPU对一个I/O端口地址可进行读/写两种访问。如果将这两个只读和只写端口编为一个地址,则CPU对该端口地址读操作对应的
是只读端口;CPU对该端口地址写操作则对应的是只写端口,互不影响。因此可以使两个单
向的只读和只写端口对应一个端口地址。
5.8CPU和外设之间的数据传送方式有哪几种?实际选择某种传输方式时,主要依据是什么?
答:1.CPU和外设之间的数据传送方式有三种:程序方式、中断方式、DMA方式。
2.主要依据是外设的情况(外设的速度和外设提供信息的方式)。
5.9无条件传送方式用在哪些场合?画出无条件传送方式的工作原理图并说明。
答:1.无条件传送方式只用在对一些简单外设进行操作的场合。如开关、LED显示等。
2.无条件传送方式的工作原理图:(见书203页图5.2所示)
①在无条件输入时:CPU执行一条输入指令,使RD和M/IO信号为有效低电平,并对
应送出该端口地址,因此选中输入缓冲器,打开其三态门,使输入缓冲器的数据经数
据总线送到CPU的累加器中。
②在无条件输出时:CPU执行一条输出指令,使WR和M/IO信号为有效低电平,并对
应送出该端口地址,因此选中输出锁存器,将由累加器送到数据总线上的数据打入输
出锁存器中供外设使用。
5.10条件传送方式的工作原理是怎样的?主要用在什么场合?画出条件传送(查询)方式输出过程的流程图。
答:1.条件传送方式的工作原理是:外设给CPU提供一个状态信息,当CPU要访问外设时,必须
先检测该状态信息是否合乎要求,不停检测直至合乎要
求时才进行CPU对外设的访问。
2.查询方式主要用在外设较少,数据交换不频繁的非实时
系统的场合。
3.查询式输出过程的流程图如右:
5.11设一个接口的输入端口地址为0100H,而它的状态端口地址为
0104H,状态口中第5位为1表示输入缓冲区中有一个字节准备
好,可输入。设计具体程序实现查询式输入。
答:DATA SEGMENT
BUFFER DB 20 DUP(?) ;接收数据缓冲区
DATA ENDS
CODE SEGMENT
ASSUME DS:DATA,CS:CODE
STAT: MOV AX,DATA ;对DS 初始化
开始
初始
化
外设
CPU
从内
存取
外设
Y
N N
Y
后续
MOV DS ,AX
MOV DI ,OFFSET BUFFER MOV DX ,0104H STATIN:
IN AL ,DX TEST AL ,20H ;测试第5位 JZ STATIN ;第5位为0继续测试 MOV DX ,0100H IN AL ,DX ;输入数据 MOV [DI],AL CODE
ENDS END
STAT
5.12
查询式传送方式有什么缺点?中断方式为什么能弥补查询方式的缺点?
答:1.查询式传送方式缺点是:花费CPU 的时间作等待循环,大大降低了CPU 的运行效率。
2.中断方式是在外设准备就绪时向CPU 申请中断,再进行传送,因而CPU 无需花费时间作等待循环,弥补了查询方式的缺点。 5.13
画一个用中断方式进行输出传输的接口电路。 答:中断方式输出的接口电路如下:
5.14
叙述可屏蔽中断的响应和执行过程。
答:① 接口发中断请求信号。
② CPU 的IF=1时,当前指令执行完后,CPU 进行中断回答,发两个INTA 负脉冲。 ③ 接口将中断类型号n 送CPU 。
④ 当前的PSW 、CS 和IP 推入堆栈,并清除IF 和TF 。 ⑤ (4×n)作为IP ,(4×n+2)作为CS ,即取中断向量。 ⑥ 执行中断子程序,并开中断。
⑦ 中断返回IRET 指令使IP 、CS 和PSW 弹出堆栈。 ⑧ 返回被中断的程序。 5.15
通常解决中断优先级的方法有哪几种?各有什么优缺点?
答:1.有软件查询方式、简单硬件方式——菊花链法、专用硬件方式三种。
2.软件查询方式的优点是节省硬件,缺点是中断响应时间长;简单硬件方式的优点是中断响应时间短,硬件较简单,缺点是优先级固定,变动起来很麻烦;专用硬件方式优点是对优先级可编程修改,中断管理非常方便,缺点是硬件复杂的多,好在有专用的中断控制器。 5.16
和DMA 比较,中断传输方式有什么不足之处?
答:CPU 执行一次传送要花费许多与传送操作无关的指令执行等时间,另外中断传送方式不能进
行数据块传送,而是按字节或字传送。 5.17
叙述用DMA 方式传送单个数据的全过程。
答:① 接口准备就绪,发DMA 请求信号给DMA 控制器。
② DMA 控制器向CPU 转发总线请求信号HOLD 。
③ CPU 向DMA 控制器发总线请求允许信号HLDA ,DMA 控制器得到总线控制权。 ④ DMA 控制器把地址送地址总线。
DB 数据锁存器 R ACK +5V 中断屏蔽中断请求
BUS
Y
INT
R (
中选通信号 M/IO WR
端口
译码 AB
⑤DMA控制器向接口发DMA请求确认信号。
⑥内存和接口通过数据总线传送数据。
⑦DMA控制器撤销总线请求信号HOLD。
⑧8086 CPU收回总线控制权。
5.18DMA控制器的地址线为什么是双向的?什么时候往DMA控制器传输地址?什么时候DMA控制
器往地址总线传输地址?
答:1.因为DMA控制器要接受CPU的控制,接收CPU发来的初始化等信息,这要求地址线来寻址各端口,地址线为输入线。又因为DMA控制器可控制总线,这要求地址线为输出。所以
地址线必须为双向才行。
2.CPU要对DMA控制器发初始化信息时,必须往DMA控制器传输地址。
3.DMA控制器得到总线控制权后,向地址总线传输地址。
5.19在设计DMA传输程序时,要有哪些必要的模块?设计一个启动数据块输出的程序段。
答:1.要有DMA的初始化模块:对字节计数器、地址寄存器和控制寄存器置初值。还要有对接口部件设置控制字的模块:指出数据传输方向,并启动I/O操作。
2.启动数据块输出的程序段如下:
IDLO: IN AL,INTSTAT ;接口状态寄存器的状态位(2)是否忙
TEST AL,04
JNZ IDLO ;忙,则等待
MOV AX,COUNT ;不忙,则设置计数初值
OUT BYTE_REG,AX ;对字节计数器BYTE_REG初始化
LEA AX,BUFFER ;设置地址初值
OUT ADD_REG,AX ;对DMA地址寄存器ADD_REG初始化
MOV AL,DMAC ;取原DMA控制字
OR AL,08H ;设置方向为输出
OUT DMACON,AL ;置DMA控制字
MOV AL,INTC ;取原接口控制字
OR AL,04H ;设置传输方向为输出及允许
OUT INTCON,AL ;置接口控制字
┆
后续处理
5.20在查询方式、中断方式和DMA方式中,分别用什么方法启动数据传输过程?
答:①查询方式:通过程序来检测接口中状态寄存器中的“准备好”位,以确定当前是否可以进行数据传输。
②中断方式:当接口中已经有数据要往CPU输入或者准备好接收数据时,接口会向CPU发
一个外部中断请求。CPU响应中断后,便通过运行中断处理程序来实现输入/输出。
③DMA方式:外设要求传送数据时,接口会向DMA控制器发DMA请求信号,DMA控制
器转而向CPU发一个总线请求信号,以请求得到总线控制权,如果得到CPU允许,那么,
就可在没有CPU参与的情况下,实现DMA传输。
第六章串并行通信和接口技术
6.1接口部件为什么需要有寻址功能?设计一个用74LS138构成的译码电路,输入为A3、A4、A5、A8,
输出8个信号以对8个接口部件进行选择。想一想如果要进一步对接口中的寄存器进行寻址,应该怎样实现?
答:1.因为,首先接口要对选择M和I/O的信号能够做出解释;此外,要对送来的片选信号进行识别,以便判断当前本接口是否被访问,如果受到访问,还要决定是接口中那个寄存器受到
访问。
2.将A1接在接口的A0上,A2接在接口的A1上;将接口的CS接在74LS138的某一输出端,RD
和WR分别接在对应的控制总线上。从而可实现接口中的共8个只读和只写寄存器的寻址。
(由于用的是8086 CPU,所以A0空。)
6.2接口部件的输入/输出操作具体对应哪些功能,举例说明。
答:1.具体对应的功能为:寻址功能、输入/输出功能、数据转换功能、联络功能和错误检测功能等。
2.例如串行输入操作:首先要将串行输入的数据转换为并行输入的数据放入输入缓冲器,然后
发一个准备好信号通知CPU来读取该输入寄存器的内容。从而完成一个串行数据的输入过
程。其中在数据转换时自动检测传输的错误。
6.3从广义上说接口部件有哪些功能?
答:寻址功能、输入/输出功能、数据转换功能、联络功能、中断管理功能、复位功能、可编程功能和错误检测功能。
6.4怎样进行奇/偶校验?如果用偶校验,现在所传输的数据中1的个数为奇数,那么,校验位应为多
少?
答:1.用奇/偶校验位对传输错误进行检测。传输时,如果用奇校验,那么使信息中1的数目(包括校验位)为奇数。即所传输的数据中1的个数为奇数,则使校验位为0;若所传输的数据中1
的个数为偶数,则使校验位为1。这样奇校验时,在传输一个数据时,1的总数目总是为奇
数。同样若用偶校验,信息中1的数目(包括校验位)为偶数。
2.偶校验时,所传输的数据中1的个数为奇数,则校验位应为1。
6.5什么叫覆盖错误?接口部件如何反映覆盖错误?
答:1.接口的数据缓冲寄存器中的数据还未被取走,由于某种原因又被装上了新的数据,就会产生一个覆盖错误。
2.在产生覆盖错误时,接口会在状态寄存器中设置相应的状态位来反映。
6.6接口部件和总线之间一般有哪些部件?它们分别完成什么功能?
答:1.外部逻辑电路和地址译码器。
2.外部逻辑电路把CPU送来的一些控制信号翻译成联络信号。地址译码器将总线提供的I/O
地址翻译成对接口的片选信号。
6.7为什么串行接口部件中的4个寄存器可以只用1位地址线来进行区分?
答:一位地址线可编址二个地址,再加上读和写信号可对2个只读寄存器和2个只写寄存器进行端口寻址。而串行接口部件的控制寄存器和数据输出寄存器是只写的,状态寄存器和数据输入
寄存器是只读的,所以可用一位地址线来区分。
6.8在数据通信系统中,什么情况下可以采用全双工方式,什么情况下可用半双工方式?
答:对于近距离较大信息量的传输应采用全双工方式。而对于远距离或较少信息量的传输或单向的输入或输出设备时应采用半双工方式。
6.9什么叫同步通信方式?什么叫异步通信方式?它们各有什么优缺点?
答:1.在同一时钟控制下需用同步字符同步的信息按组传送的方式叫同步通信方式。
2.在两个相近频率的时钟分别控制下只需一个起始位的信息按字符传送的方式叫异步通信方
式。
3.在传输率相同时同步方式的信息有效率要比异步方式下的高。但同步方式必须传送时钟信
号,异步方式只要两端的时钟频率相近即可。
6.10什么叫波特率因子?什么叫波特率?设波特率因子为64,波特率为1200,时钟频率为多少?
答:1.波特率因子:时钟频率和位传输率的比值。此比值必须为16、32或64。
2.波特率:位传输率即为波特率。
3.时钟频率=波特率因子×波特率=64×1200=76800Hz。
6.11标准波特率系列指什么?
答:国际上规定的波特率标准值为:110、300、600、1200、1800、2400、4800、9600和19200、、38400、57600、115200。
6.12设异步传输时,每个字符对应1个起始位、7个信息位、1个奇/偶校验位和1个停止位,如果波特
率为9600,则每秒钟能传输的最大字符数为多少?
答:每个字符所占的总位数为:1+7+1+1=10位。所以每秒钟能传输的最大字符数为9600/10=960个字符。
6.13在RS–232–C标准中,信号电平与TTL电平不兼容,问RS–232–C标准的1和0分别对应什么电平?
RS–232–C的电平和TTL电平之间用什么器件进行转换?
答:1.RS–232–C的1对应–3V~–25V;RS–232–C的0对应+3V~+25V电平。
2.RS–232–C电平→TTL电平用MC1489转换;TTL电平→RS–232–C电平用MC1488转换。
6.14
从8251A 的编程结构中,可以看到8251A 有几个寄存器与外部电路有关?一共要几个端口地址?为什么?
答:1.有7个寄存器与外部电路有关。
2.要2个端口地址。
3.因为,一个数据输入缓冲寄存器为只写,一个数据输出缓冲寄存器为只读,可共用一个端口地址,在读/写信号配合下进行读/写操作。一个模式寄存器、2个同步字符寄存器和1个控制寄存器都是只写的,但它们有初始化约定,可用一个端口写入,1个状态寄存器为只读,因此与上面共用的一个写入端口合用一个读/写端口地址进行寻址。因此只要2个端口地址即可。 6.15
8251A 内部有哪些功能模块?其中读/写控制逻辑电路的主要功能是什么?
答:1.8251A 内部有7个功能模块组成。为:接收缓冲器、接收控制电路、发送缓冲器、发送控制
电路、数据总线缓冲器、读/写控制逻辑电路、调制/解调控制电路。 2.读/写控制逻辑电路的主要功能是:用来配合数据总线缓冲器工作。 ① 接收写信号WR ,并将来自数据总线的数据和控制字写入8251A ; ② 接收读信号RD ,并将数据或状态字从8251A 送往数据总线; ③ 接收控制/数据信号C/D ,将此信号和读/写信号合起来通知8251A ,当前读/写的是数
据还是控制字、状态字; ④ 接收时钟信号CLK ,完成8251A 的内部定时; ⑤ 接收复位信号RESET ,使8251A 处于空闲状态。 6.16
什么叫异步工作方式?画出异步工作方式时8251A 的TxD 和RxD 线上的数据格式。
答:1.在两个相近频率的时钟分别控制下,只需一个起始位的信息按字符传送的方式叫异步工作方
式。
2.异步工作方式时8251A 的TxD 和RxD 线上的数据格式为:
6.17
什么叫同步工作方式?什么叫双同步字符方式?外同步和内同步有什么区别?画出双同步工作方式时8251A 的TxD 线和RxD 线上的数据格式。
答:1.在同一时钟控制下需用同步字符同步的信息按组传送的方式叫同步工作方式。
2.需用2个同步字符的同步工作方式叫双同步字符方式。
3.外同步只能工作于同步接收方式,而内同步即适用于同步接收,也适用于同步发送。外同步是由外设来搜索同步字符,一旦搜索成功,立即给串行接口的同步输入端送来一个高电平,表示同步已实现,串行接收端开始接收数据。而内同步由串行接口本身来搜索同步字符而实现同步的。
4.双同步工作时8251A 的TxD 和RxD 线上的数据格式为:
6.18
8251A 和CPU 之间有哪些连接信号?其中C/D 和RD 、WR 如何结合起来完成对命令、数据的写入和状态、数据的读出? 答: 1.8251A 和CPU 之间的连接信号有:片选信号—CS ,数据信号—D 7~D 0,读/写控制信号—
RD 、WR 、C/D ,收发联络信号—TxRDY 、TxE 、RxRDY 、SYNDET 。 2.C/D =0、RD =0、WR =1时CPU 从8251A 输入数据;
数
启动
停止
发送TxD
数
启动
停止
接收RxD
同步
发送
同步
接收
C/D=0、RD=1、WR=0时CPU往8251A输出数据;
C/D=1、RD=0、WR=1时CPU读取8251A的状态;
C/D=1、RD=1、WR=0时CPU往8251A写入控制命令。
6.198086/8088系统中,8251A的C/D端应当和哪个信号相连,以便实现状态端口、数据端口、控制端
口的读/写?
答:8251A的C/D端应与地址总线的A1相连。
6.208251A与外设之间有哪些连接信号?
答:收发联络信号—DTR、DSR、RTS、CTS,数据信号—TxD、RxD。
6.21为什么8251A要提供DTR、DSR、RTS、CTS四个信号作为和外设的联络信号?平常使用时
是否可以只用其中两个或者全部不用?要特别注意什么?说明CTS端的连接方法。
答:1.8251A的这四个信号是提供给CPU和外设进行联络用的,因为CPU不能和外设直接相连。
这样CPU对外设的控制信号DTR和RTS及外设给CPU的状态信号DSR和CTS必须由
接口(此处为8251A)来传递。所以要提供此4个信号作为和外设的联络信号。
2.平常使用时可以只用其中两个或者全部不用。
3.要特别注意的是在某个时候CTS要输入一个低电平。否则CPU不能往8251A发送数据。
4. CTS一般接地,以确保不用它作联络信号时也维持低电平输入。
6.228086系统中采取什么措施来实现8位接口芯片和低8位数据线的连接且满足对奇/偶端口的读/写?
这样做的道理是什么?
答:1.将系统总线的A1与接口的A0相连接即可。软件上采用连续的偶地址代替端口的奇/偶地址。
2.因为这样连接,从CPU这边来说,端口地址都是偶地址,传输信息时,信息总是出现在CPU
的低8位数据总线上;而从端口这边来说,端口地址中既有奇地址也有偶地址,且是连续
的,这又满足了许多8位接口芯片对端口地址的要求。
6.23对8251A进行编程时,必须遵守哪些约定?
答:①芯片复位以后,第一次用奇地址端口写入的值作为模式字进入模式寄存器。
②若模式字中规定了8251A工作在同步模式,则CPU接着往奇地址端口输出的1个或2个
字节就是同步字符被写入同步字符寄存器。若有两个同步字符,则会按先后分别写入第
一个同步字符寄存器和第二个同步字符寄存器。
③此后,只要不是复位命令,不管是在同步模式还是在异步模式下,由CPU用奇地址端口
写入的值将作为控制字送到控制寄存器,而用偶地址端口写入的值将作为数据送到数据
输出缓冲寄存器。
6.248251A的模式字格式如何?参照教材上给定格式编写如下模式字:异步方式,1个停止位,偶校验,
7个数据位,波特率因子为16。
答:1.8251A的模式字格式为:(含义见书240页图6.11所示)
S2S1EP PEN L2L1B2B1SCS ESD EP PEN L2L10 0 异步模式字同步模式字
2.因是异步方式,波特率因子为16:B2B1=10;1个停止位:S2S1=01;偶校验:EP=1,PEN=1;
7个数据位:L2L1=10。所以模式字为01111010B=7AH。
6.258251A的控制字格式如何?参照教材上列出的格式给出如下控制字:发送允许,接收允许,DTR
端输出低电平,TxD端发送空白字符,RTS端输出低电平,内部不复位,出错标志复位。
答:1.8251A的控制字格式为:(含义见书241页图6.12所示)
EH IR RTS ER SBRK RxE DTR TxEN
2.发送允许:TxEN=1,接收允许:RxE=1,DTR端输出低电平:DTR=1,TxD端发送空白
字符SBRK=1;RTS端输出低电平:RTS=1,内部不复位:IR=0,出错标志复位ER=1。
EH=0/1则控制字为00111111B或10111111B =3FH或0BFH。
6.268251A的状态字格式如何?哪几位和引腿信号有关?状态位TxRDY和引腿信号TxRDY有什么区
别?它们在系统设计中有什么用处?
答:1.8251A的状态字格式为:(含义见书242页图6.13所示)
DSR SYNDET FE OE PE TxE RxRDY TxRDY
2.DSR、SYNDET、TxE、RxRDY四个状态位与其对应的引腿信号有关。
3.状态位TxRDY只要数据输出缓冲器为空就置1。而引腿TxRDY为1的条件是:数据输出
缓冲器为空、CTS为有效低电平、TxEN为1才可以,缺一不行。
4.能让CPU随时了解当前8251A的工作状态,而执行相应的操作。对查询方式的设计非常方
便。
6.27参考初始化流程,用程序对8251A进行同步模式设置。奇地址端口的地址为66H,规定用内同步
方式,同步字符为2个,用奇校验,7个数据位。
答:模式字为:00011000B=18H。两个同步字符取16H,控制字为97H,它使8251A对同步字符进行检索;同时使状态寄存器中的3个出错标志复位;使8251A的发送器启动,接收器也启动;
CPU当前已准备好进行数据传输。具体程序段如下:
MOV AL,18H ;设置模式字
OUT 66H,AL
MOV AL,16H ;发送两个同步字符
OUT 66H,AL
OUT 66H,AL
MOV AL,97H ;设置控制字
OUT 66H,AL
6.28设计一个采用异步通信方式输出字符的程序段,规定波特率因子为64,7个数据位,1个停止位,
用偶校验,端口地址为40H、42H,缓冲区首址为2000H:3000H。
答:模式字为:01111011B=7BH。控制字为:00110101B=35H。
MOV AL,0 ;为发复位命令作准备
OUT 42H,AL
OUT 42H,AL
OUT 42H,AL
MOV AL,40H ; 发复位命令
OUT 42H,AL
MOV AL,7BH ;设置模式字,异步方式,规定波特率因子为64
;7个数据位,1个停止位,偶校验
OUT 42H,AL
MOV AL,35H ;设置控制字,使发送器和接收器启动,并清除
;出错标志
OUT 42H,AL
PUSH DS
MOV BX,2000H ;DS:BX指向输出缓冲区首址
MOV DS,BX
MOV BX,3000H ;缓冲区指针初始化
MOV CX,100H ;发送100H个字节
BEGIN: IN AL,42H ;读取状态字,测试TxRDY是否为1
TEST AL,01H
JZ BEGIN ;为0表示外设还未取走字符
MOV AL,[BX] ;从输出缓冲区取数
OUT 40H,AL ;发送字符
INC BX ;修改缓冲区指针
LOOP BEGIN ;则再发送下一个字符
POP DS
┆
6.29并行通信和串行通信各有什么优缺点?
答:并行通信的优点是信息实际传输速度快,信息率高。缺点是需多条通信线。串行通信的优点是只用1至2条通信线,但信息传输速度较慢。
6.30在输入过程和输出过程中,并行接口分别起什么作用?
答:简单说,并行接口只起着桥梁和联络的作用。具体如下:
①输入过程:外设将数据送给接口,并使状态线“输出准备好”成为高电平。接口把数据接
收到数据输入缓冲寄存器的同时,使“数据输入回答”线变为高电平,作为对外设的响
应。外设接到此信号,便撤消数据和“数据输入准备好”信号。数据到达接口后,接口
便在状态寄存器中设置“输入准备好”状态位,并发中断请求,CPU可用查询方式或中
断方式来设法读取接口中的数据。CPU读取数据后,接口会自动清除状态寄存器中的“输
入准备好”位,并使数据总线处于高组状态。此后又可以开始下一个输入过程。
②输出过程:当外设从接口取走一个数据后,接口就会将状态寄存器中的“输出准备好”状
态位置1,并发中断请求,以表示CPU当前可以通过查询方式或中断方式往接口中输出
数据。当CPU输出的数据到达接口的输出缓冲器中后,接口会自动清除“输出准备好”
状态位,并将数据送往外设,同时,接口往外设发送一个“驱动信号”来启动外设接收
数据。外设被启动后,开始接收数据,并往接口发一个“数据输出回答”信号。接口收
到此信号,便将状态寄存器中的“输出准备好”状态位重新置1,以便CPU输出下一个
数据。
6.318255A的三个端口在使用时有什么差别?
答:端口A和端口B常常作为独立的输入端口或者输出端口,端口C则配合端口A和端口B工作。
6.32当数据从8255A的端口C往数据总线上读出时,8255A的几个控制信号CS、A1、A0、RD、WR
分别是什么电平?
答:CS=0、A1=1、A0=0、RD=0、WR=1。“0”为低电平,“1”为高电平。
6.338255A的方式选择控制字和置1/置0控制字都是写入控制端口的,那么,它们是由什么来区分的?
答:由最高位D7位来区分。D7=1时为方式选择控制字,D7=0时为端口C置1/置0控制字。
6.348255A有哪几种工作方式?对这些工作方式有什么规定?
答:1.8255A有三种工作方式:方式0、方式1、方式2。
2.端口A可以工作于方式0、方式1、方式2;端口B可以工作于方式0、方式1;端口C只
能工作于方式0或者配合端口A和端口B工作。
6.35对8255A设置工作方式,8255A的控制口地址为00C6H。要求端口A工作在方式1,输入;端口B
工作在方式0,输出;端口C的高4位配合端口A工作;低4位为输入。
答:MOV DX,00C6H
MOV AL,0B1H ;取方式选择控制字为B1H(10110001B)或B9H
OUT DX,AL
6.36设8255A的4个端口地址为00C0H,00C2H,00C4H,00C6H,要求用置1/置0方式对PC6置1,
对PC4置0。
答:MOV DX,00C6H
MOV AL,0DH ;对PC6置1的控制字为0DH
OUT DX,AL
MOV AL,08H ;对PC4置0的控制字为08H
OUT DX,AL
6.378255A在方式0时,如进行读操作,CPU和8255A分别要发什么信号?对这些信号有什么要求?
据此画出8255A方式0的输入时序。
答:1.CPU要发RD、CS、A2、A1四个信号,8255A要发数据信号D7~D0。
2.对信号的要求如下:
①CPU在发出读信号前,先发出地址信号。且在整个读出期间,地址信号保持有效。
②输入数据必须保持到读信号结束后才消失。
③要求读脉冲的宽度至少为300ns。
3.8255A方式0的输入时序见书256页图6.24所示。
6.388255A在方式0时,如进行写操作,CPU和8255A分别要发什么信号?画出这些信号之间的时序
关系。
答:1.CPU要发WR、CS、A2、A1控制和地址信号及D7~D0数据信号,8255A输出数据到外设。
2.8255A方式0的输出时序见书257页图6.25所示。
6.398255A的方式0一般使用在什么场合?在方式0时,如要使用应答信号进行联络,应该怎么办?
答:1.方式0一般使用在同步传送和查询式传送中。
2.将端口A和端口B作为数据端口,把端口C的4个数位规定为输出口,用来输出一些控制
信号,而把端口C的另外4位规定为输入口,用来读入外设的状态。
6.408255A的方式1有什么特点?参考教材中的说明,用控制字设定8255A的A口工作于方式1,并
作为输入口;B口工作于方式1,并作为输出口,用文字说明各个控制信号和时序关系。假定8255A
的端口地址为00C0H ,00C2H ,00C4H ,00C6H 答:1.方式1有如下特点:
① 端口A 和端口B 可分别作为两个数据口工作于方式1,并且任何一个端口可作为输入
或输出口。 ② 若只有一个端口工作于方式1,则端口C 有三位被规定配合其工作,其余共13位可工
作于方式0。 ③ 若两个端口都工作于方式1,则端口C 有6位被规定配合其工作,端口C 所剩2位仍
可作为输入或输出。 2.控制字为10110100B=B4H 。
MOV DX ,00C6H MOV AL ,0B4H ;取方式选择控制字为B4H(10110100B) OUT DX ,AL
3.方式1输入口A 口的各个控制信号和时序关系如下: ① 当外设来的输入数据出现之后,A STB 接着就到,其宽度至少要求为500ns 。 ② 过t STB 时间后,IBF A 有效,它可供CPU 查询,为CPU 工作于查询方式提供了条件。 ③ A STB 结束后,过t SIT 时间,便会发出INTR A ,为CPU 工作于中断方式输入数据提供
了条件。 ④ 当CPU 发出的RD 有效后,过t RIT 时间,INTR A 被清除。在RD 结束之后,数据已经
读到CPU 的寄存器中,经过t RIB 时间,IBF A 变低,从而可开始下一个数据输入过程。 4.方式1输出口B 口的各个控制信号和时序关系如下: ① 方式1的输出端口一般用于中断方式与CPU 相联系。CPU 响应中断后,便往8255A 输
出数据,并发出WR 。WR 的上升沿一方面清除中断请求信号INTR B ,表示CPU 响应了中断;另一方面,使B OBF 有效,通知外设接收数据。 ② 在CPU 发出WR 后的t WB 时间后,数据就出现在端口的输出缓冲器中。当外设接收数
据后,发一个B ACK 信号。一方面使B OBF 无效,表示数据已经取走,当前输出缓冲区为空;另一方面,又使INTR B 有效,申请中断,从而可以开始一个新的输出过程。
6.41
8255A 的方式2用在什么场合?说明端口A 工作于方式2时各信号之间的时序关系。 答:1.方式2应用于分时工作的双向外设(输入输出设备)的连接。
2.端口A 工作于方式2时各信号之间的时序关系如下: ① 对于方式2的输出过程:CPU 响应中断,并往8255A 输出一个数据,并使WR 有效。
WR 一方面清除INTR A 信号,另一方面使A OBF 有效。外设收到A OBF 后,发出A ACK 信号,使8255A 的输出锁存器打开,从而数据便出现在8255A 与外设之间的
数据连线上。A ACK 信号也使A OBF
信号无效,从而可开始下一个数据传输过程(输入或输出)。 ② 对于方式2的输入过程:当外设往8255A 送来数据时,A STB 也一起来到,使数据锁
存到8255A 的输入锁存器中,从而使IBF A 有效。在A STB 结束时,便发出INTR A 请求。在CPU 响应中断进行读操作时,会使RD 有效将数据从8255A 读到CPU 中,于是IBF A 又变为无效,INTR A 也被清除。
第七章 中断控制器、DMA 控制器和计数器/定时器 7.1
8259A 的初始化命令字和操作命令字有什么差别?它们分别对应于编程结构中哪些内部寄存器? 答:1.8259A 的初始化命令字是计算机系统启动时,由初始化程序设置的。初始化命令字一旦设定,
一般在系统工作过程中就不再改变。操作命令字则是由应用程序设定的,它们用来对中断处理过程作动态控制,在一个系统运行过程中,操作命令字可以多次设置。
2.初始化命令字对应于编程结构的ICW 1、ICW 2、ICW 3、ICW 4共4个寄存器。操作命令字对应于编程结构的OCW 1、OCW 2、OCW 3共3个寄存器。 7.2
8259A 的中断屏蔽寄存器IMR 和8086/8088CPU 的中断允许标志IF 有什么差别?在中断响应过程中,它们怎样配合起来工作? 答:1.若IMR 的某位为0则该位对应的引腿上的中断请求未加屏蔽,让它通过而进入中断优先级裁
决器作裁决。若IMR 的某位为1则屏蔽该位对应的引腿上的中断请求,不让它进入中断优先级裁决器。而8086/8088CPU 的中断允许标志IF 为1则允许INTR 引腿进入的中断,IF 为0则屏蔽INTR 引腿进入的中断。与8259A 的IMR 位为0为1正好相反。
2.在中断响应过程中,IMR 用于对外设向8259A 发中断申请的允许/屏蔽,而CPU 的IF 用于
对8259A由INT向CPU的INTR引腿发中断申请的允许/屏蔽。
7.38259A的全嵌套方式和特殊全嵌套方式有什么差别?各自用在什么场合?
答:1.全嵌套工作方式,只有更高级的中断请求来到时,才会进行嵌套。而特殊全嵌套方式则能被同级和高级的中断请求所嵌套。
2.全嵌套方式用于单片8259A的场合。特殊全嵌套方式用于多片8259A系统。
7.48259A的优先级循环方式和优先级特殊循环方式有什么差别?
答:在优先级特殊循环方式中,一开始的最低优先级是由编程确定的,从而最高优先级也由此而定。
而优先级自动循环方式初始优先级队列为IR0~IR7。
7.58259A的特殊屏蔽方式和普通屏蔽方式相比,有什么不同之处?特殊屏蔽方式一般用在什么场合?
答:1.在特殊屏蔽方式中用OCW1对屏蔽寄存器中某一位进行置位时,就会同时使ISR中的对应位自动清0。而普通屏蔽方式对OCW1的操作不影响ISR中各位的状态。
2.特殊屏蔽方式用于中断处理程序中,以开放比本身的优先级较低的中断请求。
7.68259A有几种结束中断处理的方式?各自应用在什么场合?除了中断自动结束方式以外,其他情况
下如果没有在中断处理程序中发中断结束命令,会出现什么问题?
答:1.8259A有三种结束中断处理的方式。
2.中断自动结束方式用于只有一片8259A,并且多个中断不会嵌套的情况。一般的中断结束方
式用在全嵌套情况下及多片8259A的级联系统中。特殊中断结束方式用于循环优先级的
8259A中。
3.不发中断结束命令会使8259A认为该中断未结束,从而挡住了低优先级的中断被响应,即
中断控制功能不正常。
7.78259A引入中断请求的方式有哪几种?如果对8259A用查询方式引入中断请求,那会有什么特点?
中断查询方式用在什么场合?
答:1.引入中断请求的方式有:边沿触发方式、电平触发方式、中断查询方式三种。
2.中断查询方式的特点:
①设备仍然通过往8259A发中断请求信号要求CPU服务,但8259A不使用INT信号向
CPU发中断请求信号。
②CPU内部的中断允许触发器复位,所以禁止了外部对CPU的中断请求。
③CPU要使用软件查询来确认中断源,从而实现对设备的中断服务。
3.中断查询方式一般用在多于64个中断的场合,也可以用在一个中断服务程序中的几个模块
分别为几个中断设备服务的情况。
7.88259A的初始化命令字有哪些?它们各自有什么含义?哪几个应写入奇地址?哪几个应写入偶地
址?
答:1.8259A的初始化命令字有ICW1、ICW2、ICW3、ICW4共四个。
2.ICW1——芯片控制初始化命令字。ICW2——设置中断类型码的初始化命令字。ICW3——
标志主片/从片的初始化命令字。ICW4——方式控制初始化命令字。
3.ICW2、ICW3、ICW4必须写入奇地址端口中。
4.ICW1必须写入偶地址端口中。
7.98259A的ICW2设置了中断类型码的哪几位?说明对8259A分别设置ICW2为30H、38H、36H有
什么差别?
答:1.8259A的ICW2设置了中断类型码的高5位。低3位中断类型码对应引入中断的引腿号。
2.当设置ICW2为30H和36H时,完全相同。对应的8个中断类型码为30H~37H。而设置ICW2
为38H时,对应的8个中断类型码为38H~3FH。
7.108259A通过ICW4可以给出哪些重要信息?什么情况下不需要ICW4?什么情况下要设置ICW3?
答:1.当SFNM=1则为特殊的全嵌套方式;BUF=1则为缓冲方式;若为缓冲方式(BUF=1)则M/S=1表示本片为主片,M/S=0为从片;AEOI=1则设置为中断自动结束方式。当μPM=1表示
8259A当前所在系统为8086/8088系统,反之μPM=0则为8080/8085系统。
2.当ICW1的D0为IC4=0时,不需要用ICW4。
3.当ICW1的D1为SNGL=0时,需要设置ICW3。
7.11试按照如下要求对8259A设置初始化命令字:系统中有1片8259A,中断请求信号用电平触发方
式,下面要用ICW4,中断类型码为60H、61H……67H,用特殊全嵌套方式,不用缓冲方式,采用
中断自动结束方式。8259A的端口地址为90H、92H。
答:MOV AL,1BH ;ICW1的命令字为00011011B=1BH
OUT 90H,AL ;ICW1送偶地址端口
MOV AL,60H ;ICW2的命令字为60H
OUT 92H,AL ;ICW2送奇地址端口
MOV AL,13H ;ICW4的命令字为00010011B=13H
OUT 92H,AL ;ICW4送奇地址端口
7.12怎样用8259A的屏蔽命令字来禁止IR3和IR5引腿上的请求?又怎样撤销这一禁止命令?设8259A
的端口地址为90H、92H。
答:1. CLI
IN AL,92H ;(AL)←(IMR)
OR AL,28H ;禁止IR3和IR5引腿上的中断请求
OUT 92H,AL ;OCW1送奇地址端口
STI
2. CLI
IN AL,92H ;(AL)←(IMR)
AND AL,0D7H ;允许IR3和IR5引腿上的中断请求
OUT 92H,AL ;OCW1送奇地址端口
STI
7.13试用OCW2对8259A设置中断结束命令,并使8259A按优先级自动循环方式工作。
答:MOV AL,0A0H ;OCW2的命令字为10100000B=A0H,满足上述要求
OUT PORT0,AL ;OCW2送偶地址端口
7.14用流程图来表示特殊全嵌套方式的工作过程。设主程序运行时先在IR2端有请求,接着IR2端又有
请求,而此时前一个IR2还未结束,后来IR3端有请求,再后来IR1端有请求。
答:流程图如下页所示:
7.15说明特殊屏蔽方式的使用方法。为什么要用“或”的方法来设置屏蔽字?
答:1.某一中断服务程序先用OCW3命令字(ESMM=1,SMM=1)使8259A工作在特殊屏蔽方式,再用OCW1对IMR中本中断的对应位进行置位,就可以使系统除了对本级中断外,响应其
他任何未被屏蔽的中断请求。中断处理结束时,用OCW1撤销前面设置的屏蔽位,并用
OCW3撤销了特殊屏蔽方式。8259A又按照原优先级方式工作。
2.用“或”的方法来设置屏蔽字可以不影响其他位的屏蔽状态。
7.16
80386系统中,8259A 采用了级连方式,试说明在主从式中断系统中8259A 的主片和从片的连接关系。 答:从片的INT 输出接主片的IR 0~IR 7的某一输入端;主片的CAS 2~CAS 0接从片的CAS 2~CAS 0;
主片的INTA 和从片的INTA 连在一起接CPU 的INTA 输出端;主片和从片的WR 、RD 、D 7~D 0也都连在一起和CPU 的WR 、RD 、DB 7~DB 0连接;主片和从片的A 0连在一起接系统总线的AB 1上;主片的SP /EN 接数据驱动器的OE 端,从片的SP /EN 接地;主片和从片的CS 各自接在地址译码器的一个输出端上。 7.17
试说明在DMA 方式时内存往外设传输数据的过程。
答:当一个接口要由内存往其输出数据时,就往DMA 控制器发一个DMA 请求;DMA 控制器接
到请求以后,便往控制总线上发一个总线请求;若CPU 允许让出总线便发出一个总线允许信号;DMA 控制器接到此信号后,就将地址寄存器的内容送到地址总线上,同时往接口发一个DMA 回答信号并发一个I/O 写信号和一个内存读信号;内存接到读信号后将数据送到数据总线,I/O 写信号将数据送到接口,并撤除DMA 请求信号,于是DMA 控制器的地址寄存器的内容加1或减1,计数器的值减1,而且撤除总线请求信号,就完成了对一个数据的DMA 输出传输。 7.18
对一个DMA 控制器的初始化工作包括哪些内容?
答:① 将数据传输缓冲区的起始地址或者结束地址送到地址寄存器中;
② 将传输的字节数或字数送到计数器中。 ③ 通过模式寄存器设置工作方式等。
7.19
DMA 控制器8237A 什么时候作为主模块工作?什么时候作为从模块工作?在这两种情况下,各控制信号处于什么状态,试作说明。
答:1.在外设向8237A 发DMA 请求,8237A 向CPU 发总线请求得到CPU 总线允许时,获得了总
线控制权就作为总线主模块工作。
2.当CPU 把数据送到8237A 的寄存器或者从8237A 的寄存器取出时,8237A 就象I/O 接口一样作为总线的从模块工作。
3.主模块工作时的控制信号:DREQx 有效,HRQ 高,HLDA 高,DACKx 有效,AEN 高,IOR 、MEMW 或IOW 、MEMR 有效,16位地址送地址总线。从模块工作时的控制信号: CS 和HRQ 为低,A 3~A 0为某一确定值,IOR 或IOW 有效。 7.20
8237A 有哪几种工作模式?各自用在什么场合?
初始化
主程序 开中断
IR2请求中
断
开中断
开中断
IR2又有中断
IR2'中断处理程序
IR2中断处理程序
IR3中断请求 IR1中断请求
开中断 关中断 中断结束命令 IR1中断处理程序
开中断 中断返回
关中断 中断结束命令 开中断 中断返回
关中断
中断结束命令 开中断 中断返回
关中断 中断结束命令 开中断 中断返回
IR3中断处理程序
┆ ┆
计算机技术及应用专业与计算机社会实践报告合集 计算机技术及应用专业 自学考试心得分享——学习总结篇计算机技术及应用专业 先自我介绍一下,我原是天津协和学院的一名学生,专业401 (计算机技术及应用),现在专科已结束,准备在天津大学电电子信息工程学院接软件工程的本科。 我原是某合资企业的一名职员,月薪2k,但是我感觉在这里没有发展的空间,一切都是程序化的执行过程,因此我选择了自考。 这是我上自考的直接原因。 好啦,闲言少叙,下面开始。 在上自考以前对自考还是一知半解,现在经过两年艰苦的学习,我取得了一点经验。现在也算对自己的一种回顾吧 首先介绍一下,由于自学考试是一次性终结考试,它不像普通高校开展教学双边活动,经过平时考试、期中考试、作业、学期考试等多次考核来评定学生成绩,因此,能否顺利通过课程的一次性考试,对于我们而言,其重要性是不言而喻的。 对于我本身来说,因为是技校毕业所以基础很差,因此总结了主要是一下三点:(以下针对全日制同学) 1.总结归纳一个适合自己性格以及思维类型的学习方法。 每个人都有自己的实际情况,对于我们每一个自考的同学来说,从长远的角度和宏观的角度,这都是一个不断促进,不断积累总结的 第1 页共8 页
过程,而且对于以后无论学习何种新东西,我想都是有效的。 以下是适合我的两点学习方法: a.上课理解的进行听讲(这里包括自己不感兴趣的课程)。其重点是“理解”二字,根据大岗的要求将书里的脉络搞清,就像学习针灸一样,首先要搞清身体的脉络,理解书里的层次关系,明白这个知识点,书里分几步讲清先讲什么后讲什么,为什么这样讲。 b.上课前预习,课后及时做作业,尽量多的做。将所学的知识和实践尽量的联系在一起同时敢于对课本说不,邓小平说过:“实践是检验真理的唯一标准”。我想你找到的错误,你会铭记的。 我想经过以上的几个方法,考前再有针对性的练习一下……嘿嘿到时考场就可以轻松了。唉,说到有针对性,我就引出第二点了。 在每次自学考试成绩公布的时候,总有许多同学因几分之差,甚至一分之差而失败,所以,自学同学应掌握应试技巧,在考试过程中尽量避免“几分之差”的现象发生,努力提高考试成功率。(我就有两个58分)对考试命题及其出题思路的把握。 a.据我了解,每年考试的出题都是延续的,只要课本没有重大调整,基本可以参照去年的试卷进行复习,找出重点知识点,运用上面的方法,复习多做相关的题型(比如高数,微机原理等等就是这个规律,年年重点没有大的偏移) b.仔细的发现并分析每一个和你考试的消息,(它可能来自网站,同学)说不定你会有收获哦!对于自己心理素质的培养 a.增强自信。千千万万同学都考过了我为什么不行。我们在进入考场之前,多想一些有把握获取好成绩的条件,如“我们已经有针对性和系统地复习了”,“考试就像平时测验,无非在这里多做几道题而已”,
计算机应用技术有些计算机技术的应用 摘要:中学计算机教育是一项面向未来的现代化教育,是培养学生计算机意识、普及计算机文化、提高科学文化素质的重要途径,作为一门新兴的学科,其教学方法决不能完全沿用传统的教学模式,而应有其独特的教学模式。计算机课程将逐步成为中小学的一门独立的知识性与技能性相结合的基础学科。 关键词:中学生;计算机;应用 计算机是一种现代化工具,应用在教育上,确实具有其他任何一种教学手段所不能比拟的优势,特别是多媒体技术,计算机为提高学生智力提供了一个极其良好的环境,但是要真正做到发展学生的思维,还需要广大教师(包括各学科教师)付出艰辛的劳动,结合我国的教育实际及学生的认知规律,恰如其分地运用计算机的各种功能,而不能幻想单靠开设计算机课,就能使学生的能力和智力得到异乎寻常的提高。应该用计算机去开发学生潜在能力和智力,这是一个十分严肃且极有前途的事业,我国广大的教育工作者和研究人员应该在这方面有所建树,努力建设具有 __的计算机教育模式。
一、发展学生的创造性思维 传统的教学手段最大局限在于不能动态地表示运动变化的事物。动态的事物往往比静态的事物更能引起学生注意,更能调动学生学习的积极性。CAI能化静为动、化枯燥为有趣、化无声为有声。教师通过平移、旋转、翻转等方式呈现出生动、有趣的动态画面,使静态的知识动态化,并能直观生动地对学生的心理进行“催化”,有效地诱发学生探究新知识的兴趣,使教与学双方始终处于“活化”的状态。 二、唤起创新意识,激发创新激情是培养学生创新能力的重要 手段 教育理论认为:“教学的艺术不只在于传授本领,更在于激励、唤醒和鼓舞学生。”在计算机教学中培养学生的创新能力同样需要“激励、唤醒和鼓舞学生”。
3.5.5 FCB与文件目录 1 FCB OS管理文件时必须的控制信息的数据结构,文件存在的唯一标志, 四个部分:基本信息:名保护信息:密码位置信息:存储位置,长度使用信息:最迟使用者 2 文件目录 FCB的集合为文件目录,其被组织成为--》目录文件 一级目录结构,最简单, 二级:主文件和用户文件目录:用户名和指向用户目录的指针|文件名,指向具体要求位置的指针 多级:多层次分类文件体系,增加了灵活,适应典型为树型。可反映层次结构关系,还得保护和共享3.5.6 文件的使用 1工作目录当前目录,为提高效率,每用户有自己工作目录,先调入主存,且可随时改变 2 文件的使用一组命令专用于文件,目录的管理,目录管理(建立、删除)|文件控制(建立、删除)|文件存取命令(显示内容) 3 文件共享和安全指不同用户使用同一文件|文件的保密和保护,限制未受权用户使用 若两用户可同时打开文件存取则为动态文件共享 安全措施:常在系统及(口令),用户级(用户分类限定),目录级(操作权限)、文件级(只读、执行、隐藏)实施 3.6 作业管理 任务是作业调度和作业控制 1简介用户|系统角度:A:系统为完成一个用户的计算任务所做工作总和,每一步为作业步B:比程序更广泛的概念,由程序、数据和作业描述书组成,在批处理中,作业是抢内存的基本单位作业管理程序:OS中控制作业进入、执行和撤销的一组程序,可把作业步细化,用进程来实现 用户作业提交方式:联机|脱机 2 用户作业管理 1作业控制:A:联机输入:大多用于交互式系统中,外围设备速度远低于CPU,浪费CPU B:脱机输入;预输入,需一台低档计算机作为外围处理机,提高了主机资源利用率,且需要人式干预,灵活性差,无法直接提交紧急事务 2 作业状态及其转换:提交、收容、执行和完成4阶段 用各种终端,输入设备提交到辅存,全进入时为后备状态,(收容),OS建立JCB,作业控制块,其包含了作业主要信息,作业调度程序从后备中取一个调入主存,建立进程并分配资源,处于运行状态,完成时结果输出,回收所占资源 3 作业调度后备—》执行|执行—》完成须作业调度完成 1调度目标:4点:对所有作业公平,响应时间快(交互系统),周转(加权)时间快(批处理),高资源利用率 基于不同观点,会冲突。周转时间:提交到完成的时间加权:周转时/运行时反应时间:提交到处理器首次服务 2 调度算法:单批道:主要任务:合理有效实现作业间链接,提高利用率,减少人干预三种 先来先服务,最短作业优先法(忽略了等待时间),响应比高者优先(作业响应时间/运行时间,开销大),多道程序:优先级算法(照顾某些紧迫作业)|均衡调度算法(均衡使用资源,力求用户满意) 4 用户接口用户界面,用户与OS交互的途径和通道,即OS的接口|交比环境的控制方式,即操作环境
计算机技术工程领域(085211) 全日制专业学位硕士研究生培养方案 一、学科简介 本学科为计算机科学与技术学科的计算机技术专业硕士点,计算机科学与技术专业是我校信息学科的核心专业之一,计算机技术是以培养高素质的创新型工程技术人才为目的。本学科在多年的教学科研工作中,兼顾工程技术实践与理论研究,着力建设重实践、宽口径的特色专业,以校企联合为手段,为信息技术产业输送高层次的计算机专门人才。在应用技术方面跟踪国内外前沿方向,形成应用技术研究与实践、产学研结合的特色。 二、培养目标 计算机技术工程领域培养基础扎实、素质全面、工程实践能力强并具有一定创新能力的应用型、复合型高层次工程技术和工程管理人才,基本要求是: 1.拥护党的基本路线和方针政策、热爱祖国、遵纪守法。 2.具有良好的职业道德和敬业精神,以及科学严谨、求真务实的学习态度和工作作风。 3.掌握计算机技术领域坚实的基础知识和宽广的专业知识,具有承担工程技术或工程管理工作的能力,了解本领域的技术现状和发展趋势,能够运用先进的计算机技术方法和现代技术手段解决工程问题,具备运用先进的工程化方法、技术和工具从事软件分析、设计、开发、维护等工作的能力,以及工程项目的组织与管理能力、团队协作能力、技术创新能力和市场开拓能力。 4.掌握一门外语,具备良好的阅读、理解和撰写外文资料的能力。 5.身心健康。 三、培养方式 1.采用脱产培养方式,实行学分制。 2.教学过程重视运用研讨式授课、案例教学等灵活多样的教学方式。 3.课程学习与实习实践相结合,课程学习主要在校内完成,实习实践主要在实践基地完成。 4.实行校内外“双导师制”,由校内导师和行业专家共同承担实践教学和学
5.1 CPU同外设交换的信息有三种类型:数据信息、状态信息和控制信息。说明CPU是如何通过三种总线(地址总线、数据总线和控制总线)同外设交换这三种信息的。 外设接口一边通过CPU的三总线同CPU连接,一边通过三种信息:数据信息,控制信息和状态信息同外设连接,CPU通过外设接口同外设之间交换的信息就是这三种信息 5.2 简述查询传送方式的工作过程 读取外设的当前状态,如果外设处于“忙”或“未准备就绪”,则程序转回重复检测外设状态,如果外设处于“空”或“准备就绪”,则进行第一次数据传送 5.3简述中断传送方式的工作过程 在中断传送方式中,通常是在程序中安排好再某一时刻启动某一台外设,然后CPU继续执行其主程序,当外设完成数据传送的准备后,向CPU发送中断请求信号,在CPU可以响应中断的条件下,现行主程序被“中断”,转去执行“中断服务程序”,在“中断服务程序”中完成一次CPU与外设之间的数据传送,传送完成后仍返回被中断的主程序,从断点处继续执行。采用中断传送方式时,CPU从启动外设到外设就绪这段时间,一直在执行主程序 5.4 简述三种DMA传送方式的区别 (1)单字节传送方式:每次DMA传送只传送一个字节的数据,传送后释放总线,由CPU控制总线至少一个完整的总线周期。以后又是测试DMA请求线DREQ,若有效,再进入DMA周期。在这种方式中要注意:○1在DMA响应信号DACK有效前,DREQ必须保持有效;○2即使DREQ在传送过程中一直保持有效,在两次传送之间也必需释放总线。(2)成组传送方式:一个DMA请求可以传送一组信息,这一组信息的字节数由编程决定,只要在DACK有效之前DREQ保持有效即可。一旦DACK有效,不管DREQ是否有效,DMAC一直不放弃总线控制权,直到整个数组传送完。(3)请求传送方式:又称查询传送方式。该方式的传送类似于成组传送方式,但每传送一个字节后,DMAC就检测DREQ,若无效,则挂起;若有效,继续DMA传送,直到①一组信息传送结束;②外加信号强制DMAC中止操作。 5.5 简述DMA控制器与一般接口芯片的区别①能发出地址信息,对存储器寻址,并修改地址指针。DMAC 内部必须有能自动加1减1的地址寄存器;②能发出读、写控制信号,包括存储器访问信号和I/O访问信号。 5.6画出查询传送方式输出数 6.1 根据接口电路功能,简要说明I/O接口电路应包括哪些电路 据的流程图单 (1)实现CPU与外设之间的数据传送——数据端口 (2)在程序查询的I/O方式中,便于CPU与接口电路或外设之间用应答方式 来交换信息——控制命令寄存器和状态寄存器 (3)在中断传送的I/O方式中,必须提供各种中断控制功能——中断控制逻 辑 (4)具有选择接口电路中不同端口的功能——地址译码器 (5)能对地址译码器选中的端口实现读写操作——读写控制逻辑。 6.2 扼要说明8255A工作在方式0和方式1的区别 方式0可以工作于无条件传送方式,也可工作于查询传送(条件传送)方式,可由用户选择PCL和PCH中各一条线作为PA口和PB口的联络信号线,方式0不能工作于中断传送方式;方式1可以工作于查询传送方式和中断传送方式,芯片规定了PC口中6条线作为PA 口和PB口同外设之间的联络信号线以及同CPU之间的中断请求线。 6.3试说明8255A在方式1输入时的工作过程 当外设准备好数据,在传送数据的同时,送出一个选通信号STB,8255A的A口数据锁存器在STB,下降沿控制下降数据锁存。8255A向外设送出高电平的IBF,表示锁存数据已完成,暂时不要再传送数据 6.4 试说明8255A在方式1输出时的工作过程 当输出缓冲器满信号OBF为高电平时,CPU执行输出指令,CPU输出的数据送入8255AA口,并使INTR复位,OBF置为低电平,通知输出设备CPU已把数据输出到了8255A的A口,输出设备接到OBF信号有效后,发ACK有效,ACK下降沿将OBF置为1,ACK上升沿表示输出设备已从8255A指定端口取走数据,此时若INTE=1,则INTR被置为高电平,向CPU申请中断,CPU可采用中断方式输出下一个数据。CPU也可通过查询OBF信号,若OBF=1,CPU输出下一个数据给8255A,即用查询方式传送数据。 6.5 8255A的3个端口在使用时有什么区别 通常端口A或B作为输入输出的数据端口(端口A还可以作为双向数据端口),而端口C作为控制或状态信息
全国计算机技术与软件专业技术资格(水平)考试2007年下半年电子商务设计师上午试卷 (考试时间9 : 00~11 : 30 共150分钟) 1.在答题卡的指定位置上正确写入你的姓名和准考证号,并用正规2B 铅笔在你写入的准考证号下填涂准考证号。 2.本试卷的试题中共有75个空格,需要全部解答,每个空格1分,满分 75 分。 3.每个空格对应一个序号,有A、B、C、D四个选项,请选择一个最恰 当的选项作为解答,在答题卡相应序号下填涂该选项。 4.解答前务必阅读例题和答题卡上的例题填涂样式及填涂注意事项。解答 时用正规2B 铅笔正确填涂选项,如需修改,请用橡皮擦干净,否则会导致不能正确评分。 例题 ●2007年下半年全国计算机技术与软件专业技术资格(水平)考试日期是(88)月(89)日。 (88)A.12 B.11 C.10 D.9 (89)A.6 B.5 C.4 D.3 因为考试日期是“11月3日”,故(88)选B,(89)选D,应在答题卡序号88 下对 B 填涂,在序号89 下对 D 填涂(参看答题卡)。
●在指令系统的各种寻址方式中,获取操作数最快的方式是(1)。若操作数的地址包含在指令中,则属于(2)方式。 (1)A.直接寻址B.立即寻址C.寄存器寻址D.间接寻址 (2)A.直接寻址B.立即寻址C.寄存器寻址D.间接寻址 ●在Windows系统中,通过设置文件的(3),可以使其成为“隐藏”文件。 (3)A.类型B.格式C.属性D.状态 ●若文件系统允许不同用户的文件可以具有相同的文件名,则操作系统应采用(4)来实现。 (4)A.索引表B.索引文件C.指针D.多级目录 ●设有关系Students(学号,姓名,年龄,性别,系名,家庭住址),其中,属性“系名”是关系DEPT的主键,用户要求访问“家庭住址”的某个成分,如邮编、省、市、街道以及门牌号。关系Students的主键和外键分别是(5)。“家庭住址”是一个(6)属性。 (5)A.学号、家庭住址B.姓名、家庭住址 C.学号、系名D.姓名、系名 (6)A.简单B.复合C.多值D.派生 ●若某人持有盗版软件,但他本人确实不知道该软件是盗版的,则(7)承担侵权责任。 (7)A.应该由软件的持有者B.应由该软件的提供者 C.应该由软件的提供者和持有者共同D.该软件的提供者和持有者都不 ●(8)不属于知识产权的范围。 (8)A.地理标志权B.物权C.邻接权D.商业秘密权 ● W3C制定了同步多媒体集成语言规范,称为(9)规范。 (9)A.XML B.SMIL C.VRML D.SGML ●对同一段音乐可以选用MIDI格式或W A V格式来记录存储。以下叙述中,(10)是不正确的。 (10)A.W A V格式的音乐数据量比MIDI格式的音乐数据量大 B.记录演唱会实况不能采用MIDI格式的音乐数据 C.W A V格式的音乐数据没有体现音乐的曲谱信息 D.W A V格式的音乐数据和MIDI格式的音乐数据都能记录音乐波形信息
对于每一个步入信息时代的人来说,计算机都是一门必须掌握的技能,而作为计算机系的我们所要学习的正是这样一门在信息时代飞速发展起来的新兴技术。在我校计算机系相比其他熙来说只能算是一个青年,年轻虽然有时会意味着经验不足,但同时更代表着无限希望,无限活力,我希望可以在我卑微且短暂的生命之中有所作为,可以耕耘在计算机这一片沃土之上。 计算机专业在任何高效的发展中都有不可代替的基础作用,所以即使是不就读计算机专业的学生,计算机课程也是必须掌握的,作为计算机专业学生的我们必须对计算机有更专业而全面地认识,计算机的知识结构包括:计算机历史、网络、操作系统、语言、算法、数据、数据库、软件工程、安全等。全面了解计算机领域的专业知识、最新发展及应用,对今后要学习的主要知识、专业方向有一个基本了解,为后续课程构建一个基本知识框架,为以后学习和掌握专业知识,进行科学研究奠定基础。 21世纪逐渐向着全球信息化社会发展,一个国家的强大很大程度上取决于信息技术是否强大,计算机专业有着非常广阔的发展前景,中国的专业知识更大化的与外国的先进知识交融,计算机专业很独特,他为我们创造了一个虚拟的王国,在这里你可以充分发挥个人的能力,它在深度广度宽度上都有很宽的拓展空间,围绕硬件系统,大量软件系统被开
发,并深入应用。计算机技术逐渐向各个领域渗透,互联网的普及更推动着信息化社会的加速发展。我们处在一个物质精神都异常丰富的年代。而总有一天计算机技术将会覆盖全球,对于掌握了这些技术的我们应该有一种自豪感,因为计算机专业是这样一个富有生命力的学科。 计算机专业就业口径宽广,就业机会增多了,可这些岗位良莠不齐,很容易变成高不成低不就的状态,专业特色不明显导致竞争优势不强,所以对计算机专业的学生来说专业性很重要,因为可以选择的职业方向很多,计算机专业学生一定要有职业方向感,你职业的目标只能确定一个,这样才会凝聚起人生的全部合力。确定了职业目标,坚定信念、脚踏实地走一条道路,哪怕这条路崎岖不平,同行者寥寥无几,你只要甘于忍受孤独和寂寞,在诱人的岔路口仍不改初衷,就会苦尽甘来如愿以偿。计算机专业的人才培养模式有学术型人才,工程型人才,技术型人才,技能型人才4种,我们应该结合自身能力,为自己选择一个适合自己的专业方向。 计算机科学与技术专业是一个开放性,实效性很强的专业,计算机技术日新月异不断革新,教师要时刻的注意计算机各项技术的发展动态,并及时而巧妙的将其反映在课堂学习之中,计算机在很多行业中作为一个基础,比如自动化,机械设计等专业都是建立在计算机专业的基础上的,与其他学科相交融,才可以更好地运用于实际问题的解决之中。计
微型计算机技术孙德文 版课后习题答案全解 Document serial number【KKGB-LBS98YT-BS8CB-BSUT-BST108】
第1章 (略) 第2章 (略) 第3章 3. 1. 已知DS=091DH,SS=1E4AH,AX=1234H,BX=0024H,CX=5678H,BP=0024H, SI=0012H,DI=0032H,(09226H)=00F6H,(09228H)=1E40H,(1E4F6H)=091DH。 在以上给出的环境下,试问下列指令或指令段执行后的结果如何 (1)MOV CL,[BX+20H][SI]; (2)MOV[BP][DI],CX; (3)LEA BX,[BX+20H][SI] MOV AX,[BX+2]; (4)LDS SI,[BX][DI] MOV[SI],BX; (5)XCHG CX,[BX+32H] XCHG[BX+20H][SI],AX 解: (1)CL=[09226H]=F6H (2) [BP][DI]=[1E4F6H]=CX=5678H (3) BX=0056H; AX=[09228H]=1E40H (4) SI=[09226]=00F6H; [SI]=[1E4F6H]=BX=0024H (5) AX=5678H; [BX+20H][SI]=1234H 3. 2. 设,DS=1000H:SS=2000H,AX=1A2BH,BX=1200H,CX=339AH,BP=1200H, SP=1350H,SI=1354H,(1135OH)=OA5H,(11351H)=3CH,(11352H)=OFFH,(11353H)=26H,(11354H)=52H,(11355H)=0E7H,(126A4H)=9DH,(126A5H)=16H,(21350H)=88H,(21351H)=51H 下列各指令都在此环境下执行,在下列各小题的空格中填入相应各指令的执行结果。 (1)MOV AX,1352H AX= (2)MOV AX,[1352H] AX= (3)MOV 0150H[BX],CH (11350H)=,(11351H)=
计算机技术的应用与发展 一、概述 随着全球信息化、电子化等相关产业突飞猛进的发展,计算机为我们展示了科学技术高速发展所带来的诱人前景,计算机网络的发展也是一场新的信息技术革命。以信息技术为主的一大批相关技术,如微电子、激光、生物、空间、海洋工程等技术以及新材料、新能源技术都在这一过程中获得巨大发展,进而使科学技术作为第一生产力的地位比以往更为突出和重要,逐渐上升为一种独立的力量进入物质生产过程,并成为决定性要素。而信息作为社会经济、科技赖以发展的重要资源,其开发使用也因网络而变得更为容易。网络使得国家经济决策建立在及时、准确和科学的信息基础上,使国民经济总体水平得以大幅度提高。 21世纪是人类文明发展史上的一个重要世纪,是科学技术快速发展的世纪。网络改变着人们的生活方式,随着计算机技术和通信技术各自的进步,以及社会对于将计算机结成网络以实现资源共享的要求日益增长,将成为社会的强大物质技术基础。计算机技术的日新月异和科学技术的不断进步,社会生活各个层面的深层次变化作深刻的理解和清醒的认识,这不仅是当今人类所面临的一大课题,也是社会科学工作者责无旁贷的使命。 二、计算机技术的应用 (一)计算机系统技术 计算机系统是计算机作为一个完整系统所运用的技术,主要有系统结构技术、系统管理技术、系统维护技术和系统应用技术等。 系统结构技术的作用是使计算机系统获得良好的解题效率和合理的性能价格比。系统的管理由操作系统实现的,以提高机器的吞吐能力、解题时效,便利操作使用,改善系统的可靠性,降低算题费用等。 (二)计算机技术的应用 计算机技术不断发展,从以大型机为主的时代,走进计算机时代,也正迈向多媒体和信息高速公路的时代。目前多媒体技术正向着高分辨率、高速度、高维数、高智能和标准化发展,其中不少方面取得了新的进展,开始进人实用化阶段。世界各地的人们可以“见面开会”、商讨同题、洽谈合作;所谓交互式多媒体是指
计算机专业考研哪些方向比较好 1、计算机应用技术 研究方向:计算机网络、实时计算机应用、CIMS、计算机图形学、并行计算、网络信息安全、数据库、情感计算、数据挖掘、分布式计算、知识工程、计算机视觉、自动推理、机器学习、草图理解、网络性能分析与协议设计、网络管理与安全、计算机图形学、信息可视化、基于GPU的高性能计算、复杂系统(应急、物流、海洋)领域工程、基于SOA的空间信息共享与业务协同、语义搜索引擎、自然语言处理、机器翻译、搜索引擎、空中交通信息系统与控制、民航信息与决策支持系统、智能交通系统理论与技术等。 专业特点:计算机应用技术是针对社会与各种企事业单位的信息化需求,通过对计算机软硬件与网络技术的选择、应用和集成,对信息系统进行需求分析、规划和设计,提供与实施技术与解决方案,创建优化的信息系统,并对其运行实行有效的技术维护和管理的学科。 培养这方面人才所涉及的知识面包括:数学与信息技术基础、程序设计基础、系统平台技术、计算机网络、信息管理与安全、人机交互、集成程序开发、系统架构与集成、Web与数字媒体技术、工程实施、职业操守等。培养目标是为企事业单位和政府机构提供首席信息官及承担信息化建设核心任务的人才,并提供为IT企业提供系统分析人才。 科研状况:本专业是天津市第一个计算机类博士点,主要从事计算机技术在其它领域应用中核心技术问题研究及相关信息系统开发。近年来在计算机集成制造(CIMS)、计算机辅助教学、虚拟现实技术应用、计算机工业控制、电子商务等方向承担国家863项目及重大项目、国家自然科学基金十余项。承担省部级及横向科研课题近百项。为国家和天津市的信息化建设做出了重要贡献。 近几年报考简况:本专业从80年代初开始招生,至今已为国家培养出硕士学位研究生300多名。近年来,报考人数和录取名额逐年同步增加。 硕士期间主要课程及论文要求:主要课程:高等计算机网络、计算理论、排队论及在计算机中的应用、应用组合数学、软件体系结构、面向对象方法学、分布式计算机系统、并行计算、高级计算机图形学、高级人工智能、模式识别与理解、机器学习、密码学与信息安全、统一建模语言。 论文要求:论文选题涉及计算机在各领域应用的理论研究、尖端技术开发、以及在国民经济各个领域的应用研究。论文应能全面反映本学科发展动态、具有科学性、先进性和一定的创新性。对于理论研究课题,要求达到较高的理论水平和创新;对于系统设计、系统开发及系统应用课题,要求指导理论正确,实现技术先进,设计新颖,所设计的系统应能付诸实现、具有实际应用价值并能够带来明显的社会经济效益。 就业方向:本专业培养的研究生具有坚实的计算机科学与技术的理论基础,全面掌握计算机应用领域的理论和工程方法,能很好地胜任高等院校、科研院所、大型企事业单位、高新技术产业等的教学、科研、系统设计、产品开发、应用系统集成等工作。 2、计算机软件与理论 研究方向:计算理论、算法理论;软件工程、中间件、智能软件、计算环境;并行计算、网格计算、普及计算;密码学、信息安全、数据理论;图形图象算法、可视化方法;人工智能应用基础;理论计算机科学其他方向
1.1微处理器、微型计算机和微型计算机系统三者之间有什么不同? 答:①微处理器是微型计算机的核心,是微型计算机的一部分。它是集成在一块芯片上的CPU,由运算器和控制器组成。 ②微型计算机包括微处理器、存储器、I/O接口和系统总线,是微型计算机系统的主体。 ③微型计算机系统包括微型计算机、外设及系统软件三部分。 1.2CPU在内部结构上由哪几部分组成?CPU应具备哪些主要功能? 答:1.CPU在内部结构上由以下几部分组成: ①算术逻辑部件(ALU); ②累加器和通用寄存器组; ③程序计数器(指令指针)、指令寄存器和译码器; ④时序和控制部件。 2.CPU应具备以下主要功能: ①可以进行算术和逻辑运算; ②可保存少量数据; ③能对指令进行译码并执行规定的动作; ④能和存储器、外设交换数据; ⑤提供整个系统所需要的定时和控制; ⑥可以响应其他部件发来的中断请求。 1.3累加器和其他通用寄存器相比,有何不同? 答:许多指令的执行过程以累加器为中心;输入/输出指令一般也以累加器来完成。 1.4微处理器的控制信号有哪两类? 答:一类是通过对指令的译码,由CPU内部产生的。这些信号由CPU送到存储器、I/O接口电路和其他部件。另一类是微型机系统的其他部件送到CPU的。通常用来向CPU发出请求。 如中断请求、总线请求等。 1.5微型计算机采用总线结构有什么优点? 答:首先是系统中各功能部件之间的相互关系变为各个部件面向总线的单一关系。其次是一个部件只要符合总线标准,就可以连接到采用这种总线标准的系统中,使系统功能得到扩充。 1.6数据总线和地址总线在结构上有什么不同之处?如果一个系统的数据和地址合用一套总线或 者合用部分总线,那么,要靠什么来区分地址或数据? 答:1.数据总线是双向三态;地址总线是单向输出三态。 2.数据和地址复用时,必须有一个地址选通信号来区分该总线上输出的是地址还是数据。 1.7控制总线传输的信号大致有哪几种? 答:包括CPU送往存储器和I/O接口的控制信号,如读信号、写信号、中断响应信号、存储器和I/O接口区分信号等。还包括其他部件送到CPU的信号,如时钟信号、中断请求信号、 准备就绪信号等。 2.1总线接口部件有哪些功能?请逐一进行说明。 答:1.总线接口部件的功能是负责与存储器、I/O端口传送数据。 2.具体讲:①总线接口部件要从内存取指令送到指令队列; ② CPU执行指令时,总线接口部件要配合执行部件从指定的内存单元或者外设端口中取数据,将数据传送给执行部件,或者把执行部件的操作结果传送到指定的内存单元或外设端口中。 2.28086的总线接口部件由哪几部分组成?答:4个段地址寄存器CS、DS、ES、SS;16位的指令 指针寄存器IP;20位的地址加法器;6字节的指令队列。 2.38086的执行部件有什么功能?由哪几部分组成? 答:1.8086的执行部件的功能是负责指令的执行。2.4个通用寄存器AX、BX、CX、DX;4个专用寄存器BP、SP、SI、DI;标志寄存器FLAGS和算术逻辑单元ALU。 2.4状态标志和控制标志有何不同?程序中是怎样利用这两类标志的?8086的状态标志和控制标 志分别有哪些? 答:1.不同之处在于:状态标志由前面指令执行操作的结果对状态标志产生影响,即前面指令执行操作的结果决定状态标志的值。控制标志是人为设置的。
《计算机技术在建筑工程中的应用浅论》 【摘要】科学科学技术的发展,促使计算机技术突飞猛进,计算机技术已渗透 到经济社会的各行各业,建筑工程当然也不例外。从某种意义上说,建筑工程技术 的提高与计算机技术的广泛应用直接有关。 【关键词】信息技术;施工管理信息系统;综合竞争力 科学技术的发展,促使计算机技术突飞猛进,计算机技术已渗透到经济社会的各 行各业,建筑工程当然也不例外。从某种意义上说,建筑工程技术的提高与计算机 技术的广泛应用直接有关。 1 信息技术在建筑施工管理中的应用 在当今这个信息时代,所谓信息技术,就是指计算机技术。建筑工程作为一个复 杂的系统工程,很多工作,特别是施工管理工作单靠人工去完成是很困难的;建筑 业应用计算机技术是从工程结构分析和计算开始的,至上世纪80年代,才逐步扩展 到区域规划、建筑cad设计、工程造价计算、钢筋计算、物资台帐管理、进度计划 网络制订及经营管理程序系统等方面,到了90年代,又扩展到工程量计算、深基坑 支护、高层建筑垂直度测量、施工现场的cad等。具体来说,信息技术在施工管理 中的下列几方面是大有作为的。 1.1 投标 工程量计算、投标标书制作,运用计算机技术,既可提高效率,又能提高准确率。 1.2 施工组织 制订施工组织计划时,施工平面布置、进度计划网络图、关键工序施工方案、钢 筋翻样、模板及其支撑系统设计和计算、深基坑支护方案的设计和计算等,均可由 计算机相关软件去完成,既好又快。 1.3 控制 建筑工程的预决算、成本控制、财务管理、质量安全管理、施工现场适时监控、 工程进度统计报表等,也可由信息技术来完成。 1.4 资源管理 包括人力资源、建筑材料和构配件、机具设备管理,施工合同管理、图纸和技术 资料管理等,更必须用相关软件才能准确、高效地给予妥善解决。 总而言之,随着建筑施工企业市场竞争的加剧,施工企业急需利用信息技术来加 强自身的科学管理,努力降低成本,提高经济效益,提升企业综合竞争力,使企业 在日趋激烈的市场竞争中立于不败之地。 2 计算机技术在混凝土质量检测中的应用 随着基本建设投资规模不断扩大,对工程质量也提出了越来越高的要求。在工程 项目的质量监督与控制中,混凝土的质量检测与控制是其中最重要的一环。应用计 算机技术是促进建筑业科技进步的重要手段;在建材质量检测中推广应用计算机技术,将对提高建筑产品的质量、经济和环境效益起到重要作用。当前,计算机技术 应用于混凝土质量检测中,已出现了一批用于试验管理和报表打印的计算机软件。 例如:清华大学土木工程系与中建一局四公司合作开发的试验室管理软件tziabs10,主要用于建筑材料检测试验室的管理。 该系统包括建筑企业一级试验室所应承担的所有检测项目,具有料质量检测和配 合比设计数据的录入、检验结论和试验报告的生成、查询、统计和用户权限管理等 功能,并可在网络上实现信息资源共享。 3 计算机技术在建设工程监理中的应用
全国计算机技术与软件专业技术资格(水平)考试历年试题全国计算机技术与软件专业技术资格(水平)考试 2004年下半年网络工程师上午试卷 ●内存按字节编址,地址从A4000H到CBFFFH,共有(1)个字节。若用存储容量为32K×8bit的存储芯片构成该内存,至少需要(2)片。 (1)A.80K B.96K C.160K D.192K (2)A.2 B.5 C.8 D.10 试题解析: CBFFFH - A4000H + 1 = 28000H = 160K。 160K / 32K = 5。 答案:(1)C (2)B ●中断响应时间是指(3)。 (3)A.从中断处理开始到中断处理结束所用的时间 B.从发出中断请求到中断处理结束所用的时间 C.从发出中断请求到进入中断处理所用的时间 D.从中断处理结束到再次中断请求的时间 试题解析: 中断处理过程分为两个阶段:中断响应过程和中断服务过程。中断响应时间是中断响应过程所用的时间,即从发出中断请求到进入中断处理所用的时间。 答案:C ●若指令流水线把一条指令分为取指、分析和执行三部分,且三部分的时间分别是t 取指=2ns,t分析=2ns,t执行=1ns。则100条指令全部执行完毕需(4)ns。 (4)A.163 B.183 C.193 D.203 试题解析: 取指 分析执行 取指 分析执行 分析执行 取指
100条指令的执行时间=(2 * 100)+3=203。 答案:D ●在单指令流多数据流计算机(SIMD)中,各处理单元必须(5)。 (5)A.以同步方式,在同一时间内执行不同的指令 B.以同步方式,在同一时间内执行同一条指令 C.以异步方式,在同一时间内执行不同的指令 D.以异步方式,在同一时间内执行同一条指令 试题解析: SIMD(Single Instruction Multiple Datastream,单指令流多数据流):同一条指令控制多个处理器的运行。在这种计算机中有多个处理单元,但只有一个控制部件,所有处理单元以同步方式,在同一时刻执行同一条指令,处理不同的数据。 答案:B ●单个磁头在向盘片的磁性涂层上写入数据时,是以(6)方式写入的。 (6)A.并行B.并-串行C.串行D.串-并行 试题解析: 常识。 答案:C ●容量为64块的Cache采用组相联方式映像,字块大小为128个字,每4块为一组。若主存容量为4096块,且以字编址,那么主存地址应为(7)位,主存区号应为(8)位。 (7)A.16 B.17 C.18 D.19 (8)A.5 B.6 C.7 D.8 试题解析: 以字编址,字块大小为128个字,容量为4096块主存,则128×4096=219,主存地址为19位; 由于采用组相联方式映像,Cache容量为64块,则主存区数=4096/64=64=26,主存区号为6位。 答案:(7)D (8)B ●软件开发中的瀑布模型典型地刻画了软件生存周期的阶段划分,与其最相适应的软件开发方法是(9)。 (9)A.构件化方法B.结构化方法 C.面向对象方法D.快速原型方法 试题解析:
计算机技术专业研究生培养方案 (专业代码:085211) 一、培养目标 计算机技术领域重点研究如何扩展计算机系统的功能和发挥计算机系统在各学科、各类工程、人类生活和工作中的作用。计算机技术是信息社会中的核心技术,也是实现现代化的关键技术之一。 计算机技术工程硕士的培养目标是面向国民经济信息化建设和发展的需要、面向企事业单位对计算机技术人才的需求,培养高层次实用型、复合型计算机技术和计算机工程管理人才。具体要求是: 1. 计算机技术工程硕士专业学位获得者应拥护党的基本路线和方针、政策;热爱祖国,遵纪守法,具有良好的职业道德和创业精神,具有科学严谨和求真务实的学习态度和工作作风,身心健康。 2. 计算机技术工程硕士专业学位获得者应掌握计算机领域的基础理论、先进技术方法和现代技术手段,了解本领域的技术现状和发展趋势;具有很强的工程实践能力,具备运用先进的工程化方法、技术和工具从事数据分析、软件设计、系统开发和维护等工作的能力,以及工程项目的组织与管理能力、团队协作能力、技术创新能力和市场开拓能力。 3. 掌握一门外语,具备良好的阅读、理解和撰写外语资料的能力和进行国际化交流的能力。 二、学习方式及年限 采用全日制学习方式,学习年限一般为3年。 三、培养方式 采用课程学习、实践环节和学位论文相结合的培养方式。课程设置厚基础理论、重实际应用、博前沿知识,着重突出专业实践类课程和工程实践类课程。 专业实践环节是计算机技术工程硕士研究生培养中的重要环节,鼓励研究生到企业实习,完成必要的技术方案设计、项目开发与管理等工作,可采用集中实践与分段实践
相结合的方式。计算机技术工程硕士研究生在学期间,必须保证不少于半年的校外专业实践。 学位论文选题应来源于工程实际或具有明确的工程技术背景。 硕士生的培养,实行双导师制,其中一位导师来自培养单位,另一位导师来自企业的与本领域相关的专家。也可以根据学生的论文研究方向,成立指导小组。采取以导师为主、导师与指导小组集体培养相结合的方式。培养采用系统理论学习、进行科学研究、参加学术活动和社会实践活动相结合的办法。既要使硕士生牢固掌握基础理论和专业知识,又要培养硕士生具有从事科学研究、高校教学工作的能力。 硕士生的指导教师由学术水平较高,在研究工作中有一定成就的教授、副教授担任。导师要教书育人,为人师表,全面关心研究生的成长,及时给予指导。 指导小组应对研究生的培养质量全面负责,其主要职责是:(1)参与制定本专业研究生培养方案及研究生个人培养计划;(2)审核学位课程的命题及评分结果;(3)负责对研究生进行中期考核,对硕士学位论文质量和进展情况进行检查;(4)协助组织学位论文答辩。 四、课程设置 课程学习和实践环节实行学分制。课程设置参见课程设置表,总学分数不少于32学分,具体要求如下: 1. 公共课程(政治理论、外语等),要求修满4学分; 2. 学科基础类课程(数学类课程等),要求修满6学分; 3. 专业基础类课程,要求修满6学分; 4. 选修课程,至少修满8学分; 5. 实践教学,要求修满8学分。 五、中期考核 1.考核内容:研究生中期考核要求认真填写《研究生中期考核登记表》,学院对研究生的政治思想、课程学习、科研和教学能力等各个培养环节进行全面、综合测评。 (1)政治思想品德、学习态度评定:研究生要认真做思想小结,并认真填写好中期考核表的自我总结。
1.计算机系统由计算机硬件系统和计算机软件系统组成。 计算机软件系统:系统软件(标准程序库+语言处理程序+操作系统+数据库管理系统+系统服务程序等)+应用软件 计算机硬件系统=主机(CPU+主存)+外设(I/O设备) CPU从五大部件而言由运算器和控制器组成,其核心部件是算术逻辑运算单元ALU和控制单元CU,其构成还有寄存器组和累加器。 当前微机CPU的制造工艺有180nm-->130nm-->90nm-->65nm-->45nm-->32nm-->22nm(最新). 当前微型机的CPU的字长从:8位-->16位-->32位-->64位(主流). 计算机芯片行业的摩尔定律:集成电路芯片上所集成的电路的数目,每隔18个月就翻一番;(引申:微处理器的性能每隔18个月提高一倍,而价格下降一半。用一个美元所能买到的电脑性能,每隔18个月翻两番。) 微型机的主要特点是:体积小重量轻、价格低廉、可靠性高结构灵活、应用面广. 微型机的性能指标:CPU位数,CPU主频,内存容量和速度,硬盘容量等. 衡量CPU性能指标:CPU位数,CPU主频,CPU物理核心数,制造工艺,缓存速度级数容量 2.用户用高级语言编写的源程序需要经过翻译程序将其翻译为机器语言程序。 翻译程序有两种:编译程序+解释程序。 机器语言程序由该机器的指令系统中的指令序列组成。可以直接被机器硬件所识别和执行。 3.现在的计算机主要是以运算器为中心的诺依曼机,其原理为冯.诺依曼原理. 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同等地位存放在存储器中,可按地址访问; 指令和数据均采用二进制; 指令由操作码和地址码组成,操作码表示操作的性质,地址码表示操作数在存储器中的位置; 指令在存储器按顺序存放。
第一章计算机网络基础知识习题答案 整理人:夏海生苏磊 一、填空题 1、分布在不同地理位置,具有独立功能通信线路和设备通信资源共享 2、资源与服务控制资源与服务; 3、硬件; 4、通信子网; 5、介质; 6、通信设备传输; 7、C/S 网络; 8、对等网模式; 9、语法语义时序;10、系统软件;11、资源通信;12、局域网广域网;13、C/S;14、星型树型;15、环型;16、中心节点;17、点线;18、双绞线双绞线; 19、网络管理软件客户端软件;20、对等网;21、物理媒体有线网络;22、体系结构;23、7 4;24 2;25、接口;26、网络应用服务;27、数据通信数据通信;28、并行;29、全双工;30、基带传输;31、频带传输调制解调; 32、信号;33、传输速率传输速率;34、多路复用;35、数据传输链路拆除;36、专用的物理链路储存;37、链路不同;38、逻辑链路;39、链路建立数据传输链路拆除;40、虚电路 二、选择题 1-5、AC B D B D 6-10、D B C B B 11-15、D D C A C 16-20、A ABD ABD B D 三、简答题 1、计算机网络的内涵是什么? 答:计算机网络是将分布在不同地理位置、具有独立功能的计算机系统,利用通信线路和设备,在网络协议和网络软件的支持下相互连接起来,进行数据通信,进而实现资源共享的系统。 2、计算机网络有哪些功能? 答:计算机网络最基本的功能是资源共享和数据通信,除此之外还有负载均衡、分布式处理和提高系统安全性和可靠性。 3、简述计算机网络系统的组成。 答:计算机网络的系统组成主要包括计算机系统、数据通信系统、网络软件等部分,其中网络软件根据软件的功能可分为网络系统软件和网络应用软件两大主类。 4、什么是通信子网,什么是资源子网,它们的功能是分别是什么? 答:通信子网是计算机网络中实现网络通信功能的设备(网卡、集线器、交换机)、通信线路(传输介质)和相关软件的集合,主要负责数据传输和转发等通信处理工作。 资源子网是计算机网络中实现资源共享功能的设备及其软件的集合,是面向用户的部分,它负责整个网络的数据处理,向网络用户提供各种网络资源和网络服务。 5、计算机网络发展经历了哪几个阶段? 答:计算机网络发展经历了面向终端的计算机网络、计算机通信网络、计算机互联网络和高速互联网络四个阶段。 6、说明计算机网络的发展趋势。