当前位置:文档之家› OrCAD Capture CIS原理图设计教程

OrCAD Capture CIS原理图设计教程

OrCAD Capture CIS原理图设计教程
OrCAD Capture CIS原理图设计教程

OrCAD Capture CIS 原理图设计教程

目录

第1章概述 (4)

1.1原理图设计基本过程 (4)

1.2原理图编辑窗口 (6)

1.2.1主命令菜单 (6)

1.2.2工具栏 (11)

1.3本章小结 (13)

第2章原理图绘制 (14)

2.1添加元件库及放置元件 (14)

2.1.1添加元件库 (14)

2.1.2放置普通元器件 (16)

2.1.3放置电源和地 (17)

2.1.4元件的基本操作 (17)

2.2创建电气连接 (18)

2.2.1在同一个页面创建电气互联 (18)

2.2.2在不同页面之间创建电气互联 (19)

2.2.3使用总线创建连接 (20)

2.3原理图绘制的其它操作 (21)

2.3.1放置文本 (21)

2.3.2放置图形 (22)

2.4打印原理图 (22)

2.4.1原理图页的相关操作 (22)

2.4.2原理图设置及打印 (22)

2.5本章小结 (24)

第3章原理图的后处理 (25)

3.1检验原理图 (25)

3.1.1原理图初步检查 (25)

3.1.2设计规则检查 (26)

3.2原理图的添加修改 (27)

3.2.1批量替换 (28)

3.2.2批量更新 (28)

3.2.3元器件编号 (28)

3.3添加封装属性 (32)

3.3.1单个添加 (32)

3.3.2批量添加 (33)

3.4生成网表与元件清单 (34)

3.4.1生成网表 (34)

3.4.2生成元件清单 (36)

3.5单元小结 (38)

第4章层电路设计 (39)

4.1拼接式电路 (39)

4.2分层式电路结构 (39)

4.3简单分层式电路图的绘制 (39)

4.4复合分层式电路图的绘制 (44)

4.5本章小结 (44)

第5章元件和元件库 (45)

5.1元件库及普通元件的创建 (45)

5.2分裂元件的创建及使用 (50)

5.2.1创建Homogeneous类型元件 (50)

5.2.2创建Heterogeneous类型元件 (51)

5.2.3使用分裂元件 (52)

5.3使用电子数据表创建零件 (53)

5.4修改元器件 (54)

5.5本章小结 (55)

第1章概述

OrCAD软件模块原是OrCAD公司的产品,后被Caence公司收购集成到Cadence SPB系列软件包中。它以其强大的原理图设计功能著称,其原理图设计使用非常方便,是板级电路设计领域使用最多的原理图设计软件。

1.1原理图设计基本过程

用OrCAD绘制原理图的基本过称包括如下5个步骤:

1.打开OrCAD软件

单击桌面上的图标,启动OrCAD Capture CIS。在弹出的Cadence Product Choices对话框中选择OrCAD Capture CIS选项,单击OK打开程序界面。

2.新建设计项目

选择File-New-Project选项,弹出New Project对话框。在这里需要进行三项设置:在Name文本框中输入工程名称;在工程类型中选择Schematic原理图设计;单击Browe选择工程存储路径。设置好后单击OK,显示OrCAD界面。

打开的OrCAD界面有两个子窗口:工程管理窗口和原理图编辑窗口。将子窗口最大化,这时,单击子窗口上方的小标签就可方便的切换所有打开的窗口。

在工程管理器中,project.dsn是数据库文件,它包括SCHEMATIC1和Design Cache两个文件夹。SCHEMATIC1文件夹中保存原理图的各个页面,PAGE1就是创建工程后默认在此文件夹中创建的一个新页面,双击PAGE1即可打开它的原理图编辑页面;在原理图编辑窗口放置元件后,Design Cache文件夹中就会自动出现该元件的名称路径等信息,这时数据库中的元件缓存,利用该缓存能够对整个设计中的某种元件进行批量替换或更新,使用非常方便。

3.绘制原理图

电路图的绘制和修改主要是在原理图编辑窗口完成的,具体的操作方法将在后面的章节作详细的介绍。

4.原理图的后处理

电路图绘制完成以后,还需要进行包括元器件自动编号、设计规则检查、统计报表输出和生成网表等各种后处理。

5.设计文件的保存

1.2原理图编辑窗口

OrCAD的原理图编辑窗口是一个典型的Windows窗口。它包括标题栏,主菜单区、基本工具栏、绘图专用工具栏、工作区和最底部的状态栏。

1.2.1主命令菜单

1.File菜单

New/ Open—新建/打开设计项目、电路设计、元器件库等。

Close/ Save—关闭/保存当前原理图。

Export Selection—将当前电路中选中的单元存入库文件

Import Selection—从存放单元电路的文件中调入需要的单元。

Print Preview/Print/Print Setup/Print Area—电路图打印

Import Design—将EDIF格式、PDIF格式和该版本以前的PSpice软件绘制的电路图转换为OrCAD能接受的数据格式。

Export Design—将OrCAD绘制的电路图转化为通用的EDIF格式或DXF格式。

Exit—退出Capture CIS软件。

位于Exit子命令前面的几项按先后顺序列出了软件曾经打开的文件名称,点击文件名即可打开相应的文件。

2.Edit菜单

Undo—使刚刚执行的命令无效

Redo—重新执行刚刚由undo废除的命令

Repeat—再次执行刚刚执行过的命令

Cut/Copy/Paste/Delete—剪切/复制/粘贴/删除

Select All—全选

Properties—修改元器件属性参数

Link Database Part—调用软件中的联网元器件信息管理系统

Part—修改元器件符号

Mirror/Rotate—镜像/旋转

Find/Global Replace—查找/元件替换

Add Part To Group—将元件添加到组

Remove Part From Group—在组中将某元件移除

3.View菜单

Ascend Hierarchy—显示当前电路层的上一层电路图

Descend Hierarchy—显示当前电路层的下一层电路图

Synchronize Up/Down/Across—在不同层的电路图中同步向上/向下/穿过Go To—根据用户指定的坐标值、电路图分区号或标签名,指定光标位置Zoom—以不同倍率显示电路图

Toolbar/Status Bar—窗口中是否显示工具栏和状态栏

Grid/ Grid References—是否显示坐标网格点和图幅分区

Selection Filter—选择过滤器

Previout page/next page—上一个原理图文件/下一个原理图文件

Database part—在屏幕上显示CIS模块窗口

Variant View Mode—查看某个变量的视图

4.Tools菜单

Customize—控制各种工具栏在窗口中的显示,添加新的工具栏

5.Place菜单

Part—调用库中元器件

Database Part—调用Internet上元器件

Wire/Bus/Junction/Bus Entry—绘制连线、总线、电连接节点、总线引入线Net Alias—为节点命名

Power/Ground—绘制电源/地

Off-Page Connector—绘制端口连接符

Hierarchical Block—绘制子电路框图

Hierarchical Port/Pin—绘制分层式电路框图中的端口信号标识符、子电路框图引出端

No Connect—绘制浮置引线标志

Title Block—绘制图纸标题框

Bookmark—在图纸中设置标签

Text—添加字符串

Line/Rectangle/Ellipse/Arc/ Ellipse Arc/Bezier Curve/Polyline—绘制直线段、矩形、椭圆、弧形、椭圆弧、自由曲线、折线

Picture/OleObject—插入图片、对象

6.Macro菜单

Configure—配置当前绘图过程中采用的宏,包括新建需要的宏

Play—运行一个宏

Record—将用户指定的一系列绘图动作记录下来,生成一个宏供以后调用7.Accessories菜单

在OrCAD软件系统发展的过程中,还开发了一些扩展Capture功能的配套软件,例如生成特定格式的电连接网表等。如果配置了这些软件,将以子命令的形式出现在这里。

8.Options菜单

Preference—设置软件运行时的有关参数,包括各个电路元素的显示颜色、坐标网格的显示防护四、放大或缩小显示电路图时的控制方式、电路元素或单元的选中要求、文本编辑时有关参数的设置等。这些参数设置决定了Capture如见启动后的工作环境,设置结果将存放在CAPTURE.INI文件中。

Design Template—设置与电路设计有关的参数,如图纸幅面、电路图中采用的字体、图纸标题栏、网格显示等。设置的参数只影响新的电路设计。

Autobackup—自动备份设置

Schematic Page Properties—设置与图纸页有关的参数,包括图纸大小、坐标网格点等。设置的参数只影响当前绘制的图纸页面。

CIS Configuration—配置元器件信息管理系统

CIS Preferences—扩展元器件信息管理系统连接

9.Window菜单

New Window—生成一个与当前处于激活状态的窗口完全相同的窗口,包括窗口中显示的内容

Cascade—将多个窗口以层次方式排列。屏幕上显示出排在最前面的窗口中的全部内容,其余窗口只显示出标题栏。

Tile Horizontally/Vertically—将多个窗口上下或左右排列,每个窗口的内容均显示可见。

Arrange Icons—如果已有多个最小化的窗口图标,不过这些图标位于屏幕上的什么位置,执行此命令后将依次排在窗口的最底部。

最后带有编号的几项是在屏幕上已打开的窗口名称。其中编号左侧带有对号的是当前处于激活状态的窗口。点击某个带编号的窗口名,将使该窗口成为激活窗口。

10.Help菜单

OrCAD Capture CIS Help—帮助

What’s New—解释Capture和CIS的含义

Known Problems and Solutions—已知的问题和解决方式

Web Resources—给出与OrCAD有关的网址

Learning OrCAD Capture CIS—提供一套如何使用软件的教程

Documentation—证明文件

About OrCAD Capture CIS—关于OrCAD Capture CIS的版本介绍

1.2.2工具栏

为了方便用户,Capture软件为每个窗口中常用的子命令安排工具按钮,包括基本工具栏,绘图工具栏,仿真工具栏,FPGA工具栏,CIS工具栏,元件信

息管理工具栏,封装视图工具栏,搜索工具栏等。下面介绍几种我们常用到的工具栏:

1.最基本的设计工具栏

2.有关视图与电路图的设计工具栏

3.绘图工具栏—电路图

4.绘图工具栏—图形文字

5.搜索工具栏

如需在原理图中搜索某一个特定的元素,如元件、网络或一个DRC标记,只需在工具栏中的搜索框中输入要查找的元素名称,按下回车便开始搜索。如果需要限定搜索的元素类型,单击如图向下的小箭头,就可在其下拉列表中选择。

搜索完毕后自动打开搜索列表,双击对应的元素,即可在原理图中定位该元

素并高亮显示。

1.3本章小结

本章首先简单概括了用OrCAD设计原理图的过程,然后详细介绍了OrCAD Capture CIS软件用户界面中常用组成部分的各项功能。

第2章原理图绘制

熟悉了OrCAD的用户界面,就可以简单的运用软件进行原理图设计了。设计原理图的方法如下图所示,其中对于工程的新建在上一章节已经介绍,在此不作赘述,本章重点讲述怎样初步绘制并打印原理图。

原理图后处理

2.1添加元件库及放置元件

2.1.1添加元件库

在新建的工程中打开原理图页面,单击绘图工具栏中的放置元件按钮,弹出如图所示Place Part对话框。

单击库文件显示区右上方的添加库文件按钮,出现库文件浏览对话框。

选择合适的路径,选择要添加的元件库,单击打开按钮,窗口对话框自动返回,只是库文件显示区中多了新添加的元件库。如果要删除已添加的库,只需在

库文件列表中选择它,然后点击即可。将库添加后就可以选择需要的元器件类型了,也就是我们经常使用的查库法。

2.1.2放置普通元器件

在Part下方的文本框中输入要放置元件的名称,随着字母的输入,系统会自动过滤出相符的元器件。找到要放置的元件,双击元件在Part List列表中的名称,元件就会附着在光标上,单击将元件放在工作区域合适的位置上。

如果不知道元器件在那个库中,可以用元器件搜索法。例如想查找名称首字母为C的元器件,则在Search For后的文本框中输入“C*”,点击回车后,Library 列表框中会出现所有符合此条件的元件名称和该元件所在的库。

找到目标元件并双击,元件便会附着在鼠标上等待放置。与此同时,该元件及其所在的库也会自动添加到Place Part窗口中相应的列表上。

2.1.3放置电源和地

单击绘图工具栏中的电源按钮,弹出Place Power对话框。选择合适的电源图形,在Name文本框中输入名称,单击OK按钮,电源图形附着在鼠标上。

然后单击合适位置放置。单击放置地按钮也同样会弹出此窗口,其放置方法与上类似。

2.1.4元件的基本操作

1.选择元件

1)选择单个元件:单击

2)选择多个元件:按住Ctrl逐个单击

3)选择区域内的所有元件:框选

4)选择多个区域内的所有元件:按住Ctrl逐个框选

2.移动元件

选中元件后直接拖动。元件移动默认是带着连接拖动,如果想切断电气连接,则按住Alt拖动。

3.旋转元件

选中元件后按快捷键R,或选择Edit-Rotate选项。旋转会切断电气连接,旋转命令有时不起作用,通常发生在页边上没有足够空间的情况。

4.镜像翻转元件

选中元件后按快捷键H水平翻转,V垂直翻转,或点击Edit-Mirror选项选择。文本和位图不能执行此操作。

复制、粘贴和删除等操作与Windows操作系统类似。

5.修改元件属性

要修改元件的索引编号及Value,双击它们在弹出的对话框中直接修改即可。

2.2创建电气连接

当元器件、电源和接地点放置完毕后,接下来就是连接电路了。在Capture 中,元器件的引脚上都有一个小方块,便是接线的地方。

2.2.1在同一个页面创建电气互联

在同一个页面创建电气互联的常用方法分别是wire和net alias。

1.使用连线Wire

1)放置连线

单击绘图工具栏上的Place Wire图标或按快捷键W放置连线,执行上述

操作后光标变成十字状。将光标移动到元器件的引脚,单击鼠标画线开始,移动光标就可画出任意走线,当到达另个引脚再单击鼠标,便可完成一条走线。但是,此时的光标仍然处于画线状态,需要单击鼠标右键在快捷菜单中选择“End Wire”。

绘制线的过程中,系统默认的转换方向是90°转角,如果需要绘制任意角度的连线,则按住Shift键拖动即可。另外,在绘制完成一条连线后,鼠标会仍旧

保持画线状态,若不需再连线则要点击绘图工具栏中的按钮或按快捷键Esc。

2)连接方式

如果两条线成T型,则默认为自动添加连接点,两条线在电气上存在连接关系;如果两条线成十字形,则默认为没有电气连接。此时,若需要在交叉点上

放置连接点,单击绘图工具栏中的Place Junction图标,连接点就会附着在光

标上,单击直接放在交叉点上。

如果原来有连接点,该操作就会取消连接。此外,按住S键选中连接点,然后按Delete键也可删除。

3)处理悬空管脚

如果需要在没有任何电气连接的引脚上放置无连接标记,则单击绘图工具栏

上的Place No Connect按钮。单击放置附着在鼠标上的无连接标记,表示该引脚悬空。

当两个芯片的管脚直接连在一起,或电源和地与引脚直接相连时,执行Back

Annotate命令会出现问题。

2.使用网络标号Net Alias

网络标号只适用于连个连接点在同一个页面内的情况。单击绘图工具栏中的

Place net alias图标或按快捷键N,弹出Place Net Alias对话框

在Alias文本框中输入网络名称,点击OK确认。此时光标上附着一个方框,单击合适位置放置。但是,方框必须和线相连,否则无法放置。

放置网络标号后,代表Net Alias的方框仍会附着在光标上。如果本次放置的网络名称以数字结尾,那么继续放置的Net Alias结尾的数字就会自动递增。例如,本次放置的Net Alias为A0,则继续放置的Net Alias为A1,A2等。要结束命令,右击后在快捷菜单中选择End Mode选项。

2.2.2在不同页面之间创建电气互联

单击绘图工具栏中的Place off-page connector按钮,弹出放置连接端子对话框,选择合适的Off-Page Connector图标,单击OK按钮Off-Page Connector 就会附着在光标上。单击页面内合适位置放置Off-Page Connector。

双击在放置好的Off-Page Connector的文本部分,弹出Display Properties对话框。在Value文本框中输入网络名称,单击OK确认。

在另一个页面中该网络的另一端放置同名的Off-Page Connector即可,这样,两个原理图页面之间就创建了电气连接。

2.2.3使用总线创建连接

单击绘图工具栏中的图标Place bus,在原理图中选择总线起点单击开始绘制总线,拖动鼠标绘制总线,双击结束。绘制总线转向时,只需单击页面即可,系统默认旋转角度为90°,如果要绘制任意角度的踪迹,只需按住Shift键单击转角点即可。

创建总线后需要给总线命名,以及在总线和信号线之间创建电气连接,放置总线入口。

总线名称是确定总线的网络连接的依据,其命名主要有3种形式,即BUSNAME[0..31]/BUSNAME[0:31]/BUSNAME[0-31].注意BUSNAME不能以数字结束,并且与“[”之间不能有空格。要为总线命名,需要根据是否存在跨页面互联选择使用net alias网络标号还是off-page connector跨页面连接端子。

连接总线和信号线时,单击绘图工具栏中的Place bus entry按钮或按快

捷键E,此时总线入口附着在光标上,可按R键旋转调整方向。移动Bus Entry 与总线相接,然后单击放置,按快捷F4可重复放置。最后,使用wire连接引脚和总线的入口,并给wire添加网络标号

按住Ctrl键拖动wire连接其他线,wire上的网络标号自动递增。根据这一特性,总线与信号线相连时,首先放置网络名末尾数字小的网络,操作会更方便。如图所示信号与总线的连接结果。

OrCAD Capture CIS Cadence原理图绘制

OrCADCaptureCIS(Cadence原理图绘制) 1,打开软件........................................ 2,设置标题栏..................................... 3,创建工程文件................................... 4,设置颜色........................................ 2.制作原理库.......................................... 1,创建元件库...................................... 2,修改元件库位置,新建原理图封库................. 3,原理封装库的操作............................... 3.绘制原理图.......................................... 1.加入元件库,放置元件............................ 2.原理图的操作.................................... 3.browse命令的使用技巧 ........................... 4.元件的替换与更新................................ 4.导出网表............................................ 1.原理图器件序号修改.............................. 2.原理图规则检查.................................. 3.显示DRC错误信息................................ 4.创建网表........................................ 5.生成元件清单(.BOM)..................................

Cadence原理图绘制流程

第一章设计流程 传统的硬件系统设计流程如图1-1所示,由于系统速率较低,整个系统基本工作在集中参数模型下,因此各个设计阶段之间的影响很小。设计人员只需要了解本阶段的基本知识及设计方法即可。但是随着工艺水平的不断提高,系统速率快速的提升,系统的实际行为和理想模型之间的差距越来越大,各设计阶段之间的影响也越来越显著。为了保证设计的正确性,设计流程也因此有所变动,如图1-2所示,主要体现在增加了系统的前仿真和后仿真。通过两次仿真的结果来预测系统在分布参数的情况下是否能够工作正常,减少失败的可能性。 细化并调整以上原理图设计阶段的流 程,并结合我们的实际情况,原理图设计 阶段应该包括如下几个过程: 1、 阅读相关资料和器件手册 在这个阶段应该阅读的资料包括,系统的详细设计、数据流分析、各器件手册、器件成本等。 2、 选择器件并开始建库 在这个阶段应该基本完成从主器件到各种辅助器件的选择工作,并根据选择结果申请建库。 3、 确认器件资料并完成详细设计框图 为保证器件的选择符合系统的要求,在这一阶段需要完成各部分电路具体连接方式的设计框图,同时再次确认器件的相关参数符合系统的要求,并能够和其他器件正确配合。 4、 编写相关文档 这些文档可以包括:器件选择原因、可替换器件列表、器件间的连接框图、相关设计的来源(参考设计、曾验证过的设计等),参数选择说明,高速连接线及其它信息说明。 5、 完成EPLD 内部逻辑设计,并充分考虑可扩展性。

在编写相关文档的的同时需要完成EPLD内部逻辑的设计,确定器件容量及连接方式可行。 6、使用Concept-HDL绘制原理图 7、检查原理图及相关文档确保其一致性。 以上流程中并未包括前仿真的相关内容,在设计中可以根据实际情况,有选择的对部分重要连线作相关仿真,也可以根据I/O的阻抗,上升下降沿变化规律等信息简单分析判断。此流程中的各部分具体要求、注意事项、相关经验和技巧有待进一步完善。

Cadence 原理图库设计

Cadence原理图库设计 一.工具及库文件目录结构 Cadence提供Part Developer库开发工具供大家建原理图库使用。 Cadence 的元件库必具备如下文件目录结构为: Library----------cell----------view(包括Sym_1,Entity,Chips,Part-table) Sym_1:存放元件符号 Entity:存放元件端口的高层语言描述 Chips:存放元件的物理封装说明和属性 Part-table:存放元件的附加属性,用于构造企业特定部件 我们可以通过定义或修改上述几个文件的内容来创建和修改一个元件库,但通过以下几个步骤来创建元件库则更直观可靠一些。 二.定义逻辑管脚 在打开或新建的Project Manager中,如图示,打开Part Developer。 然后出现如下画面, 点击Create New,下图新菜单中提示大家选择库路径,新建库元件名称及器件类型。

点击ok后,Part Developer首先让大家输入元件的逻辑管脚。一个原理图符号可以有标量管脚和矢量管脚。 标量管脚在符号中有确定位置,便于检查信号与管脚的对应,但矢量管脚却可使原理图更简洁,适用于多位 总线管脚。 点击上图中的Edit,编辑器会让我们对首或尾带有数字的字符串的多种输入方式(A1; 1A; 1A1)进行选择,一但选定,编辑器即可对同时具有数字和字母的管脚输入进行矢量或标量界定。 管脚名首尾均不带数字的字符串如A; A1A则自动被识别为标量管脚。 按照元件手册决定管脚名称及逻辑方向,选择是否为低电平有效,点击ADD即可加入新的管脚。 (注:不论是标量或矢量管脚,均可采用集体输入,如在Pin Names栏可输入A1-A8, 1C-16C)

于博士Cadence视频教程原理图设计pdf

Cadence SPB 15.7 快速入门视频教程 的SPB 16.2版本 第01讲 - 第15讲:OrCAD Capture CIS原理图创建 第16讲 - 第26讲:Cadence Allegro PCB创建封装 第27讲 - 第36讲:Cadence Allegro PCB创建电路板和元器件布局 第37讲 - 第46讲:Cadence Allegro PCB设置布线规则 第47讲 - 第56讲:Cadence Allegro PCB布线 第57讲 - 第60讲:Cadence Allegro PCB后处理、制作光绘文件 第1讲 课程介绍,学习方法,了解CADENCE软件 1.要开发的工程 本教程以下面的例子来开始原理图设计和PCB布线 2.教程内容

3.软件介绍 Design Entry CIS:板级原理图工具 Design Entry HDL:设计芯片的原理图工具,板级设计不用 Layout Plus:OrCAD自带的PCB布线工具,功能不如PCB Editor强大 Layout Plus SmartRoute Calibrate:OrCAD自带的PCB布线工具,功能不如PCB Editor强大PCB Editor:Cadence 的PCB布线工具 PCB Librarian:Cadence 的PCB封装制作工具 PCB Router:Cadence 的自动布线器 PCB SI:Cadence 的PCB信号完整性信号仿真的工具 SigXplorer:Cadence 的PCB信号完整性信号仿真的工具 4.软件列表

5.开始学习Design Entry CIS 启动:Start/Cadence SPB 16.2/Design Entry CIS 启动后,显示下图: 里面有很多选项,应该是对应不同的License 本教程使用:OrCAD Capture CIS 我个人认为:Allegro PCB Design CIS XL是所有可选程序中,功能最强大的,但不知道,强在哪里;而且本教程的原理图文件可以使用上表中不同的程序打开 6.选择OrCAD Capture CIS,启动后显示下图

cadence原理图设计规范

原理图设计规范 理念: 设计好一份规范的原理图对设计好PCB/跟机/做客户资料具有指导性意义,是做好一款产品的基础。 一、标准图框图幅 根据实际需要,我公司常用图幅为A2、A3、A4,并有标准格式的图框。其中每一图幅可根据方向分为Landscape(纵向)及Portrait(横向)。在选用图纸时,应能准确清晰的表达区域电路的完整功能。 二、电路布局 原理图的作用是表示电路连接关系,因此需要注意电路结构的易读性。一般可将电路按照功能划分成几个部分,并按照信号流程将各部分合理布局。连线时,需注意避免线条的不必要交叉,以免难于辨识。具体要求如下: 1. 各功能块布局要合理, 整份原理图需布局均衡. 避免有些地方很挤,而有些 地方又很松, PCB 设计同等道理. 2. 尽量将各功能部分模块化(如功放,RADIO, E.VOL, SUB-WOOFER 等),以便于同 类机型资源共享, 各功能模块界线需清晰. 3. 接插口(如电源/喇叭插座, AUX IN, RCA OUTPUT, KB/CD SERVO 接口等)尽 量分布在图纸的四周围, 示意出实际接口外形及每一接脚的功能. 4. 可调元件(如电位器), 切换开关等对应的功能需标识清楚. 5. 滤波器件(如高/低频滤波电容,电感)需置于作用部位的就近处. 6. 重要的控制或信号线需标明流向及用文字标明功能. 7. CPU 为整机的控制中心, 接口线最多. 故CPU周边需留多一些空间进行布线 及相关标注,而不致于显得过分拥挤. 8. CPU 的设置管脚(如AREA1/AREA2, CLOCK1/CLOCK2等)需于旁边做一表格进 行对应设置的说明. 9. 重要器件(如接插座,IC, TUNER 等)外框用粗体线(统一 0.5mm). 10. 元件标号照公司要求按功能块进行标识. 11. 元件参数/数值务求准确标识. 特别留意功率电阻一定需标明功率值, 高耐 压的滤波电容需标明耐压值. 12. 每张原理图都需有公司的标准图框,并标明对应图纸的功能,文件名,制图人 名/审核人名, 日期, 版本号.

Cadence原理图设计简介

原理图设计简介 本文简要介绍了原理图的设计过程,希望能对初学者有所帮助。 一.建立一个新的工程 在进行一个新的设计时,首先必须利用Project Manager 对该设计目录进行配置,使该目录具有如下的文件结构。 所用的文件库 信息。 Design directory 启动Project Manager Open: 打开一个已有Project . New :建立一个新的Project . 点击New 如下图: cadence 将会以你所填入的project name 如:myproject 给project file 和design library 分别命

名为myproject.cpm和myproject.lib 点击下一步 Available Library:列出所有可选择的库。包括cadence自带库等。Project Library:个人工程中将用到的所有库。如myproject_lib 点击下一步 点击下一步

点击Finish完成对设计目录的配置。 为统一原理图库,所有共享的原理图库统一放在CDMA硬件讨论园地----PCB设计专栏内。 其中:libcdma 目录为IS95项目所用的器件库。 libcdma1目录为IS95项目之后所用的器件库。 每台机器上只能存放一套共享的原理图库,一般指定放在D:盘的根目录下, 即:D:\libcdma , D:\libcdma1 ... * 注意:设计开始时,应该首先将机器上的库与共享的原理图库同步。 下面介绍如何将共享库加入到自己的工程库中。 点击Setup 点击Edit 编辑cds.lib文件。添入以下语句: define libcdma d:\libcdma define libcdma1 d:\libcdma1 则库libcdma , libcdma1被加入Availiable Library 项内。如下图:

CADENCE 培训(原理图设计一)

CONCEPT-HDL原理图设计 一.创建新项目 1.用Project Manager建立Project *注意:在这里最好新建一个自己的设计目录并将所用库拷到本目录下,如果用默认的目录和库,很容易将目录结构搞乱。记住一定要编辑cds.lib文件 在Project Manager工具栏中选择File->New,将出现一个建立Project的对话框,按着提示新建了一个cpm文件并建立起了一个Lib:Cell:View:File结构的目录层次。其中Lib、Cell和View分别表示一组目录。在实际使用中发现,认识并理解这个结构,对学习这套工具的使用很有帮助。下图显示了一个典型的Lib:Cell:View目录结构: 由上图可以看出Lib目录是一个库目录,该目录下包含了所有的Cells。每个Cell目录下存放了一个设计(这里的设计是指PCB或芯片的设计,因此PCB中使用的芯片也被认为是一个设计而存在Cell目录下)的所有数据。这些数据又被分类归入各个VIEW。比如,UAS项目中交换板的Cell目录是SPB,在SPB下有schematic,symbol,package和physical等view目录。每个View目录下包含了一个设计的某一方面的数据。比如,原理图数据都被存放在sch_n VIEW(n表示原理图的版本号)。而Layout数据则被放physical下。 .cpm 当新工程的Wizard提示你给出新工程的名字后,你提供的工程名将被小写和加重,这个文件被用作工程文件名(后缀为*.cpm),这个工程文件包含了设计名称和库搜索列表(设计列表和零件列表)。 cds.lib 一个库被添加到搜索列表里之前,他首先必须被定义在cds.lib文件里,因此每一个在搜索列表里的库必须有一个都必须有一个相应的条目在cds.lib里。 每个在cds.lib里的库有两个特征:名称和物理位置。New Project Wizard会自动添加一个设计库进入工程文件,cds.lib文件辉映射库名到库位置。 worklib directory

Cadence-原理图批量修改元器件属性

一、导出BOM 前提条件:对所有器件的位号进行过检测。不允许出来两个器件使用相同的位号。最简单的方式是通过Tool→Annotate重新进行编排,保证不会出错。 步骤1,选中所在的工程设计,如下图 步骤2,点击Tools→Bill of Meterials

步骤3:选中“Place each part entry on a separate line”,并且在header和Combined propert string 中输入你所想要导出的参数,其中必须选择”Reference”,这个是器件的位号,属于唯一值,后面有大用。 至此,BOM已经按照我们想要的格式导出来的。接下来就是修改BOM 二、修改BOM的内容 步骤1:打开BOM,刚打开的BOM应该是长得跟下面差不多

步骤2:将期修改一下,去掉一些不必要的几行,和不必要的列“item”和”quantity”修改后应该是这样。 步骤3:根据自己的想法,修改BOM的具体内容,注意,Reference这一列一定不能修改。

这个演示只是装简单地添加了一个叫做Mount的属性,用于表明这个器件要不要焊接 修改完成后,如下图所示: 三、生成upd文件。 Cadence Capture CIS能够从UPD文件中自动更新器件的属性。所以一个很重要的步骤就是生成UPD文件。 UPD文件格式的基本样子是这样子的: "{Part Reference}" "TOL" "R1" "10%" "U1" "/IGNORE/" 步骤1:添加分号。方便起见将工作簿修改一下名字,同时增加两个新的工作页。如下图

步骤2:在sheet2的A1格中输入="$"&sheet1!A1&"$" 。如下图所示。这样做的目录是将sheet1的A1格的内容前后各加一个$号。其实添加$号也不是最终目的,只是这样操作比较简单

cadence原理图设计

本文简要介绍了cadence原理图的设计过程,希望能对初学者有所帮助。 一.建立一个新的工程 在进行一个新的设计时,首先必须利用Project Manager 对该设计目录进行配置,使该目录具有如下的文件结构。 下面举例说明: 启动Project Manager Open: 打开一个已有Project . New :建立一个新的Project . 点击New 如下图: cadence 将会以你所填入的project name 如:myproject 给project file和design library分别命名为myproject.cpm 和myproject.lib

点击下一步 Available Library:列出所有可选择的库。包括cadence 自带库等。Project Library:个人工程中将用到的所有库。如myproject_lib 点击下一步 点击下一步

点击Finish完成对设计目录的配置。 为统一原理图库,所有共享的原理图库统一放在CDMA 硬件讨论园地----PCB 设计专栏内。其中: libcdma 目录为IS95 项目所用的器件库。libcdma1 目录为IS95 项目之后所用的器件库。 每台机器上只能存放一套共享的原理图库,一般指定放在D:盘的根目录下,即:D:libcdma , D:libcdma1 ... * 注意:设计开始时,应该首先将机器上的库与共享的原理图库同步。 下面介绍如何将共享库加入到自己的工程库中。 点击 Edit 编辑cds.lib 文件。添入以下语句: define libcdma d:libcdma define libcdma1 d:libcdma1 则库libcdma , libcdma1 被加入Availiable Library 项内。如下图:

CADENCE从原理图到PCB步骤 精

CADENCE从原理图到PCB步骤 一.原理图 1.建立工程 与其他绘图软件一样,OrCAD以Project来管理各种设计文件。点击开始菜单,然后依次是所有程序-- Allegro SPB 15.5--Design Entry CIS,在弹出的Studio Suite Selection对话框中选择第一项OrCAD_Capture_CIS_option with capture,点击Ok进入Capture CIS。接下来是File--New--Project,在弹出的对话框中填入工程名、路径等等,点击Ok进入设计界面。2.绘制原理图 新建工程后打开的是默认的原理图文件SCHEMATIC1 PAGE1,右侧有工具栏,用于放置元件、画线和添加网络等等,用法和Protel类似。点击上侧工具栏的Project manager(文件夹树图标)进入工程管理界面,在这里可以修改原理图文件名、设置原理图纸张大小和添加原理图库等等。 1)修改原理图纸张大小: 双击SCHEMATIC1文件夹,右键点击PAGE1,选择Schematic1 Page Properties,在Page Size 中可以选择单位、大小等; 2)添加原理图库: File--New--Library,可以看到在Library文件夹中多了一个library1.olb的原理图库文件,右键单击该文件,选择Save,改名存盘; 3)添加新元件: 常用的元件用自带的(比如说电阻、电容的),很多时候都要自己做元件,或者用别人做好的元件。右键单击刚才新建的olb库文件,选New Part,或是New Part From Spreadsheet,后者以表格的方式建立新元件,对于画管脚特多的芯片元件非常合适,可以直接从芯片Datasheet中的引脚描述表格中直接拷贝、粘贴即可(pdf格式的Datasheet按住Alt键可以按列选择),可以批量添加管脚,方便快捷。 4)生成网络表(Net List): 在画板的时候需要导入网络表,在这之前原理图应该差不多完工了,剩下的工作就是查缺补漏。可以为元件自动编号,在工程管理界面下选中.dsn文件,然后选Tools—Annotate (注解),在弹出的对话框中选定一些编号规则,根据需求进行修改或用默认设置即可。进行DRC检测也是在生成网络表之前的一项重要工作,可以避免出现一些不必要的设计错误。DRC之后可以尝试去生成网络表了,还是在工程管理界面下,选Tools--Create Netlist,可以在弹出的对话框中选择网络表的存放路径,其他默认设置即可,生成网络表的过程中如果出错,可以通Windows--Session Log查看出错的原因,比如说有元器件忘了添加封装等。 5)更新元件到原理图: 当元件库中的某个元件修改后需要原理图也同步更新时,可以不必重新放置元件(万一有100个或更多该元件岂不是要疯了),在工程管理界面下,双击Design Cache文件夹,选中刚才修改的元件,右键单击选择Update Cache,一路yes下去即可将原理图中该元件全部更新。 6)一些细节: 画原理图时的放大和缩小分别是按键“i”(Zoom In)和“o”(Zoom Out)和Protel有所区别;在创建元件封装的时候,除了GND可以同名以外,不能有其他同名的管脚,否者报错,不过貌似报错也没有影响,因为打开OrCAD自带的元件库时(比如Xilinx的FPGA),也有除GND外的同名管脚;添加网络标号的快捷键是“n”,不过在OrCAD中网络标号无法复制,记得Protel中是可以通过复制已有的网络标号来添加新的网络标号的。

第二章Cadence的原理图设计

第二章C adence的原理图设计 2.1Design Entry CIS软件概述 Cadence软件系统有两套电路原理图的设计工具,一套是Design Entry HDL,另一套就是我们马上要开始学习的Design Entry CIS。其中Design Entry HDL是Cadence公司原本的原理图设计软件,可以用于芯片电路和板级电路的设计,其长处在于可以把芯片的电路原理图和板级电路原理图结合在一起,进行综合设计;而Design Entry CIS主要用于常规的板级电路设计,Design Entry CIS原本是OrCAD公司的产品,OrCAD公司后来被Cadence公司收购,于是Design Entry CIS也就成了Cadence公司的另一套电路原理图设计软件。 Design Entry CIS原理图设计软件的特点是直观、易学、易用,在业界有很高的知名度,利用Design Entry CIS原理图设计软件可以进行简单的(只有单张图纸构成的)电路原理图设计,也可以进行(由多张图纸拼接而成的)平坦式电路原理图设计,还可以进行(多张图纸按一定层次关系构成的)层次式电路原理图设计。 在本章中,我们首先学习简单的电路原理图设计,然后再学习较为复杂的平坦式和层次式电路原理图设计。 我们将围绕一块非常简单的STC系列单片机下载电路板,学习简单电路原理图的设计,同时在此过程中,还将学习到USB转UART串行口、STC系列单片机下载电路等方面的知识。 接着,我们将围绕一块ARM-7核心实验板,进行平坦式和层次式电路原理图的设计,而该核心板是配套于ARM-7实验箱。在此过程中我们还将学习到嵌入式技术等方面的知识。 2.2初识Design Entry CIS 一.启动Design Entry CIS 我们在电脑上点击“开始→所有程序→Cadence SPB16.2→Design Entry CIS”,如下图所示:

CADENCE原理图与PCB设计说明

内部资料 请勿外传 CADENCE原理图与PCB设计说明 (第1版) . . .

. . .

目录 序言 (1) 第一章系统简介 (2) 1.1 系统组成 (2) 1.1.1 库 (2) 1.1.2 原理图输入 (2) 1.1.3 设计转换和修改管理 (2) 1.1.4 物理设计与加工数据的生成 (3) 1.1.5 高速PCB规划设计环境 (3) 1.2 Cadence设计流程 (3) 第二章 Cadence安装 (4) 2.1安装步骤 (4) 2.2 LICENSE设置 (7) 2.3 库映射 (8) 2.4 修改cds.lib文件,设置原理图库: (9) 2.5 编辑ENV文件,设置PCB库: (10) 第三章 CADENCE库管理 (12) 3.1 中兴EDA库管理系统 (12) 3.2 CADENCE库结构 (14) 3.2.1 原理图(Concept HDL)库结构: (14) 3.2.2 PCB库结构: (14) 第四章项目管理器 (16) 4.1 项目管理的概念 (16) 4.2 创建或打开一个项目 (16) 4.3 原理图库的添加: (17) 4.4 填写设计(Design)名称 (18) 4.5 增加新的Design(设计) (19) . . .

4.6 项目的目录结构 (19) 第五章原理图设计 (21) 5.1 图纸版面设置 (21) 5.1.1 图纸统一格式设置 (21) 5.1.2 栅格设置 (23) 5.2 Concept-HDL的启动 (24) 5.3 添加元件 (25) 5.3.1 逻辑方式添加器件 (25) 5.3.2 物理方式添加器件 (26) 5.4 画线 (27) 5.4.1 Draw方式 (27) 5.4.2 Route方式 (28) 5.5 添加信号名 (28) 5.6 画总线 (29) 5.7 信号名命名规则 (30) 5.8 元件位号 (32) 5.8.1 元件位号手工标注 (32) 5.8.2 元件位号的自动标注 (33) 5.8.3 元件位号的自动排序 (34) 5.9 Cadence属性 (35) 5.10 组操作 (37) 5.10.1 组定义: (37) 5.10.2 组命名 (38) 5.10.3 组操作 (38) 5.11 常用命令 (39) 5.11.1 常用的快捷键 (39) 5.11.2 检查连接关系 (40) 5.11.3 点画命令 (40) 5.11.4 查找元件和网络 (40) 5.11.5 两个不同网络名的网络连接的方法 (41) 5.11.6 错误检查 (41) . . .

Protel原理图PCB到Cadence的数据转换

Protel原理图PCB到Cadence的数据转换 Date: 2008/ 04 / 25 Author:周曙光 Version: v16.x Keywords:数据转换AD6(Altium Designer 6) Note: 任何两个EDA工具之间的数据转换都不是百分百的正确,都需要做一定修改。 随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择Cadence的设计平台和工具。但是,由于没有AD6数据到Cadence数据直接转换工具,长期以来如何将现有的基于AD6平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。 下面结合Cadence和Altium的PCB设计工具,提供一条比较合理的转换途径。 1、环境:转换中使用到的工具 a) Altium Designer 6 b) Cadence Capture CIS c) Cadence Orcad Layout d) Cadence PCB Editor e) Cadence PCB Router(CCT) 2、Altium - AD6原理图到Cadence - Capture CIS 在Altium Designer 6原理图的转化上我们可以利用Altium Designer 6的Save Preject As来实现。通过这一功能我们可以直接将AD6的原理图转化到Capture CIS中。 然后直接保存为*.dsn文件。

注意事项: 这里,我们仅提出几点通过实践总结出来的注意事项。 a)封装信息 AD6在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与AD6 PCB设计中的封装一致性,以及Cadence在封装命名上的限制。 例如一个电阻,在AD6中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在AD6中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。当然,如果自己有一些标准的Cadence的PCB封装库,也可以直接输入对应的封装库名称。只是需要注意的就是在后面要导入器件的位置信息的时候,需要把AD6中的PCB封装名称修改为Cadence的PCB封装名称。当然两个软件中封装库的原点应该是一致的,否则后面导入PCB Editor时候,器件不在原来的位置。 给器件添加封装的时候,可以不用每个器件都添加一次,可以通过Capture的更新属性一次性进行操作。具体操作如下: 点击工程名称,然后在菜单tools->Updata properties,在这个属性更新界面里,需要选择一个自己编辑的UPD文件。 UPD文件格式如下: "" "PART NUMBER" "COST" "VENDOR" "COMPSIDE" "PCB Footprint" CO." "" "DIP14" "74LS00" "20-12345" "$1.20" "ABC CO." "" "DIP14" "7400" "20-12345" "$1.20" "ABC "74F162" "20-67890" "$.90" "ABC CO." "" "SO16" ".1UF" "30-10293" "$.25" "XYZ INC." "BOTTOM" "1206S" b)原始设计要规范 AD6的原理图应该要规范,保证导出之后的错误尽可能的少,譬如,网络的连线最好不要直接连接到pin管脚,应该来出来一段线之后再去连接其他管脚。还有电源地符号,最好在AD6中引出一段线再接。

Cadence16.3原理图输出篇

Cadence allegro 16.3 原理图设计教程(输出篇) 厦门大学电子实训基地 严新金 2011年4月26日

一:添加footprint 属性 1.1 单个元件添加 Footprint 属性 第一种方法:直接修改 1双击元件,弹出property editor 对话框 2在左上角空白处右键->pivot,改变视图 3修改PCB Footprint 属性 第二种方法:在元件库中添加footprint 属性,更新到原理图 1 打开元件库 2 打开元件编辑页面 3 菜单option->package property

4弹出编辑属性对话框 5 修改 PCB Footprint 属性,保存。回到原理图,打开 cache 选中要编辑Footprint 的元件,右键replace cache 6:弹出 replace cache 对话框,Action 中选择replace schematic part properties 复选框以及preserve Refdef 复选框。如图

1.2 批量添加Footprint 属性 1 工程管理窗口中,选择某一页 2 右键->Edit object properties 3 打开属性编辑窗口 4 用 Pivot 命令改变视图显示方式 页面放大:CTRL+鼠标滚轮上推。 页面缩小:CTRL+鼠标滚轮下拉。 左键框选 Footprint 空白处 5 右键单击任意一个待编辑的方框,选择 Edit

6 修改属性值,OK。单击 Property Editor 中的Apply 按钮,信息被添加到原理图中。 二自动生成位号 1 对原理图通篇检查,确认电气连接正确,逻辑功能正确,电源连接正确。 2 重新进行索引编号,选.dsn 文件,tool->annotate 3 弹出 annotate 对话框,各种选项如图所示,各项意义很明确。

CADENCE从原理图到PCB步骤

一.原理图 1.建立工程 与其他绘图软件一样,OrCAD以Project来管理各种设计文件。点击开始菜单,然后依次是所有程序-- Allegro SPB 15.5--Design Entry CIS,在弹出的Studio Suite Selection 对话框中选择第一项OrCAD_Capture_CIS_option with capture,点击Ok进入Capture CIS。接下来是File--New--Project,在弹出的对话框中填入工程名、路径等等,点击Ok进入设计界面。 2.绘制原理图 新建工程后打开的是默认的原理图文件SCHEMATIC1 PAGE1,右侧有工具栏,用于放置元件、画线和添加网络等等,用法和Protel 类似。点击上侧工具栏的Project manager(文件夹树图标)进入工程管理界面,在这里可以修改原理图文件名、设置原理图纸张大小和添加原理图库等等。 1)修改原理图纸张大小: 双击SCHEMATIC1文件夹,右键点击PAGE1,选择Schematic1 Page Properties,在Page Size中可以选择单位、大小等; 2)添加原理图库: File--New--Library,可以看到在Library文件夹中多了一个library1.olb的原理图库文件,右键单击该文件,选择Save,改名存盘;

3)添加新元件: 常用的元件用自带的(比如说电阻、电容的),很多时候都要自己做元件,或者用别人做好的元件。右键单击刚才新建的olb库文件,选New Part,或是New Part From Spreadsheet,后者以表格的方式建立新元件,对于画管脚特多的芯片元件非常合适,可以直接从芯片Datasheet中的引脚描述表格中直接拷贝、粘贴即可(pdf格式的Datasheet按住Alt键可以按列选择),可以批量添加管脚,方便快捷。 4)生成网络表(Net List): 在画板的时候需要导入网络表,在这之前原理图应该差不多完工了,剩下的工作就是查缺补漏。可以为元件自动编号,在工程管理界面下选中.dsn文件,然后选 Tools--Annotate,在弹出的对话框中选定一些编号规则,根据需求进行修改或用默认设置即可。进行DRC检测也是在生成网络表之前的一项重要工作,可以避免出现一些不必要的设计错误。DRC之后可以尝试去生成网络表了,还是在工程管理界面下,选Tools--Create Netlist,可以在弹出的对话框中选择网络表的存放路径,其他默认设置即可,生成网络表的过程中如果出错,可以通Windows--Session Log查看出错的原因,比如说有元器件忘了添加封装等。 5)更新元件到原理图: 当元件库中的某个元件修改后需要原理图也同步更新时,可以不必重新放置元件(万一有100个或更多该元件岂不是要疯了),

相关主题
文本预览
相关文档 最新文档