当前位置:文档之家› 微机原理与接口技术第七章——中断系统

微机原理与接口技术第七章——中断系统

第 7 章 中断系统

概要
? ? ? ?
中断和中断系统 中断的处理过程 中断优先级和中断嵌套 可编程中断控制器Intel 8259A
L.J.Zhu, Automation Dept., SJTU

中断和中断系统
?
中断的概念
?
CUP在正常执行程序的过程 中,由于某种原因,使CPU 暂停当前程序的执行, 转去处理临时发生的事件, 处理完毕再返回继续执行暂 停的程序。 ——该过程称中断
当 前 程 序 返 回
中 断 处 理
L.J.Zhu, Automation Dept., SJTU

中断的概念
?
中断源
?
引起程序中断的事件
外部中断 ? 内部中断
?
?
中断响应
?
CPU在每条指令的最后一个周期检测中 断信号引脚,当条件满足时,CPU响应 中断,向外设发中断响应信号,并保护 断点,转向中断服务程序
L.J.Zhu, Automation Dept., SJTU

中断的概念
? ?
中断向量表
?
中断服务程序的入口地址存放处 为每个中断源分配一个优先级,CPU总 是优先响应优先级高的中断 通过软件设置,使CPU不能响应中断源 的申请
L.J.Zhu, Automation Dept., SJTU
中断优先级
?
?
中断屏蔽
?

中断的分类
?
中断类型号
?
8086/8088可以处理256种中断,每一种 中断都规定一个唯一的中断类型号N,即 中断向量 外部中断——由外部硬件的请求产生的 中断,又称硬件中断 内部中断——是由指令的执行所引起的 中断,又称软件中断
L.J.Zhu, Automation Dept., SJTU
?
256种中断分为两类
? ?

中断的分类
外部 中断
内部 中断
L.J.Zhu, Automation Dept., SJTU

外部中断
?
非屏蔽中断请求
?
? ?
由引脚NMI引入,边沿触发,上升沿之 后维持两个时钟周期高电平有效,中断 类型号N=2 不受中断标志位IF影响 引起原因
RAM奇偶校验错误 ? I/O通道扩展板奇偶校验错误 ? 协处理器8087中断请求
?
L.J.Zhu, Automation Dept., SJTU

外部中断
?
可屏蔽中断请求
? ?
引脚INTR引入,电平触发,高电平有效 中断标志位IF=1时允许中断;IF=0时 禁止中断
?
可用STI指令置位IF状态(开中断),CLI指 令复位(关中断) 外部设备的中断请求
?
引起原因
?
L.J.Zhu, Automation Dept., SJTU

内部中断
?
INT n 指令中断
? ? ?
CPU执行INT n 指令后,产生中断类型 号N=n 的中断 中断向量表地址=4×n 例如:INT 21H,产生中断类型号为21H 的中断,并从中断向量表的4*21H(即 0:84H)单元取出中断服务程序的入口地 址,转去执行
L.J.Zhu, Automation Dept., SJTU

内部中断
? ?
除法错中断
?
除数为0或商超出寄存器范围。中断类型号N=0 在算术运算指令之后紧跟INTO指令,可检查溢 出标志OF 。中断类型号N=4 例如:测试加法的溢出
MOV AX,0009H ADD AX,0080H INTO : MOV AX,9000H ADD AX,8000H INTO : ?
溢出中断指令INTO
? ?
?
无溢出,不中断,顺序
溢出,中断,转移
L.J.Zhu, Automation Dept., SJTU

内部中断
?
单步中断
?
当标志位TF=1时,每执行一条指令, CPU便产生中断类型号N=1的单步中断。 单步中断用于 Debug调试程序 当程序设置了断点时,CPU执行到断点 处便产生中断类型号N=3的断点中断, 并显示寄存器及单元内容,供Debug调 试程序使用
L.J.Zhu, Automation Dept., SJTU
?
断点中断
?

可屏蔽中断处理流程
N Y
CPU开中断时
N
C P U 硬 件 完 成
Y
CPU自动关中断 IP,CS自动进栈
标志自动进栈,PUSH保护寄存器内容 中 断 服 务 程 序 关中断,寄存器内容POP恢复 弹出IP,CS,及标志,自动开中断

CPU响应中断过程
?
可屏蔽中断请求INTR
1. 2.
CPU响应可屏蔽中断 CPU转入中断服务过程
L.J.Zhu, Automation Dept., SJTU

CPU响应中断过程
1.
CPU响应可屏蔽中断
?
?
当中断屏蔽触发器未被屏蔽时,外设发出中断 请求信号 CPU在每条指令的最后一个机器周期的最后一 个T状态采样中断请求INTR引脚,若有中断请 求信号且CPU内部中断允许触发器是开放的 (IF=1),则CPU响应中断 CPU向外设接口发两个中断响应信号INTA 外设收到第二个INTA,往数据线送中断类型号
? ?
L.J.Zhu, Automation Dept., SJTU

CPU响应中断过程
2.
CPU转入中断服务过程
? ? ? ?
从数据总线读取由外设输入的中断类型号 标志寄存器PSW的值入栈 PSW中的中断允许标志IF和单步标志TF清0 保护断点,下一条指令的段地址CS和指令指针 IP的值入栈 取中断向量表的中断入口地址,转入中断服务 子程序 中断处理程序结束后,从堆栈依次弹出IP、CS 和PSW,返回主程序断点处继续执行
L.J.Zhu, Automation Dept., SJTU
? ?

CPU响应中断过程
?
非屏蔽中断请求NMI
?
CPU检测有NMI,不必判断IF标志,内 部自动产生中断类型号N=2,并转入相 应中断服务过程
?
软件(内部)中断INT n
?
由软件设定,不受IF标志影响,CPU内 部形成中断类型号N=n ,并转入相应中 断服务过程
L.J.Zhu, Automation Dept., SJTU

8086/8088中断响应过程

中断向量表
?
中断向量表
? ?
也称中断服务程序入口地址表 中断向量表安排在内存的前1KB,即 00000H~003FFH 每个服务程序入口地址CS:IP占用4个字 节(256*4=1KB),高字节存放段地址 CS,低字节存放段内偏移IP,按中断类 型号顺序存放
L.J.Zhu, Automation Dept., SJTU
?

用 户 用 224 个 系 统 用 27 个 专 用 中 断 5 个
8086/8088中断向量表
?
256种中断类型的分配
? 0~4为专用中断 ? 5~31为系统使用中断
□ 08H~0FH:8259A中断 向量 □ 10H~1FH:BIOS中断 向量
? 32~255由用户定义中断
□ 20H~3FH:DOS中断 调用
□ 40H~FFH:用户使用

微机原理与接口技术(第三版)课本习题答案

第二章 8086体系结构与80x86CPU 1.8086CPU由哪两部分构成它们的主要功能是什么 答:8086CPU由两部分组成:指令执行部件(EU,Execution Unit)和总线接口部件(BIU,Bus Interface Unit)。指令执行部件(EU)主要由算术逻辑运算单元(ALU)、标志寄存器FR、通用寄存器组和EU控制器等4个部件组成,其主要功能是执行指令。总线接口部件(BIU)主要由地址加法器、专用寄存器组、指令队列和总线控制电路等4个部件组成,其主要功能是形成访问存储器的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或I/O端口读取操作数参加EU运算或存放运算结果等。 2.8086CPU预取指令队列有什么好处8086CPU内部的并行操作体现在哪里答:8086CPU的预取指令队列由6个字节组成,按照8086CPU的设计要求,指令执行部件(EU)在执行指令时,不是直接通过访问存储器取指令,而是从指令队列中取得指令代码,并分析执行它。从速度上看,该指令队列是在CPU内部,EU从指令队列中获得指令的速度会远远超过直接从内存中读取指令。8086CPU 内部的并行操作体现在指令执行的同时,待执行的指令也同时从内存中读取,并送到指令队列。 5.简述8086系统中物理地址的形成过程。8086系统中的物理地址最多有多少个逻辑地址呢答:8086系统中的物理地址是由20根地址总线形成的。8086系统采用分段并附以地址偏移量办法形成20位的物理地址。采用分段结构的存储器中,任何一个逻辑地址都由段基址和偏移地址两部分构成,都是16位二进制数。通过一个20位的地址加法器将这两个地址相加形成物理地址。具体做法是16位的段基址左移4位(相当于在段基址最低位后添4个“0”),然后与偏移地址相加获得物理地址。由于8086CPU的地址线是20根,所以可寻址的存储空间为1M字节,即8086系统的物理地址空间是1MB。逻辑地址由段基址和偏移地址两部分构成,都是无符号的16位二进制数,程序设计时采用逻辑地址,也是1MB。 6.8086系统中的存储器为什么要采用分段结构有什么好处 答:8086CPU中的寄存器都是16位的,16位的地址只能访问64KB的内存。086系统中的物理地址是由20根地址总线形成的,要做到对20位地址空间进行访问,就需要两部分地址

微机原理期末复习总结

一、基本知识 1、微机的三总线是什么? 答:它们是地址总线、数据总线、控制总线。 2、8086 CPU启动时对RESET要求?8086/8088 CPU复位时有何操作? 答:复位信号维高电平有效。8086/8088 要求复位信号至少维持 4 个时钟周期的高电平才有效。复位信号来到后,CPU 便结束当前操作,并对处理器标志寄存器,IP,DS,SS,ES 及指令队列清零,而将cs 设置为FFFFH, 当复位信号变成地电平时,CPU 从FFFF0H 开始执行程序 3、中断向量是是什么?堆栈指针的作用是是什么?什么是堆栈? 答:中断向量是中断处理子程序的入口地址,每个中断类型对应一个中断向量。堆栈指针的作用是指示栈顶指针的地址,堆栈指以先进后出方式工作的一块存储区域,用于保存断点地址、PSW 等重要信息。 4、累加器暂时的是什么?ALU 能完成什么运算? 答:累加器的同容是ALU 每次运行结果的暂存储器。在CPU 中起着存放中间结果的作用。ALU 称为算术逻辑部件,它能完成算术运算的加减法及逻辑运算的“与”、“或”、“比较”等运算功能。 5、8086 CPU EU、BIU的功能是什么? 答:EU(执行部件)的功能是负责指令的执行,将指令译码并利用内部的寄存器和ALU对数据进行所需的处理BIU(总线接口部件)的功能是负责与存储器、I/O 端口传送数据。 6、CPU响应可屏蔽中断的条件? 答:CPU 承认INTR 中断请求,必须满足以下 4 个条件: 1 )一条指令执行结束。CPU 在一条指令执行的最后一个时钟周期对请求进行检测, 当满足我们要叙述的4 个条件时,本指令结束,即可响应。 2 )CPU 处于开中断状态。只有在CPU 的IF=1 ,即处于开中断时,CPU 才有可能响应可屏蔽中断请求。 3 )没有发生复位(RESET ),保持(HOLD )和非屏蔽中断请求(NMI )。在复 位或保持时,CPU 不工作,不可能响应中断请求;而NMI 的优先级比INTR 高,CPU 响应NMI 而不响应INTR 。 4 )开中断指令(STI )、中断返回指令(IRET )执行完,还需要执行一条指令才 能响应INTR 请求。另外,一些前缀指令,如LOCK、REP 等,将它们后面的指令看作一个总体,直到这种指令执行完,方可响应INTR 请求。 7、8086 CPU的地址加法器的作用是什么? 答:8086 可用20 位地址寻址1M 字节的内存空间,但8086 内部所有的寄存器都是16 位的,所以需要由一个附加的机构来根据16 位寄存器提供的信息计算出20 位的物理地址,这个机构就是20 位的地址加法器。 8、如何选择8253、 8255A 控制字? 答:将地址总线中的A1、A0都置1 9、DAC精度是什么? 答:分辨率指最小输出电压(对应的输入数字量只有最低有效位为“1 ”)与最大输出电压(对应的输入数字量所有有效位全为“1 ”)之比。如N 位D/A 转换器,其分辨率为1/ (2--N —1 )。在实际使用中,表示分辨率大小的方法也用输入数字量的位数来表示。 10、DAC0830双缓冲方式是什么?

(完整版)微机原理及接口技术(习题答案)

范文范例学习指导 第1章微机运算基础 习题和思考题 1.请完成以下计算: 174.66D=(10101110.10101)B=(AE. A8)H 10101110101.01011B=(1397.344)D=(575.58)H 4BCH=(010*********)B=()BCD 2.设字长为8位,X=(2A)16,当X分别为原码、补码、反码和无符号数的时候,其真值 是多少? 答:当X表示原码时,其真值为:+101010 当X表示补码时,其真值为:+101010 当X表示反码时,其真值为:+101010 当X表示无符号数数时,其真值为:00101010 3.设字长为8位,用补码形式完成下列计算,要求有运算结果并讨论是否发生溢出? 120+18 -33-37 -90-70 50+84 答:120+18 其补码形式分别为:(120)补=01111000 (18)补=00010010 01111000 + 00010010 10001010 由于C s=0 ,C p=1,因此有溢出,结果错误 -33-37 其补码形式为:(-33)补=11011111 (-37)补=11011011 11011111 +11011011 10111010 由于C s=1, C p=1,所以没有溢出,结果正确 -90-70 其补码形式为:(-90)补=10011100 (-70)补=10111010 10011100 +10111010 01010110 由于C s=1, C p=0,所以有溢出,结果错误 50+84

其补码形式为:(50)补=00110010 (84)补=01010100 00110010 +01010100 10000110 由于C s=0, C p=1,所以有溢出,结果错误 4.请写出下列字符串的ASCII码值。 My name is Zhang san. 4D 79 6E 61 6D 65 69 73 5A 68 61 6E 67 73 61 6E 2E 第2章 80X86微机系统 习题与思考题 1.微型计算机主要由哪些基本部件组成?各部件的主要功能是什么? 答:微型计算机主要由输入设备、运算器、控制器、存储器和输出设备组成。 各部件的功能分别是:1、输入设备通过输入接口电路将程序和数据输入内存;2、运算器是进行算术运算和逻辑运算的部件,它是指令的执行部件;3、控制器是计算机的指挥中心,它负责对指令进行译码,产生出整个指令系统所需要的全部操作的控制信号,控制运算器、存储器、输入/输出接口等部件完成指令规定的操作;4、存储器用来存放程序、原始操作数、运算的中间结果数据和最终结果数据; 5、输出设备是CPU通过相应的输出接口电路将程序运行的结果及程序、数据送到的设备; 2.微处理器的发展过程是什么? 答:微型计算机的发展过程是: 第一代(1946~1957)——采用电子管为逻辑部件,以超声波汞延迟线、阴极射线管、磁芯和磁鼓等为存储手段;软件上采用机器语言,后期采用汇编语言。 第二代(1957~1965)——采用晶体管为逻辑部件,用磁芯、磁盘作内存和外存;软件上广泛采用高级语言,并出现了早期的操作系统。 第三代(1965~1971)——采用中小规模集成电路为主要部件,以磁芯、磁盘作内存和外存;软件上广泛使用操作系统,产生了分时、实时等操作系统和计算机网络。 第四代(1971~至今)——采用大规模集成电路(LSI)、超大规模集成电路(VLSI)为主要部件,以半导体存储器和磁盘为内、外存储器;在软件方法上产生了结构化程序设计和面向对象程序设计的思想。 3.简述80486微处理器的基本结构。 书12页 4.80486微处理器的工作模式有几种?当CS内容为1000H,IP内容为7896H,求在实地址 模式下的物理地址为多少? 答:实模式和保护模式及虚拟8086模式。当CS内容为1000H,IP内容为7896H,在实地

微机原理与接口技术(第二版) 清华大学出版社

习题1 1.什么是汇编语言,汇编程序,和机器语言? 答:机器语言是用二进制代码表示的计算机能直接识别和执行的一种机器指令的集合。 汇编语言是面向及其的程序设计语言。在汇编语言中,用助记符代替操作码,用地址符号或标号代替地址码。这种用符号代替机器语言的二进制码,就把机器语言编程了汇编语言。 使用汇编语言编写的程序,机器不能直接识别,要由一种程序将汇编语言翻译成机器语言,这种起翻译作用的程序叫汇编程序。 2.微型计算机系统有哪些特点?具有这些特点的根本原因是什么? 答:微型计算机的特点:功能强,可靠性高,价格低廉,适应性强、系统设计灵活,周期短、见效快,体积小、重量轻、耗电省,维护方便。 这些特点是由于微型计算机广泛采用了集成度相当高的器件和部件,建立在微细加工工艺基础之上。 3.微型计算机系统由哪些功能部件组成?试说明“存储程序控制”的概念。 答:微型计算机系统的硬件主要由运算器、控制器、存储器、输入设备和输出设备组成。 “存储程序控制”的概念可简要地概括为以下几点: ①计算机(指硬件)应由运算器、存储器、控制器和输入/输出设备五大基本部件组成。 ②在计算机内部采用二进制来表示程序和数据。 ③将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作,使计算机在不需要人工干预的情况下,自动、高速的从存储器中取出指令加以执行,这就是存储程序的基本含义。 ④五大部件以运算器为中心进行组织。 4.请说明微型计算机系统的工作过程。 答:微型计算机的基本工作过程是执行程序的过程,也就是CPU自动从程序存

放的第1个存储单元起,逐步取出指令、分析指令,并根据指令规定的操作类型和操作对象,执行指令规定的相关操作。如此重复,周而复始,直至执行完程序的所有指令,从而实现程序的基本功能。 5.试说明微处理器字长的意义。 答:微型机的字长是指由微处理器内部一次可以并行处理二进制代码的位数。它决定着计算机内部寄存器、ALU和数据总线的位数,反映了一台计算机的计算精度,直接影响着机器的硬件规模和造价。计算机的字长越大,其性能越优越。在完成同样精度的运算时,字长较长的微处理器比字长较短的微处理器运算速度快。 6.微机系统中采用的总线结构有几种类型?各有什么特点? 答:微机主板常用总线有系统总线、I/O总线、ISA总线、IPCI总线、AGP总线、IEEE1394总线、USB总线等类型。 7.将下列十进制数转换成二进制数、八进制数、十六进制数。 ①(4.75)10=(0100.11)2=(4.6)8=(4.C)16 ②(2.25)10=(10.01)2=(2.2)8=(2.8)16 ③(1.875)10=(1.111)2=(1.7)8=(1.E)16 8.将下列二进制数转换成十进制数。 ①(1011.011)2=(11.375)10 ②(1101.01011)2=(13.58)10 ③(111.001)2=(7.2)10 9.将下列十进制数转换成8421BCD码。 ① 2006=(0010 0000 0000 0110)BCD ② 123.456=(0001 0010 0011.0100 0101 0110)BCD 10.求下列带符号十进制数的8位基2码补码。 ① [+127]补= 01111111

微机原理与接口技术-期末考试试题答案3

“微机原理与接口技术” 1.微机系统的硬件由哪几部分组成? 答:三部分:微型计算机(微处理器,存储器,I/0接口,系统总线),外围设备,电源。 2.什么是微机的总线,分为哪三组? 答:是传递信息的一组公用导线。分三组:地址总线,数据总线,控制总线。 3.8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什 么? 答:总线接口部件(BIU)功能:根据执行单元EU的请求完成CPU 与存储器或IO设备之间的数据传送。执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接口部件进行算术运算。 4.8086指令队列的作用是什么? 答:作用是:在执行指令的同时从内存中取了一条指令或下几条指令,取来的指令放在指令队列中这样它就不需要象以往的计算机那样让CPU轮番进行取指和执行的工作,从而提高CPU的利用率。 5.8086的存储器空间最大可以为多少?怎样用16位寄存器实现对 20位地址的寻址?完成逻辑地址到物理地址转换的部件是什么?答:8086的存储器空间最大可以为2^20(1MB);8086计算机引入了分段管理机制,当CPU寻址某个存储单元时,先将段寄存器内的

内容左移4位,然后加上指令中提供的16位偏移地址形成20位物理地址。 6.段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令 的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗? 答:指令的物理地址为21F00H;CS值和IP值不是唯一的,例如:CS=2100H,IP=0F00H。 7.设存储器的段地址是4ABFH,物理地址为50000H,其偏移地址 为多少? 答:偏移地址为54100H。(物理地址=段地址*16+偏移地址) 8.8086/8088CPU有哪几个状态标志位,有哪几个控制标志位?其意 义各是什么? 答:状态标志位有6个: ZF,SF,CF,OF,AF,PF。其意思是用 来反映指令执行的特征,通常是由CPU根据指令执行结果自动设置的;控制标志位有3个:DF,IF,TF。它是由程序通过执行特定的 指令来设置的,以控制指令的操作方式。 9.8086CPU的AD0~AD15是什么引脚? 答:数据与地址引脚 10.INTR、INTA、NMI、ALE、HOLD、HLDA引脚的名称各是什么? 答:INTR是可屏蔽请求信号,INTA中断响应信号,NMI是不可屏 蔽中断请求信号,ALE是地址锁存允许信号,HOLD总线请求信 号,HLDA总线请求响应信号。 11.虚拟存储器有哪两部分组成?

微机原理与接口技术学习心得

本学期微机原理课程已经结束,关于微机课程的心得体会甚多。微机原理与接口技术作为一门专业课,虽然要求没有专业课那么高,但是却对自己今后的工作总会有一定的帮助。记得老师第一节课说学微机原理是为以后的单片机打基础,这就让我下定决心学好微机原理这门课程。 初学《微机原理与接口技术》时,感觉摸不着头绪。面对着众多的术语、概念及原理性的问题不知道该如何下手。在了解课程的特点后,我发现,应该以微机的整机概念为突破口,在如何建立整体概念上下功夫。可以通过学习一个模型机的组成和指令执行的过程,了解和熟悉计算机的结构、特点和工作过程。 《微机原理与接口技术》课程有许多新名词、新专业术语。透彻理解这些名词、术语的意思,为今后深入学习打下基础。一个新的名词从首次接触到理解和应用,需要一个反复的过程。而在众多概念中,真正关键的并不是很多。比如“中断”概念,既是重点又是难点,如果不懂中断技术,就不能算是搞懂了微机原理。在学习中凡是遇到这种情况,绝对不轻易放过,要力求真正弄懂,搞懂一个重点,将使一大串概念迎刃而解。 学习过程中,我发现许多概念很相近,为了更好地掌握,将一些容易混淆的概念集中在一起进行分析,比较它们之间的异同点。比如:微机原理中,引入了计算机由五大部分组成这一概念;从中央处理器引出微处理器的定义;在引出微型计算机定义时,强调输入/输出接口的重要性;在引出微型计算机系统的定义时,强调计算机软件与计算机硬件的相辅相成的关系。微处理器是微型计算机的重要组成部分,它与微型计算机、微型计算机系统是完全不同的概念在微机中,最基础的语言是汇编语言。汇编语言是一个最基础最古老的计算机语言。语言总是越基础越重要,在重大的编程项目中应用最广泛。就我的个人理解,汇编是对寄存的地址以及数据单元进行最直接的修改。而在某些时候,这种方法是最有效,最可靠的。 然而,事物总有两面性。其中,最重要的一点就是,汇编语言很复杂,对某个数据进行修改时,本来很简单的一个操作会用比较烦琐的语言来解决,而这些语言本身在执行和操作的过程中,占有大量的时间和成本。在一些讲求效率的场合,并不可取。 汇编语言对学习其他计算机起到一个比较、对照、参考的促进作用。学习事物总是从最简单基础的开始。那么学习高级语言也当然应当从汇编开始。学习汇

《微机原理与接口技术》参考答案

《微机原理与接口技术》参考答案 《微机原理与接口技术》习题参考答案习题 2 1. 为何说8086CPU是16位CPU?答:16位指的是8086CPU的字长,而字长一般来说和运算器、寄存器、总线宽度一致。因为8086CPU的内部寄存器、内部运算部件以及内部操作都是按16位设计的,这决定了它的字长为16位。 2. 8086CPU哪两个单元组成?其中,指令队列在哪个单元中,有何作用?答:总线接口单元和执行单元。指令队列在BIU中。它的作用是当EU在执行指令时,空闲的BIU可以从内存读取后续指令到指令队列,这样就可以将取指令工作和执行指令工作重叠进行,从而提高CPU的工作效率,加快指令的执行速度。 3. 8086CPU中8位寄存器和16位寄存器是什么关系?答:8086的通用寄存器包括数据寄存器、指

针寄存器和变址寄存器。其中数据寄存器包含AX、BX、CX、DX四个16位寄存器,但他们每个都可以分开作为两个单独的8位寄存器使用。8086的指针寄存器和变址寄存器不可分割为8位寄存器。4. 8086CPU中的IP寄存器有何用途?答:IP寄存器是指令指针寄存器,用来存放下一条要执行的指令在代码段中的偏移地址。在程序运行过程中,IP寄存器始终指向下一条指令的首地址,与CS寄存器联合确定下一条指令的物理地址。8086就是通过IP寄存器来控制指令序列的执行流程。 5. 在标志寄存器中,用于反映运算结果属性的标志位有哪些?它们每一位所表示的含义是什么?答:有CF、PF、AF、ZF、SF、OF。它们的含义如下:CF:进位标志。它记录运算时从最高有效位产生的进位值或结果值。最高有效位有进位或有借位时CF=1,否则CF=0。PF:奇偶标志。它记录运算结果的奇偶检验条件。当结果操作数

微机原理与接口技术习题答案

《微机原理与接口技术》习题答案 一、单项选择题 1、80486CPU进行算术和逻辑运算时,可处理的信息的长度为( D )。 A、32位 B、16位 C、8位 D、都可以 2、在下面关于微处理器的叙述中,错误的是( C ) 。 A、微处理器是用超大规模集成电路制成的具有运算和控制功能的芯片 B、一台计算机的CPU含有1个或多个微处理器 C、寄存器由具有特殊用途的部分内存单元组成,是内存的一部分 D、不同型号的CPU可能具有不同的机器指令 3、若用MB作为PC机主存容量的计量单位,1MB等于( B )字节。 A、210个字节 B、220个字节 C、230个字节 D、240个字节 4、运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为( D )。 A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出 B、两个整数相加,若结果的符号位为0,则一定发生溢出 C、两个整数相加,若结果的符号位为1,则一定发生溢出 D、两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出 5、运算器的主要功能是( C )。 A、算术运算 B、逻辑运算 C、算术运算与逻辑运算 D、函数运算 6、指令ADD CX,55H[BP]的源操作数的寻址方式是(D )。 A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、寄存器相对寻址 7、设(SS)=3300H,(SP)=1140H,在堆栈中压入5个字数据后,又弹出两个字数据,则(SP)=(A ) A、113AH B、114AH C、1144H D、1140H 8、若SI=0053H,BP=0054H,执行SUB SI,BP后,则( C)。 A、CF=0,OF=0 B、CF=0,OF=1 C、CF=1,OF=0 D、CF=1,OF=1 9、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOV BX,[BP]执行后,(BX)=(D ) 。 A、0102H B、0201H C、245AH D、5A24H 10、实模式下80486CPU对指令的寻址由(A )决定。 A、CS,IP B、DS,IP C、SS,IP D、ES,IP 11、使用80486汇编语言的伪操作指令定义: VAL DB 2 DUP(1,2,3 DUP(3),2 DUP(1,0)) 则

微机原理与接口技术第六章 8259A练习题及答案

中断技术和中断控制器8259A练习题及答案 一、填空题 1.8088微处理器最多能处理256种不同类型的中断。 2.8088系统的中断向量表位于从内存地址 00000H 开始,占1K字节存储单元。 3.8088CPU响应INTR中断时,将PSW(或标志寄存器内容)和断点(或CS:IP)进堆栈保存。 4.8259A可管理8级优先级中断源,通过级联,最多可管理 64 级优先级中断源。 5.若8259A的IRR(中断请求寄存器)的内容为10H,说明IR4请求中断。 二、选择题 6.8088CPU的标志寄存器中IF=1时,表示允许CPU响应______中断。C A.内部中断 B.外部中断 C.可屏蔽中断 D.不可屏蔽中断 7.CPU在响应中断时,保存断点是指______。D A.将用户设置的程序指令地址入栈保存 B.将中断服务程序的入口地址入栈保存 C.将程序状态字PSW入栈保存 D.将返回地址即程序计数器PC(CS:IP)的内容入栈保存 8.8088的中断向量表用于存放______。B A.中断类型号 B.中断服务程序的入口地址 C.中断服务程序的返回地址 D.断点地址 三、判断题 9.8086的可屏蔽中断的优先级高于不可屏蔽中断。 [ ] × 10.通常8259A芯片中的IR0优先级最低,IR7的优先级最高。 [ ]× 11.在8088系统中,所谓中断向量就是中断服务程序入口地址。 [ ] √ 四、简答题 12.CPU响应INTR中断的条件是什么? 答:(1)INTR信号为有效电平 (2)当前指令执行完毕 (3)CPU开中断(IF=1) (4)没有更高级的请求(RESET , HOLD ,NMI) 13.一般CPU响应中断时自动做哪些工作? 8088CPU呢? 答:一般CPU在响应中断时,关中断,保存断点,识别中断源,找到中断服务程序入口地址,转入中断服务程序。 8080CPU在响应中断时,首先把PSW(或标志寄存器内容)入栈保存,其余同一般CPU. 14.8088CPU在执行中断返回指令IRET时,执行什么操作? 答:(1)弹出断点送CS:IP (2)弹出PSW送标志寄存器 15.中断控制器8259A中下列寄存器的作用是什么? (1) IRR (中断请求寄存器) :保存中断源的中断请求 (2) IMR (中断屏蔽寄存器) :屏蔽/允许中断源请求中断,由程序写入,1为屏蔽,0为允许

微机原理习题答案8章

第8章中断系统与可编程中断控制器8259A 1.什么叫中断?8086微机系统中有哪几种不同类型的中断? 答:在CPU执行程序的过程中,由于某个事件的发生,CPU暂停当前正在执行的程序,转去执行处理该事件的一个中断服务程序,待中断服务程序执行完成后,CPU再返回到原被中断的程序继续执行。这个过程称为中断。 8086微机系统中有3种中断: 1)外部可屏蔽中断。 2)外部不可屏蔽中断。 3)内部中断 2.什么是中断类型?它有什么用处? 答:通常用若干位二进制编码来给中断源编号,该编号称为中断类型号。8086微处理器用8位二进制码表示一个中断类型,有256个不同的中断。这些中断可以划分为内部中断、外部不可屏蔽中断、外部可屏蔽中断三类。 用处:使CPU识别中断源,从而能正确地转向该中断源对应的中断服务程序入口。 3.什么是中断嵌套?使用中断嵌套有什么好处?对于可屏蔽中断,实现中断嵌套的条件是什么? 答:微处理器在处理低级别中断的过程中,如果出现了级别高的中断请求,微处理器停止执行低级中断的处理程序而去优先处理高级中断,等高级中断处理完毕后,再接着执行低级的未处理完的程序,这种中断处理方式成为中断嵌套。 使用中断嵌套的好处是能够提高中断响应的实时性。对于某些对实时性要求较高的操作,必须赋予较高的优先级和采取中断嵌套的方式,才能保证系统能够及时响应该中断请求。 对于可屏蔽中断,实现中断嵌套的条件有:(1)微处理器处于中断允许状态(IF=1)(2)中断请求的优先级高于正在执行的中断处理程序的优先级。(3)中断请求未被8259屏蔽。(4)没有不可屏蔽中断请求和总线请求。 4.什么是中断向量?中断类型号为1FH的中断向量为2345H:1234H,画图说明它在中断向量表中的存放位置。 答:中断向量为每个中断服务子程序的入口地址,为32位(16位的偏移地址和16位的段地址),在中断向量表中占用4个地址单元。在8086CPU组成的计算机系统中,采用最低的1024个地址单元(称为0页)来存储中断向量。这1024个地址单元成为中断向量表。

微机原理与接口技术期末考试试题及答案

微机原理与接口技术期末考试题库 1.微机系统的硬件由哪几部分组成? 答:三部分:微型计算机(微处理器,存储器,I/0接口,系统总线),外围设备,电源。 2.什么是微机的总线,分为哪三组? 答:是传递信息的一组公用导线。分三组:地址总线,数据总线,控制总线。 3.8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什 么? 答:总线接口部件(BIU)功能:根据执行单元EU的请求完成CPU 与存储器或IO设备之间的数据传送。执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接 口部件进行算术运算。 4.8086指令队列的作用是什么? 答:作用是:在执行指令的同时从内存中取了一条指令或下几条指令,取来的指令放在指令队列中这样它就不需要象以往的计算机那样让CPU轮番进行取指和执行的工作,从而提高CPU的利用率。 5.8086的存储器空间最大可以为多少?怎样用16位寄存器实现对 20位地址的寻址?完成逻辑地址到物理地址转换的部件是什么?

答:8086的存储器空间最大可以为2^20(1MB);8086计算机引入了分段管理机制,当CPU寻址某个存储单元时,先将段寄存器内的内容左移4位,然后加上指令中提供的16位偏移地址形成20位物理地址。 6.段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令 的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗? 答:指令的物理地址为21F00H;CS值和IP值不是唯一的,例如:CS=2100H,IP=0F00H。 7.设存储器的段地址是4ABFH,物理地址为50000H,其偏移地址 为多少? 答:偏移地址为54100H。(物理地址=段地址*16+偏移地址) 8.8086/8088CPU有哪几个状态标志位,有哪几个控制标志位?其意 义各是什么? 答:状态标志位有6个:ZF,SF,CF,OF,AF,PF。其意思是用来反映指令执行的特征,通常是由CPU根据指令执行结果自动设置的;控制标志位有3个:DF,IF,TF。它是由程序通过执行特定的指令来设置的,以控制指令的操作方式。 9.8086CPU的AD0~AD15是什么引脚? 答:数据与地址引脚 10.INTR、INTA、NMI、ALE、HOLD、HLDA引脚的名称各是什么?

微机原理与接口技术

第二章 8086系统结构 一、 8086CPU 的内部结构 1.总线接口部件BIU (Bus Interface Unit ) 组成:20位地址加法器,专用寄存器组,6字节指令队列,总线控制电路。 作用:负责从内存指定单元中取出指令,送入指令流队列中排队;取出指令所需的操作 数送EU 单元去执行。 工作过程:由段寄存器与IP 形成20位物理地址送地址总线,由总线控制电路发出存储器“读”信号,按给定的地址从存储器中取出指令,送到指令队列中等待执行。 *当指令队列有2个或2个以上的字节空余时,BIU 自动将指令取到指令队列中。若遇到转移指令等,则将指令队列清空,BIU 重新取新地址中的指令代码,送入指令队列。 *指令指针IP 由BIU 自动修改,IP 总是指向下一条将要执行指令的地址。 2.指令执行部件EU (Exection Unit) 组成:算术逻辑单元(ALU ),标志寄存器(FR ),通用寄存器,EU 控制系统等。 作用:负责指令的执行,完成指令的操作。 工作过程:从队列中取得指令,进行译码,根据指令要求向EU 内部各部件发出控制命令,完成执行指令的功能。若执行指令需要访问存储器或I/O 端口,则EU 将操作数的偏移地址送给BIU ,由BIU 取得操作数送给EU 。 二、 8088/8086的寄存器结构 标志寄存器 ALU DI DH SP SI BP DL AL AH BL BH CL CH ES SS DS CS 内部暂存器输入 / 输出控制 电路1432EU 控制系 统20位16位8086总线指令 队列总线 接口单元执行 单元 6 516位 属第三代微处理器 运算能力: 数据总线:DB

微机原理67章答案

第6章作业 问答题 3 若8086系统采用单片8259A,其中一个中断源的中断类型码为46H,问该中断源应与8259A 的哪一个IR输入端连接?其中断矢量地址是多少?若其中断服务子程序的首地址为16A0:23D4H,则向量表对应的4个单元的内容是什么? 该中断源应与8259A的IR6相连.其中断矢量地址是0000:0118H,矢量区对应的4个单元内容依次是:D4H,23H,A0H,16H。 4,怎样用8259A的屏蔽命令字来禁止IR4和IR5引脚上的请求?又怎样撤销这一禁止命令?设8259A的端口地址为20H-21H,写出有关指令。 使OCW1的D4和D5位为1,写到8259A的奇地址就可禁止IR4和IR5引脚上的请求。撤销 禁令只需写入D4和D5位为0的OCW1命令。有关指令如下: IN AL,21H OR AL,30H OUT 21H,AL ;禁止IR4,IR5的请求 IN AL,21H AND AL,0CFH OUT 21H,AL ;撤销对IR4,IR5的禁令用OR和AND命令是为了保持OCW1的其他6位不变。IMR(中断屏蔽寄存器)内容可读写。 补充1、什么叫中断?简述中断的处理过程。 所谓中断是指CPU在正常运行程序的过程中,CPU内部或外部出现某些事件、异常需要及时处理,导致CPU暂停正在执行的程序,转去执行处理该事件或异常对应的程序,并在处理完毕返回原程序处继续执行被暂停的程序,这一过程称为中断及中断处理。 中断处理过程包括:中断请求、中断响应、中断处理和中断返回几个步骤。 补充2、8086cpu有哪几种中断?简述8086cpu对可屏蔽中断的响应过程。 中断源可分为两大类:一类是外设接口的中断请求,由CPU的引脚引入,中断源来自CPU 外部,故称外部中断(又称硬件中断);另一类在执行指令时引起,来自CPU的内部,故称内部中断(又称软件中断)。 外部中断分为NMI(非屏蔽中断)和INTR(可屏蔽中断) 内部中断分为除法错误中断、溢出中断INTO、单步执行中断(单步中断)、INT n中断指令引起的中断、断点中断 在8086/8088系统中,CPU对可屏蔽中断的响应处理要经过以下几步: (1) 执行2个中断响应总线周期,取得中断类型码。 当CPU响应INTR引脚上的中断请求后,在2个总线周期的T2~T4状态分别输出2个负脉冲,在第2个总线周期的T2~T4状态内,CPU在低8位数据总线上获得8259A送来的中 断类型码 (2) 执行一个总线写周期将标志寄存器FLAG的值压栈。 (3) 将TF送入TEMP。 (4) 设置IF=0,TF=0,即关中断和禁止单步中断。

微机原理期末自测题

《微机原理及应用》期末自测题 一、基本概念与术语 1、8086是(16 )位计算机。8086地址线有(20 )条,可直接寻址的空间最大为(FFFFFH )。 2、总线周期是指(CPU完成一次访问存储单元或I/O端口所需时间)。基本总线周期有( 4 )T状态。Tw状态是指(等待状态)。 3、8086CPU允许的I/O地址线最多可达(16 )条,最大寻址I/O空间为(FFFFH )。 4、8086CPU由(总线接口单元和执行单元)两部分组成,其功能为()。其中8086CPU 中标志寄存器的作用是(存放算术逻辑运算后的结果特征),指令队列的作用是(),20位地址加法器的作用是(将执行单元提供的16位非重定位地址重定位为20位的存储器物理地址)。代码段物理地址由CPU的(CS、IP)两个寄存器确定。堆栈段物理地址由CPU的(SS、SP )两个寄存器确定。 5、8086中断源有(256 )个。8086中断服务程序入口地址由( 段地址CS和偏移地址IP )组成。中断类型号为20H,其中断向量为(80H )。 6、I/O指令IN/OUT,传送数据的寄存器为(AL/AX ),间接寻址时使用寄存器(DX ),其中 IN AL,DX的含义是(从DX所指端口读一个字节到AL)。OUT 60H,AL的含义是(将AL 中的一个字节输出到60H端口)。 7、一片8259A可以管理(3 )级中断;3片8259A可以管理(22 )级中断。 8、硬件中断是(外部引发?随机的?执行总线周期?中断类型码由中断控制器提供),软件中断是(内部引发?确定的?不执行总线周期?中断类型确定?)软件中断优先级与硬件中断优先级相比,(软件)的级别高。 9、在中断服务程序结束前,为正确返回,必须设置一条指令(RETI )。在子程序调用结束前,为正确返回,必须设置一条指令(RET )。 10、若中断控制器8259的中断请求寄存器IRR状态为10100000B,说明(5、7端口在请求中断)。ISR状态为10100000B说明(5、7端口在中断响应)。 11、可编程定时器8253的地址有( 4 )个。共有(3)独立定时通道。工作方式有( 6 )个。 12、并行接口8255有( 4 )个数据端口,有(3)种工作方式。 13、假设8253的端口地址为40H~43H,那么控制端口地址为(43H),通道0、1、2的端口地址为()。 14、假设8255的端口地址为330H~333H,那么控制端口地址为(333H ),端口A、B、C 的地址为() 15、定时器8253的门控信号GATE作用是(用于外部控制计数器的启动和停止计数操作),CLK端的作用是(用于输入定时脉冲或计数脉冲信号),OUT端作用是(计数器的输出端)。 16、初始化定时器8253需要先写(控制字),后写(初始字)。 17、伪指令的作用是(指示汇编程序如何汇编源程序),(汇编)产生机器代码。

微机原理与接口技术知识点总结整理

《微机原理与接口技术》复习参考资料 第一章概述 一、计算机中的数制 1、无符号数的表示方法: (1)十进制计数的表示法 特点:以十为底,逢十进一; 共有0-9十个数字符号。 (2)二进制计数表示方法: 特点:以2为底,逢2进位; 只有0和1两个符号。 (3)十六进制数的表示法: 特点:以16为底,逢16进位; 有0--9及A—F(表示10~15)共16个数字符号。 2、各种数制之间的转换 (1)非十进制数到十进制数的转换 按相应进位计数制的权表达式展开,再按十进制求和。(见书本1.2.3,1.2.4)(2)十进制数制转换为二进制数制 ●十进制→二进制的转换: 整数部分:除2取余; 小数部分:乘2取整。 ●十进制→十六进制的转换: 整数部分:除16取余; 小数部分:乘16取整。 以小数点为起点求得整数和小数的各个位。 (3)二进制与十六进制数之间的转换 用4位二进制数表示1位十六进制数 3、无符号数二进制的运算(见教材P5) 4、二进制数的逻辑运算 特点:按位运算,无进借位 (1)与运算 只有A、B变量皆为1时,与运算的结果就是1 (2)或运算 A、B变量中,只要有一个为1,或运算的结果就是1 (3)非运算 (4)异或运算 A、B两个变量只要不同,异或运算的结果就是1 二、计算机中的码制 1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。数X的原码记作[X]原,反码记作[X]反,补码记作[X]补。

注意:对正数,三种表示法均相同。 它们的差别在于对负数的表示。 (1)原码 定义: 符号位:0表示正,1表示负; 数值位:真值的绝对值。 注意:数0的原码不唯一 (2)反码 定义: 若X>0 ,则[X]反=[X]原 若X<0,则[X]反= 对应原码的符号位不变,数值部分按位求反 注意:数0的反码也不唯一 (3)补码 定义: 若X>0,则[X]补= [X]反= [X]原 若X<0,则[X]补= [X]反+1 注意:机器字长为8时,数0的补码唯一,同为00000000 2、8位二进制的表示范围: 原码:-127~+127 反码:-127~+127 补码:-128~+127 3、特殊数10000000 ●该数在原码中定义为:-0 ●在反码中定义为:-127 ●在补码中定义为:-128 ●对无符号数:(10000000)2= 128 三、信息的编码 1、十进制数的二进制数编码 用4位二进制数表示一位十进制数。有两种表示法:压缩BCD码和非压缩BCD码。(1)压缩BCD码的每一位用4位二进制表示,0000~1001表示0~9,一个字节表示两位十进制数。 (2)非压缩BCD码用一个字节表示一位十进制数,高4位总是0000,低4位的0000~1001表示0~9 2、字符的编码 计算机采用7位二进制代码对字符进行编码 (1)数字0~9的编码是0110000~0111001,它们的高3位均是011,后4位正好与其对应的二进制代码(BCD码)相符。

微机原理与接口技术试题库(含答案)汇总

一、问答题 1、下列字符表示成相应的ASCII码是多少? (1)换行0AH (2)字母“Q”51H (3)空格20H 2、下列各机器数所表示数的范围是多少? (1)8位二进制无符号定点整数; 0~255 (2)8位二进制无符号定点小数;0.996094 (3)16位二进制无符号定点整数;0~65535 (4)用补码表示的16位二进制有符号整数;-32768~32767 3、(111)X=273,基数X=?16 4、有一个二进制小数X=0.X1X2X3X4X5X6 (1)若使X≥1/2,则X1……X6应满足什么条件? X1=1 若使X>1/8,则X1……X6应满足什么条件?X1∨X2 ∨X3=1 (2) 5、有两个二进制数X=01101010,Y=10001100,试比较它们的大小。 (1)X和Y两个数均为无符号数;X>Y (2)X和Y两个数均为有符号的补码数。X

微机原理与接口技术 最好的知识点总结

冯.诺依曼型: 运算器、控制器、存储器、输入设备、输出设备 基本工作原理:存储器存储程序控制的原理 1、将事先编好的程序及运算中所需的数据,按一定的方式输入并存储在计算机的内存中; 2.将程序的第一条指令存放的地址送入程序计数器PC 中,并启动运行; 3.计算机自动地逐一取出程序的一条条指令,加以分析并执行所规定的功能。 1.微处理器----由运算器、控制器、寄存器阵列组成 2.微型计算机----以微处理器为基础,配以内存以及输入输出接口电路和相应的辅助电路而构成的裸机 3.微型计算机系统----由微型计算机配以相应的外围设备及软件而构成的系统 4.存储器: 内部:随机存储器(RAM)(断电消失) 读存储器(ROM) 外部:软盘、硬盘、磁带、闪存盘、光盘等 .5..微型计算机的性能指标: 主频、字长、内存容量、存取周期、运算速度、 内核数目、高速缓存 6.总线:地址总线、数据总线、控制总线 8086有16位双向数据总线,20位地址总线, 可寻址20 2=1M大小的存储器 由总线接口部件(BIU)和指令执行部件(EU)组成2.18086CPU结构 执行部件(EU):由通用计算器、运算器和EU控制系统等组成,EU从BIU的指令队列获得指令并执行;总线接口部件(BIU):由段寄存器、指令指针、地址形成逻辑、总线控制逻辑和指令队列等组成,负责从内 存中取指令和取操作数。 2.2寄存器结构 段寄存器:CS、DS、ES、SS, 通用寄存器:AX、BX、CX、DX, 堆栈指针SP、基址指针BP、指令指针IP,标志寄存器FLAGS CF:最高位有进位为‘1’;PF:低8位偶数个1 AF:低4向高4有进位;ZF:全零为1 SF:结果最高位为1时等于1;OF:产生溢出,OF=1“对准存放 对准存放” ”:从存储器偶地址开始存放字数据的存放方式简答: 1.什么叫寻址方式?8086有哪些寻址方式? 答:寻址操作数有效地址的方式叫寻址方式。8086的寻址方式有:立即寻址、寄存器寻址、直接寻址、寄存器间接寻址、基址寻址和变址寻址、基址变址寻址。 2.何为中断?中断矢量是什么?中断方式的实现一般需要经历哪些过程? 答:所谓中断是指某事件的发生引起CPU暂停当前程序的运行,转入对所发生事件的处理,处理结束又回到原程序被打断处接着执行这样一个过程。 中断矢量是中断处理子程序的入口地址,每个中断类型对应一个中断向量。 中断方式的实现一般需要经历下述过程: 中断请求—→中断响应—→断点保护—→中断源识别—→中断服务—→断点恢复—→中断返回 3.CPU与外设之间数据传送的方式有哪些?试说明程序控制传送方式。 答:CPU与外设之间数据传送的方式有:程序控制方式、中断方式和DMA方式。 程序控制方式又叫查询方式,是指CPU与外设传输数据之前,先查询外设状态,只有当外设为传输数据作好准备时才进行一次数据传输,否则等待。 4.计算机的硬件系统由哪几个部件组成?简述各部件的功能? 答:计算机硬件由运算器、控制器、存储器、输入设备和输出设备组成。 运算器:主要进行算数和逻辑运算 控制器:控制从存储器取指令,送指令寄存器,再送指令译码器,根据指令的功能产生一系列时序信号控制各部件动作。 输入设备:从外部获取信息的装置 输出设备:将计算机运算结果转换为人们或设备能识别的形式。5.微机的三总线是什么? 答:它们是地址总线、数据总线、控制总线。 6.8086CPU启动时对RESET要求?8086/8088CPU 复位时有何操作? 答:复位信号维高电平有效。8086/8088要求复位信 号至少维持4个时钟周期的高电平才有效。复位信 号来到后,CPU便结束当前操作,并对处理器标志 寄存器,IP,DS,SS,ES及指令队列清零,而将cs设置 为FFFFH,当复位信号变成地电平时,CPU从 FFFF0H开始执行程序 7.中断向量是是什么?堆栈指针的作用是是什么? 什么是堆栈? 答:中断向量是中断处理子程序的入口地址,每个 中断类型对应一个中断向量。堆栈指针的作用是指 示栈顶指针的地址,堆栈指以先进后出方式工作的 一块存储区域,用于保存断点地址、PSW等重要信 息。 8..累加器暂时的是什么?ALU能完成什么运算? 答:累加器的同容是ALU每次运行结果的暂存储器。 在CPU中起着存放中间结果的作用。ALU称为算术 逻辑部件,它能完成算术运算的加减法及逻辑运算 的“与”、“或”、“比较”等运算功能。 9.8086CPU EU、BIU的功能是什么? 答:EU(执行部件)的功能是负责指令的执行,将 指令译码并利用内部的寄存器和ALU对数据进行所 需的处理BIU(总线接口部件)的功能是负责与存 储器、I/O端口传送数据。 10.CPU响应可屏蔽中断的条件? 答:CPU承认INTR中断请求,必须满足以下4个 条件: 1)一条指令执行结束。CPU在一条指令执行的最后 一个时钟周期对请求进行检测,当满足我们要叙述 的4个条件时,本指令结束,即可响应。 2)CPU处于开中断状态。只有在CPU的IF=1,即 处于开中断时,CPU才有可能响应可屏蔽中断请求。 3)没有发生复位(RESET),保持(HOLD)和非 屏蔽中断请求(NMI)。在复位或保持时,CPU不工 作,不可能响应中断请求;而NMI的优先级比INTR 高,CPU响应NMI而不响应INTR。 4)开中断指令(STI)、中断返回指令(IRET)执行 完,还需要执行一条指令才能响应INTR请求。另外, 一些前缀指令,如LOCK、REP等,将它们后面的 指令看作一个总体,直到这种指令执行完,方可响 应INTR请求。 11.8086CPU的地址加法器的作用是什么? 答:8086可用20位地址寻址1M字节的内存空间, 但8086内部所有的寄存器都是16位的,所以需要由 一个附加的机构来根据16位寄存器提供的信息计算 出20位的物理地址,这个机构就是20位的地址加 法器。 12.如何选择8253、8255A控制字? 答:将地址总线中的A1、A0都置1 13.8086(88)内部中断源有哪些? 答:内部(除法除以0、单步、断点、溢出、指令中 断) 14.中断源是什么? 答:所谓中断源即指引起中断的原因或中断请求的 来源。 15.类型号为N中断向量存放在逻辑地址为多少? 如何存放逻辑地址? 答:段地址=N*4+2偏移地址=N*4所以类型 号为N中断向量存放在逻辑地址为段地址:偏移地 址。每个中断类型的逻辑地址为四个字节,高两个 字节存放CS段地址,低两个字节存放IP偏移地址。 16.8088/8086CPU响应中断后,TF和IF标志自动 置为多少? 答:IF为1,TF为0 17.8086CPU可以进行寄存器间接寻址的寄存器是 哪些? 答:BX、BP、SI、DI 18.在微型计算机系统中,主要的输入输出方法有哪 些? 答:在微型计算机系统中,主要的输入输出方法有4 种:程序控制方式,中断控制方式,直接存储器存 取方式,输入/输出处理机方法。 19.中断处理过程应包括哪些步骤? 答:中断方式的实现一般需要经历下述过程:中断请 求→中断响应→断点保护→中断源识别→中断服务 →断点恢复→中断返回 20.CPU何时检测INTA中断请求输入端? 答:CPU在一条指令执行的最后一个时钟周期对请 求进行检测 21.IP指令指针寄存器存放的是什么? 答:IP为指令指针寄存器,它用来存放将要执行的 下一条指令地址的偏移量,它与段寄存器CS联合形 成代码段中指令的物理地址。 22.8086(88)的NMI何时响应中断? 答:每当NMI端进入一个正沿触发信号时,CPU就 会在结束当前指令后,进入对应于中断类型号为2 的非屏蔽中断处理程序。 23.8086CPU共有多少地址线、数据线?,它的寻址 空间为多少字节? 8086CPU地址线宽度为20条,数据线为16位,可寻 址范围为1MB 24.中断向量是什么? 答:中断向量是中断处理子程序的入口地址,每个中 断类型对应一个中断向量。堆栈指针的作用是指示栈 顶指针的地址,堆栈指以先进后出方式工作的一块存 储区域,用于保存断点地址、PSW等重要信息。 25.8O86/8088CPU的基本总线周期分为几个时钟周 期? 答:8086/8088CPU的基本总线周期分为4个时钟周 期。常将4个时周期分别称为4个状态,即T1、T2、 T3、T4状态,T1发地址,T2、T3、T4为数据的读/ 写。 26.CPU响应可屏蔽中断时会自动将TF、IF怎样? 答:CPU响应可屏蔽中断时,把标志寄存器的中断 允许标志IF和单步标志TF清零。将IF清零是为了 能够在中断响应过程中暂时屏蔽外部其他中断,以免 还没有完成对当前中断的响应过程而又被另一个中 断请求所打断,清除TF是为了避免CPU以单步方 式执行中断处理子程序。 27.8086CPU总线接口单元BIU的具体任务是什么? 堆栈是什么? 答:BIU的具体任务是负责于存储器、I/O端口传送 数据,即BIU管理在存储器中存取程序和数据的实 际处理过程。 在计算机内,需要一块具有“先进后出”特性的 存储区,用于存放子程序调用时程序计数器PC的当 前值,以及需要保存的CPU内各寄存器的值(现场), 以便子程序或中断服务程序执行结束后能正确返回 主程序。这一存储区称为堆栈。 28何为中断?中断矢量是什么?中断方式的实现一 般需要经历哪些过程? 答:所谓中断是指某事件的发生引起CPU暂停当前 程序的运行,转入对所发生事件的处理,处理结束又 回到原程序被打断处接着执行这样一个过程。 中断矢量是中断处理子程序的入口地址,每个中断类 型对应一个中断向量。 中断方式的实现一般需要经历下述过程: 中断请求—→中断响应—→断点保护—→中断源识 别—→中断服务—→断点恢复—→中断返回 设8253计数/定时接口电路中,其接口地址为 40H~43H,将2MHz的信号源接入CLK0,若利用通道0 产生2ms的定时中断,请计算计数初值并写出8253 初始化程序段(按二进制计数)。 1、计数初值=2ms*2MHz=4000 2、MOV AL,36H/34H OUT43H,AL;方式控制字 MOV AX,4000 OUT40H,AL MOV AL,AH OUT40H,AL;送计数值 1

相关主题
文本预览
相关文档 最新文档