当前位置:文档之家› 模电试卷6

模电试卷6

模电试卷6
模电试卷6

一、 选择题(将一个正确选项前的字母填在括号内)(每小题2分、共30分)

1.由NPN 晶体管组成的单级共射电压放大器,在正常的输入信号下,若输出电压波形正半周出现了失真,是由于工作点设置偏 ,出现的叫 失真。 (C )

A .低 饱和 B.高 饱和 C. 低 截止 D. 高 截止 2.晶体三极管用于饱和时,应使其发射结、集电结处于 (

B ) A .发射结正偏、集电结反偏 B.发射结正偏、集电结正偏

C .发射结反偏、集电结正偏 C.发射结反偏、集电结反偏

3.若要增大某放大器的输入电阻和减小输出电阻,可加入下列负反馈: ( B )

A.电流串联

B.电压串联

C.电流并联

D.电压并联

4.共发射极电路的主要特点是: ( B ) A . 电压放大倍数小于1,输入电阻低,输出电阻高。 B . 电压放大倍数小于1,输入电阻高,输出电阻低。 C . 电压放大倍数大于1,输入电阻低,输出电阻高。 D. 电压放大倍数大于1,输入电阻高,输出电阻低。

5.选用差分放大电路的原因是 ( A ) A .克服温漂 B . 提高输入电阻 C .稳定放入倍数

6.直流稳压电源中滤波电路的目的是 ( C ) A. 将交流变为直流 B. 将高频变为低频

C. 将交、直流混合量中的交流成分滤掉

7.在单相桥式整流电路中,若有一只整流管接反,则 ( C )

A. 输出电压约为2U D

B. 变为半波直流

C. 整流管将因电流过大而烧坏

8.W78XX 系列和79XX 系列引脚对应关系应为 ( B )

A .一致

B .①脚与③脚对调,②脚不变

C .①、②脚对调

9.若要组成输出电压可调、最大输出电流为3A 的直流稳压电源,则应采用( D )

A. 电容滤波稳压管稳压电路

B. 电感滤波稳压管稳压电路

C. 电容滤波串联型稳压电路

D. 电感滤波串联型稳压电路

10.功率放大器采用乙类互补对称功放电路时,典型的电路双电源供电的 电路,以及单电源供电的 电路。 ( B )

A. OTL OCL

B. OCL OTL

C. OCL BTL

D. OTL BTL 11. 功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大 ( A ) A .交流功率 B .直流功率 C .平均功率

12. 正弦波振荡器中正反馈网络的作用是 ( )

A . 保证产生自激振荡的相位条件

B . 提高放大器的放大倍数,使输出信号足够大 C. 产生单一频率的正弦波

13. 电容三点式LC 正弦波振荡器与电感三点式LC 正弦波振荡器比较,优点是( ) A .电路组成简单 B .输出波形好 C .容易调节振荡频率 D . 频率稳定度高

14. 调制的描述 ( )

A . 用载波信号去控制调制信号的某一个参数,使该参数按特定的规律发生变化。

B . 用调制信号去控制载波信号的某一个参数,使该参数按特定的规律发生变化。

C . 用调制信号去控制载波信号的某一个参数,使该参数随调制信号的规律发生变化。 15. 如图所示为示波器测量正弦波波形参数的画面,若“TIME/DIV ”的指示值是1μs ,则所

测正弦波的频率为 ( )

A .500kHz

B .250kHz

C .125kHz

D .100kHz 二、分析题(14分)

1.判断下列各图中电路的反馈极性和组态。 (8分)

(a) (b)

2.电路如图所示,设半导体三极管的β=80,试分析当开关K 分别接通A 、B 、C 三位置时,三极管分别工作在输出特性曲线的哪个区域。 (6分)

班级 姓名

学号

成绩

常州

信息职业技术学院

学年第 学期 模拟电子线

路 课程期末试卷

三、电路如图所示。 (1)为使电路产生正弦波振荡,标出集成运放的“+”和“-”;并说明电路是哪种正弦波振

荡电路。

(2)若R 1短路,则电路将产生什么现象? (10分) (3)若R 1断路,则电路将产生什么现象?

(4)若R f 短路,则电路将产生什么现象? (5)若R f 断路,则电路将产生什么现象?

四、电路如图,写出这些电路输出、输入信号瞬时值关系。(16分)

uo= uo=

u o1=

u o =

此图写出过程:

五、电路如图所示。A 1、A 2、A 3均为理想集成运放,其最大电压输出为士12V 。 (10 分) 求:(1)集成运放A 1、A 2和A 3各组成何种基本应用电路? (2)集成运放A 1、A 2和A 3各工作在线性区还是非线性区? (3)若输入信号u I =10sin ωt (V),对应u I 波形画出相应的u 01,u 02和u 03的波形,并在图上标出有关电压的幅值。

班级 姓名

学号

成绩

常州

信息职业技术学院

学年第 学期 模拟电子线

路 课程期末试卷

R f

六、一个用集成功放LM384组成的功率放大电路如图所示,已知电路在通带内的电压增益为40dB ,在R L =8Ω时不失真的最大输出电压(峰-峰值)可达18V 。求当vi 为正弦波时:

1. 最大不失真输出功率Pom ;

2. 输出功率最大时的输入电压有效值;

3. 指出该电路属于OTL 还是OCL 电路。(10分)

七、用集成运放组成的稳压电路如图所示。 (10分)

(1)试标明运放输入端的符号。

(2)已知U I =24~30V ,试估算输出电压Uo 。

(3)若调整管的饱和压降U CE(sat)=1 V ,则最小输入电压为多大?

班级 姓名

学号

成绩

常州

信息职业技术学院

学年第 学期 模拟电子线

路 课程期末试卷

数字电路经典笔试题目汇总

数字电路笔试汇总 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 電路設計可分類為同步電路和非同步電路設計。同步電路利用時鐘脈衝使其子系統同步運作,而非同 步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。由於非同步電 路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性-- 因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用 非同步電路設計。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻 辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存 器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路 共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 4、什么是Setup 和Holdup时间?(汉王笔试) 解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信 号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下 一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不 变的时间。如果hold time不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不 变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现

(完整版)数字电子技术基础模拟试题A及答案

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

模电模拟试卷及答案

模拟电子技术基础试卷及答案 一、填空(18分) 1.二极管最主要的特性是单向导电性。 3.差分放大电路中,若u I1 = 100 μV,u I 2 = 80 μV则差模输入电压u Id= 20μV;共模输入电压u Ic = 90μV。 4.在信号处理电路中,当有用信号频率低于10 Hz时,可选用 低通滤波器;有用信号频率高于10 kHz时,可 选用 高通滤波器;希望抑制50 Hz的交流电源干扰时,可选用 带阻滤波器;有用信号频率为某一固定频率,可选用 带通滤波器。 6.乙类功率放大电路中,功放晶体管静态电流I CQ 0 、静态时的电源功耗P DC =0 。这类功放的能量转换效率在理想情况下,可达到78.5%,但这种功放有交越失真。 二、选择正确答案填空(20分) 1.在某放大电路中,测的三极管三个电极的静态电位分别为0 V,-10 V,-9.3 V,则这只三极管是(A)。A.NPN 型硅管 B.NPN 型锗管 C.PNP 型硅管 D.PNP 型锗管 2.某场效应管的转移特性如图所示,该管为(D)。 A.P沟道增强型MOS管B、P沟道结型场效应管 C、N沟道增强型MOS管 D、N沟道耗尽型MOS管 3.通用型集成运放的输入级采用差动放大电路,这是因为它的(C)。 A.输入电阻高 B.输出电阻低 C.共模抑制比大 D.电压放大倍数大 6.RC桥式正弦波振荡电路由两部分电路组成,即RC串并联选频网络和( D )。 A.基本共射放大电路 B.基本共集放大电路 C.反相比例运算电路 D.同相比例运算电路 7.已知某电路输入电压和输出电压的波形如图所示,该电路可能是(A)。 A.积分运算电路 B.微分运算电路 C.过零比较器 D.滞回比较器 8.与甲类功率放大方式相比,乙类互补对称功放的主要优点是( C)。 a.不用输出变压器b.不用输出端大电容c.效率高d.无交越失真 9.稳压二极管稳压时,其工作在( C),发光二极管发光时,其工作在( A)。 a.正向导通区b.反向截止区c.反向击穿区 三、放大电路如下图所示,已知:V CC 12 V,R S 10kΩ, R B1 120 kΩ,R B2 39 kΩ,R C 3.9 kΩ, R E 2.1 kΩ,R L 3.9 kΩ,r bb’ Ω,电流放大系 数 β 50,电路中电容容量足够大,要求: 1.求静态值I BQ ,I CQ 和U CEQ ( 设U BEQ 0.6 V ); u I u o R L

数字电路期末模拟考试试题及答案

数字电路期末模拟考试 试题及答案 内部编号:(YUUT-TBBY-MMUT-URRUY-UOOY-DBUYI-0128)

数字电子电路模拟试题-2 一、填空题(共30分) 1. 三极管有NPN和PNP两种类型,当它工作在放大状态时,发射结___ _,集电结______;NPN型三极管的基区是______型半导体,集电区和发射区是______型半导体。 2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______ 逻辑赋值。一种电路若在正逻辑赋值时为与非门,则在负逻辑赋值时为________。 3. 四位二进制编码器有____个输入端;____个输出端。 4. 将十进制数287转换成二进制数是________;十六进制数是__ _____。 5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、 6. 下图所示电路中, 7. Y 2 二、选择题(共 20分) 1. 当晶体三极管____时处于饱和状态。 A. 发射结和集电结均处于反向偏置 B. 发射结正向偏置,集电结反向偏置 C. 发射结和集电结均处于正向偏置

2. 在下列三个逻辑函数表达式中,____是最小项表达式。 A . B A B A )B ,A (Y += B. C B C B A BC A )C ,B ,A (Y ++= C. C AB ABC B C A C B A ) D ,C ,B ,A (Y +++??= 3.用8421码表示的十进制数45,可以写成__________ A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____ A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题 5.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为___ A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+ 三、化简下列逻辑函数,写出最简与或表达式:(共20分) 1. BC A C B A C B B A Y 1+?++= 2. Y 2=Σm (0,1,8,9,10,11) 3. Y 3见如下卡诺图

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

数电往年考题

09年 5、电路如图1.2所示,TG 为CMOS 传输门,G 为TTL 与非门,则当C=0时 P= ;当C=1时P= 。 B & TG A C C Ω k 10P G 图1.2 6. 当TTL 门电路的输入端悬空时,应视为 (高电平,低电平,不定)。此时,如用万用表测量其输入端电压,读数约为 (0V ,1.4V ,3.6V )。 六、(4分)写出图6所示TTL 门电路构成的组合电路的输出表达式。 图6 七、(6分)写出图7所示电路的逻辑表达式,列出真值表,说明电路逻辑功能。 A B C 图7 八(8分)将图8(a)所示电路用其他器件实现,要求直接在图上画出连线。 (1) 改用3线/8线译码器74LS138和适当的门实现该逻辑电路,图8(b)为 74LS138符号图; (2) 改用8选一数据选择器实现,图8 (c )为8选一数据选择器逻辑符号。 P 图8(a )

图8(b ) 08年 4.函数式D C AB F ++=,写出其对偶式='F ()A B C D +。 5.由TTL 与非门组成的电路如图1-2所示。设与非门输出高电平U OH =3.6V ,低电平为U OL =0.3V ,电压表内阻为20k Ω/V 。当输入ABC =000,开关S 断开时,用万用表测出U 1= 1.4V ,U 2= 0.3V ;当输入ABC =101,开关S 闭合时,U 1= 0.3V ,U 2= 3.6V 。 A B C 图1-2 6.对CMOS 或非门电路,判断下面结论对错: (1)输入端悬空可能造成逻辑出错; (对) (2)输入端对地接大电阻(如510 k Ω)相当于接高电平1; (错) (3)输入端对地接小电阻(如510 Ω)相当于接低电平0; (对) 7.CMOS 电路如图1-3所示,TG 为CMOS 传输门,G 为TTL 与非门,则C=0, P= 0 ; G G G 1 2A

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

数字电路与逻辑设计模拟试卷一

北京语言大学网络教育学院 《数字电路与逻辑设计》模拟试卷一 注意: 1、试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。 2、请各位考生注意考试纪律,考试作弊全部成绩以零分计算。 3、本试卷满分100分,答题时间为90分钟。 4、本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。 一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、下列四个数中,最大的数是()。 [A] (AF)16[B] (001010000010)8421BCD [C] (10100000)2[D] (198)10 2、触发器有两个稳态,存储8位二进制信息要()个触发器。 [A] 2 [B] 8 [C] 16 [D] 32 3、下列门电路属于双极型的是()。 [A] OC门[B] PMOS [C] NMOS [D] CMOS 4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为()。 [A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X 5、以下各电路中,()可以产生脉冲定时。 [A] 多谐振荡器[B] 单稳态触发器 [C] 施密特触发器[D] 石英晶体多谐振荡器 6、下列逻辑电路中为时序逻辑电路的是()。 [A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器 7、同步时序电路和异步时序电路比较,其差异在于后者()。 [A] 没有触发器[B] 没有统一的时钟脉冲控制 [C] 没有稳定状态[D] 输出只与内部状态有关 8、当用专用输出结构的P A L设计时序逻辑电路时,必须还要具备有()。 [A] 触发器[B] 晶体管[C] M O S管[D] 电容 9、当用异步I/O输出结构的P A L设计逻辑电路时,它们相当于()。 [A] 组合逻辑电路[B] 时序逻辑电路 [C] 存储器[D] 数模转换器 10、要构成容量为4K×8的RAM,需要()片容量为256×4的RAM。 [A] 2 [B] 4 [C] 8 [D] 32

中南大学模电试卷及答案

中 南 大 学 模拟电子技术试卷(第1套) 一、一、填空题(20分,每空1分) 1.双极型三极管是 控制器件,当其工作在放大区时发射结需要加 偏置,集电结需要加 偏置。场效应管是 控制器件。 2. 在有源滤波器中,运算放大器工作在 区;在滞回比较器中,运算放大器工作在 区。 3. 在三极管多级放大电路中,已知A u1=20,A u2=-10,A u3=1,则可知其接法分别为:A u1是 放大器,A u2是 放大器,A u3是 放大器。 4. 在双端输入、单端输出的差动放大电路中,发射极R e 公共电阻对 信号的放大作用无影响,对 信号具有抑制作用。差动放大器的共模抑制比K CMR = 。 5. 设某一阶有源滤波电路的电压放大倍数为 2001200f j A += ,则此滤波器为 滤波器, 其通带放大倍数为 ,截止频率为 。 6. 如图所示的功率放大电路处于 类工作状态;其静态损耗为 ;电路的最大输出功率为 ;每个晶体管的管耗为最大输出功率的 倍。 二、基本题:(每题5分,共25分) 1.如图所示电路中D 为理想元件,已知u i = 5sin ωt V ,试对应u i 画出u o 的波形图。

2.测得电路中NPN型硅管的各级电位如图所示。试分析管子的工作状态(截止、饱和、放大)。 3.已知BJT管子两个电极的电流如图所示。求另一电极的电流,说明管子的类型(NPN 或PNP)并在圆圈中画出管子。 4.如图所示电路中,反馈元件R7构成级间负反馈,其组态为; 其作用是使输入电阻、放大电路的通频带变。 三、如图所示电路中,β=100, Ω = ' 100 b b r,试计算:(15分) 1.放大电路的静态工作点;(6分) 2.画出放大电路的微变等效电路;(3分) 3.求电压放大倍数A u、输入电阻R i和输出电阻R o;(6分)

数电考试试卷

四、(10分)如下图所示为由维持—阻塞边沿D 触发器和主从型J-K 触发器组成的电路。试画出触发器输出端Q 1、Q 2的波形(设触发器初始状态均为0)。 四、(10分) )(Q Q Q Q Q K Q J Q )C (Q D Q 12n 12n 12n 2n 12n 2n 11n ↓=+=+=↑==++CP Q P n n n 五、(15分)如下面左图所示为由八选一数据选择器实现的函数F 。 (1)试写出F 的表达式。 (2)用右边的3-8译码器74LS138及若干个与非门实现函数F 。 五、(15分) )4,3,1,0(),,(11m D B A F D B A BD A D B A D B A D A D B D B A BD A B A D C B A D C B A BCD A D C B A C B A C B A F ∑=+++=+=++=++++?+?=即 表达式4分 3分 3分 表达式7分 逻辑图8分

二、化简逻辑函数(5分) Z F A B C D =(,,,)=m d (,,,,,,)(,)3589111314 015+∑∑。 二、卡诺图如下图所示,Z ABC BCD BCD ABC =+++. (5分) 三、用四位同步二进制计数器CT74161、3线-8线译码器CT74138和少量的与非门设计一个函数发生器,使其产生10110101序列信号。(10分) 三、(共10分) 1、因序列长度S=8,可用CT74161设计一个模8计数器,有效状态为Q D Q C Q B Q A =0000~0111。如采用同步预置法,电路如下图(a)所示,如采用反馈清零(异步)法,电路如图(b)所示。(2分) 3、产生10110101序列码的电路如下所示:(5分) 7 5320Y Y Y Y Y ????=2、用译码器CT74138实现组合输出电路,列真值表如左所示: 故得到组合输出为:(3分) Z= ∑m (0,2,3,5,7)=Y 0+Y 2+Y 3+Y 5+Y 7

数字电子技术模拟试题15答案

泰山学院物理与电子工程学院 《数字电子技术》试卷15参考答案与评分标准 一、选择题(每小题 2 分,共 20 分) 二、填空题(每空1分,共 20 分) 1、262.54 B2.B 2、二进制 八进制 十六进制 3、与 或 非 4、)(D C B A '+' 5、2 1 0 6、1 0 0 7、数值比较器 8、1 0 9、6 3 三、化简题(每题 5 分,共 10分) 1、1=+'+'+'+=B A C B A F ……………………………………………(5分) 2、AC AD B A Y ++''= …………………………………………(5分)

四、分析题(第1题5分,后3题每题10分,共35分) 1、 ………………(5分) 2、 …………………………(5分) …………………………(5分) 3、 K=1………………………………………………………(2分) ………………………………………………………………(2分) …………………………………(2分) ……………………………………………(2分) ……………………………………(2分) 4、 AC BC AB BA C BA AC B D A A D A A D A A D A A F ++=+'+'=+'+'+''= 3 0120110100122Q J '=1Q D =)(1211 *1↓''='+'=CLK Q Q Q K Q J Q )(1* 2↑=CLK Q Q

五、设计题(第1题7分,第2题8分,共15分) 1、A 、B 、C 代表三个裁判,通过用1表示,不通过用0表示…………(1分) 1表示成绩有效,0表示成绩无效…………………………………………(1分) 逻辑式F=A+BC ……………………………………………………………(2分) 真值表 ………………………………………………………………(2分) 逻辑图: ………………………………(1分) 2、状态转换图 ……………………………(3分) 电路图 A B C F 1 1 1 1 1 1 0 1 1 0 1 1 0 1 1 1 1 0 0 1 0 1 0 0 0 0 1 0 0 0 0 0

(完整版)数电模拟考试题

一、选择题、 1.逻辑函数中A.B.C三个变量中,最小应有个。 A.2 B.4 C.8 D.16 2.当逻辑函数有n个变量时,共有个变量取值组合? A.n B.2n C.n2 D.2n 3.一个8选一数据选择器的数据输入端由个。 A.1 B.2 C.3 D.8 4.对于JK触发器,若J=K,则可完成触发器的逻辑功能: A.RS B.D C.T D.T’ 5.一位8421BCD码计时器至少需要个触发器。 A.3 B.4 C.5 D.10 二判断题、 1.数字电路中用“1”和“0”表示两种状态,二者无大小之分() 2.若两个函数具有相同的真值表,则两个逻辑函数必然相等。() 3.当TTL与非门的输入端悬空时相当于输入为逻辑1。() 4.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。() 5.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次() 三、填空题 1.数/模转换器是将进制数字量转换成信号输出。 2.逻辑函数的常用表示方法、、。 3.对于共阳接法的发光二极管数码显示器,应采用驱动的七段显示译码器。4.制度存储器是用来存放固定不变的二进制数码,在正常工作时,只能存储代码,而不能存储代码,当时去电源后,其信息代码不会。 5.将模拟信号转换为数字信号,需要经过、、、四个过程。 四、用代数法化简函数 Z=AB+ABC 五、用卡诺图法化简下式。 {F(A、B、C、D)=∑m(0、1、3、5、8、9)} (约束条件)AB+AC=0 Y=AC+ABC+A BC

七、试用与非门设计一个三人表决电路(输入只提供原变量) 八、分析时序电路的逻辑功能,写出电路的曲弓方程和输出方程,画出状态转换图和时序图。 九、如下图所示维持阻塞D触发器,设初态为0,根据CP脉冲及A输入波形画出Q波形。 十、试分析下图所示电路画出它的状态图,说明它是几进制计数器

数字电子技术模拟试题1

西南交通大学数字电子技术学期考试试题一 一. 简答填空题(共20分,第6小题每空2分,其它每空1分) 1. 某数字信号的逻辑值为0111010,设高电平电压为5V ,低电平电压为0V 。试绘出该信号的数字波形。 波形: 2. 已知某时序电路的状态转换表如下,如果初态为S 0,输入序列为X=110101101时,则输出序列为 。 3. 写出下图所示各门电路的输出状态(0或1)。已知V IH =3.6V ,V IL =0.4V ,图(a )、(b )是TTL 门,图(c )、(d )是CMOS 门。 4. 一个存储容量为256K ×8的存储器,地址线有 条,数据线有 条。 5. 如要将一个最大幅度为5.1V 的模拟信号转换为数字信号,要求输入每变化20mv ,输出信号的最低位(LSB)发生变化,应选用 位A/D 转换器,其分辨率为 %。 次态/输出

6. 四个电路输入V I 、输出V O 的波形如图所示,试简答分别实现下列功能的最简电路类型(不必画出电路)。 7. 写出下图所示PLD 的输出F 1、F 2逻辑表达式。 二. 逻辑代数和组合逻辑 1. 公式法化简下列函数为最简与或式。(4分) BD C D A B A C B A D C B A F ++++=),,,( (a ) F 1= F 2=

2. 分析以下组合电路的功能,要求写出图示电路的逻辑表达式(3分),列出其真值表(2分),并说明电路的逻辑功能(2分)。 三. 用或非门设计一个组合电路。其输入为8421BCD码,输出L当输入数能被4整除时为1,其他情况为0。(0可以被任何整数整除,要求有设计过程,给出电路图) (1)建立真值表(3分) (2)写出函数的最小项表达式(3分) (3)化简函数表达式(4分) (4)用或非门实现。(4分) 四. 已知时序电路如图所示。 1.请写出各触发器的驱动方程和次态方程。(5分) 2.画出电路的状态(Q1Q0)转换图。(5分) CP

数字电路模拟试题

2011-2012学年第一学期 《数字逻辑分析与设计》模拟试题 一、 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( )。 A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器 2. 下列电路中,属于时序逻辑电路的是( ) A. 编码器 B. 译码器 C. 数值比较器 D. 计数器 3. 若将一个TTL 与非门(设输入端为A 、B )当作反相器使用,则A 、B 端应如何连接( ) A. A 、B 两端并联使用 B. A 或B 中有一个接低电平0 C. 不能实现 4. 在二进制译码器中,若输入有5位二进制代码,则输出有( )个信号。 A. 32 B. 16 C. 8 D. 4 5. 同步RS 触发器的“同步”时指( ) A. RS 两个信号同步 B. Qn+1与S 同步 C. Qn+1与R 同步 D. Qn+1与CP 同步 6. 不是最小项ABCD 逻辑相邻的最小项是( ) A. A BCD B. A B CD C. A B C D D. AB C D 7. 与A B C ++相等的为( ) A. A B C ?? B. A B C ?? C. A B C ++ 8. 测得某逻辑门输入A 、B 和输出F 的波形如图1所示,则F(A ,B)的表达式是( )

A. F=AB B. F=A+B C.B A F ⊕= D.B A F = 图1 9. 某逻辑函数的真值表见表1,则F 的逻辑表达式是( )。 A. AC AB F += B. C B AB F += C. AC B A F += D. AC B A F += 10. 要实现n n Q Q =+1,JK 触发器的J 、K 取值应为( )。 A J=K=0 B J=K=1 C J=0 K=1 11. 可以用来实现并/串转换和串/并转换的器件是( ) A. 计数器 B. 全加器 C. 移位寄存器 D. 存储器 12. 下列触发器中没有计数功能的是( ) A. RS 触发器 B. T 触发器 C. JK 触发器 D. Tˊ触发器 13. 某逻辑电路输入A 、B 和输出Y 的波形如图2所示,则此电路实现的逻辑功能是( ) 表1

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、 ()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM 中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1:

数字电子技术基础模拟试题A_及答案

74LS191功能表 LD CT D U/CP D0 D1D2D3Q0 Q1Q2Q3 0 ×××d0d1d2d3 1 0 0 ↑××××1 0 1 ↑××××1 1 ××××××d0d1d2d3加法计数减法计数 保持 一.选择题(16分) 1.已知A B A B B A Y+ + + =,下列结果正确的是() a.Y=A b.Y=B c.A B Y+ =d.Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是() a.A=(1010.1)2b.A=(0A.8)16 c.A=(12.4)8d.A=(20.21)5 3.下列说法不正确的是() a.当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c.OC门输出端直接连接可以实现正逻辑的线与运算 d.集电极开路的门称为OC门 4.以下错误的是() a.数字比较器可以比较数字大小 b.半加器可实现两个一位二进制数相加 c.编码器可分为普通全加器和优先编码器 d.上面描述至少有一个不正确 5.下列描述不正确的是() a.触发器具有两种状态,当Q=1时触发器处于1态 b.时序电路必然存在状态循环 c.异步时序电路的响应速度要比同步时序电路的响应速度慢 d.主从JK触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk触发器),触发器当前状态Q3 Q2 Q1为“100”,请问在时钟作用下,触发器下一状态(Q3 Q2 Q1)为() a.“101”b.“100”c.“011”d.“000”7.电路如下图,已知电路的当前状态Q3Q2Q1Q0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q3 Q2 Q1 Q0)为() a.“1100”b.“1011” c.“1101”d.“0000” 8.下列描述不正确的是() a.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便 b.DAC的含义是数-模转换、ADC的含义是模数转换 c.积分型单稳触发器电路只有一个状态 d.上面描述至少有一个不正确 二.判断题(9分) 1.TTL输出端为低电平时带拉电流的能力为5mA() 2.TTL、CMOS门中未使用的输入端均可悬空() 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。()5.设计一个3进制计数器可用2个触发器实现() 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n的计数器。所以又称为移存型计数器() 7.判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现() 8.施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态() 9.DRAM需要定期刷新,因此,在微型计算机中不如SRAM应用广泛() 三.计算题(8分) 1、在如图所示电路中,U cc=5V,U BB=9V,R1=5.1kΩ,R2=15kΩ,R c=1kΩ,β=40,请计算U I 分别为5V,0.3V时输出U O的大小?。

《数字电子技术》模拟试题及答案

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 (15) 可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同

三、简答题(共10分) 1、证明:B A B A A +=+(4分) 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 四、分析题(20分) 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1= ;CP0= 。 2)列出其驱动方程:(4分) J1= ;K1= ;J0= ;K0= 。 3)列出其输出方程:(1分) Z = 4)求次态方程:(4分) =+11n Q ;=+10n Q 5)作状态表及状态图(9分) Z

模电试卷及答案

一、VD1,VD2为理想二极管,其导通电压为0V,电路如图所示,画出u O的波形。(15分) 二、判别题:(21分) 1、若放大电路中三极管3个电极的电位分别为下列各组数值,试确定它们的电极和三极管的类型。 (a)①5V ②1.2V ③0.5V (b)①6V ②5.8V ③1V (c)①-8V ②-0.2V ③0V 2、某一放大电路中引入了直流负反馈和交流电流并联负反馈,这些反馈是否能够 (1)稳定输出电压() (2)稳定输出电流() (3)增加输出电阻() (4)增加输入电阻() (5)增大静态电流() (6)稳定静态电流() 三、某两级阻容耦合放大电路如图所示,已知β1= β2=40,试求:(24分) (1)各级电路的静态工作点; (2)各级电压放大倍数Au1,Au2和总电压放大倍数Au; (3)放大器输入电阻Ri和输出电阻Ro; (4)后级采用什么电路?有什么优点?

四、OTL电路如图所示,电容C足够大,三极管的饱和压降U CES=1V,求:(15分) (1)电路中VT1、VT2工作在哪一种方式? (2)R1、VD1、VD2的作用是什么? (3)电位器RP的作用是什么? (4)负载R L上能够得到的最大不失真输出功率P omax是多少? 五、如图所示电路属长尾式差动放大器。已知VT1、VT2为硅管。β=100,试计算(15分) (1)电路静态工作点Q; (2)差模电压放大倍数A ud; (3)差模输入电阻R id和输出电阻R od。

六、判断图示电路中反馈是何种交流反馈类型,若满足深度负反馈条件,求电压放大增益。(15分) 七、运算放大器应用电路如图所示,图中运放均为理想运放,U BE=0.7V。(15分)(1)求出三极管c、b、e各极对地电位; (2)若电压表读数为200mV,试求出三极管的β值。 九、具有放大环节的串联型稳压电路如图所示,已知变压器副边u2的有效值为16V,三极管VT1、VT2的β1= β2 =50,U BE1=U BE2=0.7V, U Z=+5.3V,R1=300Ω,R2=200Ω,R3=300Ω,Rc2=2.5kΩ。(15分) (1)估算电容C1上的电压U1=? (2)估算输出电压Uo的可调围。

数电考试试题(A卷)

华中农业大学考试试题(A 卷) 2004 -2005 学年第 2 学期 开课学院 课程 数字电子技术基础 学时 80 考试日期 2005-7-13 考试时间 小时 考试形式(闭 开)(B A )卷 考生班级 学 号 姓 名 一.填空题(20分): 1. 一个晶体三极管,如果发射结为反偏,集电结也是反偏,则其工作在______截止_____状态; 如果其发射结为正偏,集电结也是正偏,则其工作在______饱和_______状态。 2.一个工作在饱和状态的晶体三极管,如果固定集电极电流,减小基极电流,其饱和的程度___ ___减小______;如果固定基极电流,减小集电极电流,其饱和的程度_______加深______. 3.逻辑代数有三种基本运算,其中之一是 与 运算,这种运算的输入 低 电平, 有优先决定输出为 低 电平的能力;还有一种是 或 运算,这种运算的输入 高 电平,有优先决定输出为 高 电平的能力。 4.如果变量个数相同,则因子相同的最大项与最小项是______对偶________关系;序号相同的最大项与最小项是_________互补_________关系。 5.TTL 逻辑门电路的输入端对地接有电阻时,如果电阻的数值小于600Ω,相当于输入 ______低________电平;如果电阻的数值大于5K Ω时,相当于输入____高_____电平。 注:1. 命题纸上一般不留答题位置,试题请用小四、宋体打印且不出框。 2. 命题教师和审题教师姓名应在试卷存档时填写。 (A 卷) 共10页 第1页 成绩

6.一个二进制编码器若需要对12个输入信号进行编码,则要采用_____4_____位二进制代码。7.模-数转换通常可分为__采样_____,____保持_____,____量化______,____编码___四个过程进行.如果要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求模拟信号每变化20mV能使数字信号最低有效位发生变化(即最低有效位为1时代表的模拟电压值),所用的A/D转换器至少需要____8_____位. 二.(18分)按要求完成下列各题 1.用代数法证明等式:()Z ? + + XY⊕ = X XY Y YZ XZ 2,试用卡诺图法将下列函数化简为最简与或式 ()D + B + A F+ , C , =, = C B D A B C D A D A B 约束条件:0 = AB +AC 教务处印制(A卷)共10页第2页 华中农业大学命题专用纸(A卷)

相关主题
文本预览
相关文档 最新文档