当前位置:文档之家› 基于单片机的锁相频率合成器

基于单片机的锁相频率合成器

基于单片机的锁相频率合成器
基于单片机的锁相频率合成器

摘要 (2)

1、引言 (2)

2、设计任务及要求 (2)

2.1 设计任务 (2)

2.2 设计要求 (2)

3、频率合成的基本原理框图 (2)

4、硬件系统的设计 (3)

4.1 原理图 (3)

4.2 74HC4046 (3)

4.2.1 74HC4046引脚功能介绍 (3)

4.2.2 74HC4046内部电路原理图 (4)

4.2.3 74HC4046典型应用 (5)

4.3 CD4522引脚功能介绍 (5)

4.4 CD4518引脚功能介绍 (6)

4.5 1602LCD的基本参数及引脚功能 (7)

5、软件系统的设计 (9)

5.1 流程图 (9)

5.2 程序代码 (11)

6、实训小结 (11)

参考文献 (15)

基于单片机控制的频率合成器

摘要

给出一种以单片集成PLL 芯片74HC4046为核心, 并通过AT89C51 单片机对74HC4046进行控制来实现锁相频率合成器的设计方法。文中在介绍了74HC4046芯片的内部功能结构的基础上, 探讨了锁相频率合成器的基本原理和工作特性; 给出了基于74HC4046的锁相频率合成器的硬件电路结构和软件程序设计方法。该设计经仿真测试证明, 锁相效果良好, 结构精简, 性能可靠。 关键词: 74HC4046; AT89C51; 频率合成器

1、引言

在现代电子技术的设计与开发过程中,特别是在通信、雷达、航空、航天以及仪器仪表等领域,

都需要进一步提高一系列高精度、高稳定度的频率源的频率精度。这样,一般的振荡器已经无法满足各种应用的发展要求,而晶体振荡器的性能虽然比较好, 但其频率单一, 或只能在极小的范围内进行微调。因此, 本文提出了一种基于单片机AT89C51控制的利用锁相技术以频率合成器芯片74HC4046为核心,来实现锁相频率合成器的设计方案。

2、设计任务及要求

2.1 设计任务

设计一个基于单片机控制的频率合成器 2.2 设计要求

1.输入信号为1KHz 的方波信号。

2.合成的频率范围为1KHz~999KHz 。

3.可设置分频比为1~999。

4.采用LCD 显示。

3、频率合成的基本原理框图

1MHZ

R

PD CPF VCO

N

fi

1KHZ

f0

可编程置数

单片机

4、硬件系统的设计

4.1 原理图

4.2 74HC4046

4.2.1 74HC4046引脚功能介绍

上图是74HC4046的引脚排列,采用16脚双列直插式,各管脚功能:1脚相位输出端,环路入锁时为高电平,环路失锁时为低电平。

2脚相位比较器Ⅰ的输出端。

3脚比较信号输入端。

4脚压控振荡器输出端。

5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。

6、7脚外接振荡电容。

8、16脚电源的负端和正端。

9脚压控振荡器的控制端。

10脚解调输出端,用于FM解调。

11、12脚外接振荡电阻。

13脚相位比较器Ⅱ的输出端。

14脚信号输入端。

15脚内部独立的齐纳稳压管负极。

4.2.2 74HC4046内部电路原理图

74HC4046工作原理:输入信号Ui从14脚输入后,经放大器A1进行放大、整形后加到相位比较器Ⅰ、Ⅱ的输入端,开关K拨至2脚,则比较器Ⅰ将从3脚输入的比较信号Uo与输入信号Ui作相位比较,从相位比较器输出的误差电压UΨ则反映出两者的相位差。UΨ经R3、R4及C2滤波后得到一控制电压Ud加至压控振荡器VCO的输入端9脚,调整VCO的振荡频率f2,使f2迅速逼近信号频率f1。VCO的输出又经除法器再进入相位比较器Ⅰ,继续与Ui进行相位比较,最后使得f2=f1,两者的相位差为一定值,实现了相位锁定。若开关K拨至13脚,则相位比较器Ⅱ工作,过程与上述相同,不再赘述。

4.2.3 74HC4046典型应用

74HC4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V-18V),输入阻抗高(约100MΩ),动态功耗小,在中心频率f0为10kHz下功耗仅为600μW,属微功耗器件。上图是用7 4HC4046的VCO组成的方波发生器,当其9脚输入端固定接电源时,电路即起基本方波振荡器的作用。振荡器的充、放电电容C1接在6脚与7脚之间,调节电阻R1阻值即可调整振荡器振荡频率,振荡方波信号从4脚输出。按图示数值,振荡频率变化范围在20Hz至2kHz。

4.3 CD4522引脚功能介绍

CF 反馈输入端 CP 时钟输入端

D0~D3并行数据输入端 INH 禁止端

ID 置数控制端

Q0~Q3计数器输出端 QZ 计数器零输出端 VDD 正电源 VSS 地

CD4522是可预置数的二一十进制1/N 减计数器。其引脚见上图。其中D1-D4是预置端,Q1—Q4是计数器输出端,其余控制端的功能如下:

PE (3)=“1”时D1—D4值置进计数器;EN (4)=“0”且CP (6)时,计数器(Q1—Q4)减计数;CF (13)=“1”且计数器(Q1—Q4)减到“0”时,QC(12)=“1”;Cr(10) =“1”时,计数器清零。 单片4522分频器如下图所示:

拨盘开关为BCD 码开关,如当数据窗口显示“3”时则A 和“1”“2”相连;当显示“5”时,则A 和“1”“4”相连,其余类推。4个100K 电阻用来保证当拨盘开关为某脚不和A 相连,也就是悬空时,为低电平。工作过程是这样的:设拨盘开关拨到“N ”,当某时刻PE (3)=“1”,则N 置到IC 内的计数器中,下一个CP 来时,计数器减计数变为N-1,一直到第N 个CP 来时,计数器为0。这时由于CF (13)=“1”,∴QC (12)=“1”,也即PE (3)=“1”又恢复到开始状态,开始一个新的循环。很显然,每来个N 个CP ,QC (12)就会出现一个高电平,也就是QC (12)应是CP 的N 分频信号。 4.4 CD4518引脚功能介绍

16

15

14

13

12

11

109

8

7

6

5

4

3

2

1

4522

Q4

D4

PE

EN

D1

CP

Q1VSS

Q2

CR

D2

QC

CF

D3

Q3

VDD

1234567

8

9

10

11

121314

15

16

9V

9V

CP

42

18

A 9V

4522

100K

100K

100K

100K

拨盘开关

CD4518是一个双BCD同步加计数器,由两个相同的同步4级计数器组成。

CD4518引脚功能(管脚功能)如下:

1CP、2CP:时钟输入端。

1CR、2CR:清除端。

1EN、2EN:计数允许控制端。

1Q0~1Q3:计数器输出端。

2Q0~2Q3:计数器输出端。

Vdd:正电源。

Vss:接地。

CD4518是一个同步加计数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别为1~7和9~{15}.该CD4518计数器是单路系列脉冲输入(1脚或2脚;9脚或10脚),4路BCD码信号输出(3脚~6脚;{11}脚~{14}脚)。

CD4518控制功能:CD4518有两个时钟输入端CP和EN,若用时钟上升沿触发,信号由CP输入,此时EN端为高电平(1),若用时钟下降沿触发,信号由EN输入,此时CP端为低吨平(0),同时复位端Cr 也保持低电平(0),只有满足了这些条件时,电路才会处于计数状态.否则没办法工作。

将数片CD4518串行级联时,尽管每片CD4518属并行计数,但就整体而言已变成串行计数了。需要指出,CD4518未设置进位端,但可利用Q4做输出端。有人误将第一级的Q4端接到第二级的CP端,结果发现计数变成“逢八进一”了。原因在于Q4是在CP8作用下产生正跳变的,其上升沿不能作进位脉冲,只有其下降沿才是“逢十进一”的进位信号。正确接法应是将低位的Q4端接高位的EN端,高位计数器的CP端接USS。

4.5 1602LCD的基本参数及引脚功能

1602LCD主要技术参数:

显示容量:16×2个字符

芯片工作电压:4.5—5.5V

工作电流:2.0mA(5.0V)

模块最佳工作电压:5.0V

字符尺寸:2.95×4.35(W×H)mm

引脚功能说明

序列号

属性符号引脚说明编号符号引脚说明

1 VSS 电源地9 D

2 数据

2 VDD 电源正极10 D

3 数据

11 D4 数据

3 VL 液晶显示偏

4 RS 数据/命令

12 D5 数据

选择

5 R/W 读/写选择13 D

6 数据

6 E 使能信号14 D

7 数据

7 D0 数据15 BLA 背光源正

8 D1 数据16 BLK 背光源负

第1脚:VSS为地电源。

第2脚:VDD接5V正电源。

第3脚:VL为液晶显示器对比度调整端,接正电源时对比度最弱,接地时对比度最高,对比度过高时会产生“鬼影”,使用时可以通过一个10K的电位器调整对比度。

第4脚:RS为寄存器选择,高电平时选择数据寄存器、低电平时选择指令寄存器。

第5脚:R/W为读写信号线,高电平时进行读操作,低电平时进行写操作。当RS和R/W共同为低电平时可以写入指令或者显示地址,当RS为低电平R/W为高电平时可以读忙信号,当RS为高电平R/W为低电平时可以写入数据。

第6脚:E端为使能端,当E端由高电平跳变成低电平时,液晶模块执行命令。

第7~14脚:D0~D7为8位双向数据线。

第15脚:背光源正极。

第16脚:背光源负极。

5、软件系统的设计

5.1 流程图

开始

系统初始化

调键盘扫描子程序

调脉冲计数子程序

调显示子程序

结束

主程序流程图

开始系统初始化

K0是否按下

软件去抖动

K0是否按下

软件计数器加1

送P3口输出

K0是否按下

K1是否按下软件去抖动

K1是否按下

软件计数器加1

送P2口输出

K1是否按下

K2是否按下

软件去抖动

K2是否按下

软件计数器加1

送P2口输出

K2是否按下

Y

N

N

Y

N

Y Y

N

Y N

N

Y N

Y N Y

Y

结束

键盘扫描流程图

开始

定时计数器赋初值开相应的中断

启动定时计数器是否有中断信号进入中断服务程序一秒钟是否到

T0停止计数

存储计数结果

调将计数器得到的结果转成BCD码子程序调将BCD码转成ASCII码子程序

定时计数器重赋初值

存储计数结果

中断返回

调显示程序

N

Y

N

Y

脉冲计数流程图5.2 程序代码

#include

#define uchar unsigned char

#define uint unsigned int

sbit P34=P3^4;

sbit lcdrs=P3^7;

sbit lcden=P3^6;

sbit P32=P3^2;

sbit P33=P3^3;

uchar dispbuf[3]={0,0,1};

uchar code table[]="0123456789";

int i=0,temp;

char temp_g,temp_s,temp_b;

void delay(uchar z)

{

uchar x,y;

for(x=z;x>0;x--)

for(y=110;y>0;y--);

}

void write_data(uchar date) {

lcdrs=1;

P0=date;

delay(2);

lcden=1;

delay(2);

lcden=0;

}

void write_com(uchar com) {

lcdrs=0;

P0=com;

delay(2);

lcden=1;

delay(2);

lcden=0;

}

void main()

{

TMOD=0x10;

TH1=(65536-500)/256;

TL1=(65536-500)%256;

ET1=1;

PT1=1;

EX0=1;

EX1=1;

EA=1;

TR1=1;

lcden=0;

write_com(0x38);

write_com(0x0c);

write_com(0x04);

write_com(0x01);

write_com(0x80);

write_data('F');

write_data('r');

write_data('e');

write_data('q');

write_data('u');

write_data('e');

write_data('n');

write_data('c');

write_data('y');

write_data(':');

write_data('*');

write_com(0xc0+13);

write_data('K');

write_data('H');

write_data('z');

while(1)

{

if(temp==0)

{

temp=1;

if(i==0)

{

write_com(0x80+10);

write_data('*');

}

else

{

write_com(0x80+10);

write_data(' ');

}

if(i==1)

{

write_com(0x80+11);

write_data('*');

}

else

{

write_com(0x80+11);

write_data(' ');

}

if(i==2)

{

write_com(0x80+12);

write_data('*');

}

else

{

write_com(0x80+12);

write_data(' ');

}

write_com(0xc0+10);

write_data(table[dispbuf[0]]); write_data(table[dispbuf[1]]); write_data(table[dispbuf[2]]); temp_g=dispbuf[2]&0x0f;

temp_s=dispbuf[1]&0x0f;

temp_s=temp_s<<4;

temp_b=dispbuf[0]&0x0f;

P2=temp_b|temp_s;

P1=temp_g;

}

}

}

void int50ms() interrupt 3

{

TR1=0;

TH1=(65536-500)/256;

TL1=(65536-500)%256;

P34=~P34;

TR1=1;

}

void INEX0() interrupt 0

{

delay(2);

if(P32==0);

{

temp=0;

++i;

if(i>3)

i=0;

}

while(P32==0);

}

void INEX1() interrupt 2

{

delay(2);

if(P33==0);

{

temp=0;

dispbuf[i]++;

if(dispbuf[i]>9)

dispbuf[i]=0;

}

while(P33==0);

}

6、实训小结

开学第一周我们进行了这学期的第一个实训,基于单片机的频率合成器。对于这个实训,最开始是对电路图的设计,我们从网上搜集了一些资料,然后结合平时所学,最终将电路图设计完整,经过老师检查没有问题之后我们就开始了软件系统的设计,主要就是写程序。说到程序这是我们最头疼的事,大都只懂得一些基础的,更深层次的就不行了。我们也借助了网络,在网上找了一些类似的代码,然后自己再修改一下,不过花了很多心思才弄好了。最后就是焊接电路板,这可真是一件伟大的工程,主要是需要焊接的线太多了,很容易出现错焊,漏焊,虚焊,短路的情况,所以第一次焊接完后一般都有很多问题,还要对照电路图一个点一个点的仔细检查,功夫不负有心人,最后我们还是成功了。这次实训收获真的很多,参与了每一个过程,从最初的一脸茫然,到最后的成功喜悦,都是我们大家一起努力的结果。

参考文献

[1] 李全利.单片机原理及接口技术.北京:高等教育出版社,2009

[2] 周航慈,朱跃忠.智能仪器原理与设计.北京:北京航空航天大学出版社,2005

[3] 罗杰,谢自美.电子线路设计?实验?测试.北京:电子工业出版社,2008

数字PPL频率合成器的原理与使用

龙源期刊网 https://www.doczj.com/doc/b911856491.html, 数字PPL频率合成器的原理与使用 作者:伊力多斯·艾尔肯 来源:《中国科技博览》2013年第36期 中图分类号:TN742.1 文献标识码:A 文章编号:1009-914X(2013)36-0323-01 中波广播发射机载波频率振荡器能在531KHZ--1602KH频段内提供,1KHZ为间隔的1071个频率点。这些频点的载波振荡频率稳定度和精度都应满足系统的性能要求,并能迅速变换。显然常用的晶体振荡器无法满足上述要求,因为尽管晶体振荡器能提供高稳定的振荡频率,但其频率值单一,只能在很小的频率段内进行微调。频率合成技术则是能够实现上述要求的一种新技术,数字PLL频率合成器是目前应用最广泛的一种频率合成器,它与模拟PLL频率合成器的区别在于数字PLL中采用除法器(分频器),而不是用频率减法器来降低输入鉴相器频 率的。由于分频器可以很方便的用数字电路来实现,而且还具有可储存可变换的功能。因此它比一般的模拟PLL频率合成器更方便、更灵活。此外,数字电路易于集成和超小型化。 PLL即相位锁定环路,它是自动控制两振荡信号频率相等和相位同步的闭环系统,频率合成是指用可变分频器的方法将一个(或多个)基准频率信号转换为频率按比例降低或升高的另一个(或多个)所需频率信号的技术,采用PLL技术的频率合成器称为锁相环路频率合成 器,图(1)所示为数字PLL合成器的原理框图。它主要有鉴相器(PD),压控振荡器(VCO),基准晶体振荡器,基准分频器(1/R),前置分频器(1/K),可编程分频器也叫程控分频器(1/N),低通滤波器(LPF)等组成。可编程分频器的分频系数N由二进制码Po---Pn制定(如图1)。 其中鉴相器(PD)是完成压控振荡器(VCO)的输出信号U0(t),经前置分频和程控分频的信号Uf(T)与输入信号Ui(t)的相位比较,得到误差相位Φe(t)=Φf(t)-Φi(t),产生一个输出电压Ud(t),这个电压的大小直接反映两个信号相位差的大小,电压的极性反应输入信号Ui(t)超前或滞后于Uf(t)的相对相位关系。由此可见,PD在环路中是用来完成相位差电压转换作用,其输出误差电压是瞬间相位的函数。低通滤波器(LPF)滤除Ud (t)中的高频分量与噪声成分,得到控制信号Uc(t),压控振荡器(VCO)受Uc(t)控

锁相技术与频率合成器(讲座复习资料)

222 锁相技术与频率合成器 第一节 教学主要内容 一、反馈控制电路 (一)基本概念 1.采用反馈控制电路的目的是提高通信系统的技术性能,或者实现某些特殊的高指标要求。 2.通信系统中常用的有自动振幅控制、自动频率控制和自动相位控制。 3.反馈控制电路是由被控对象和反馈控制器两部分组成。 图10-1 反馈控制电路的组成方框图 4.反馈控制电路中X o 为系统的输出量,X R 为系统的输入量,是反馈控制器的比较标准。 5.根据实际工作的需要,每个反馈控制电路的X o 和X R 之间都具有确定的关系,例如X o =g (X R )。若这一关系受到破坏,则反馈控制器就能够检测出输出量与输入量的关系偏离X o =g (X R )的程度,产生相应的误差量X e , 加到被控对象上对输出量X o 进行调整,使X o 与X R 之间的关系接近或恢复到预定的关系X o =g (X R )。 (二)自动相位控制电路(锁相环路) 1.用途:在通信系统中能实现频率合成、频率跟踪等许多功能。 2.锁相环路的被控量是相位,被控对象是压控振荡器(VCO)。在反馈控制器中对振荡相位进行比较。利用误差量对VCO 的输出相位进行调整。 图10-4 自动相位控制方框图

223 3. VCO 输出电压的相位受u c 控制。而u c 是VCO 的输出电压的相位θV 与环路输入相位θR 经鉴相器产生的误差电压u e 经环路滤波器后得到的控制电压。 4.控制环路的输入量为θR ,输出量为θV 。 二、自动相位控制电路(锁相环路) (一)锁相环路的基本原理 1.鉴相器及其相位模型 (1)功能:比较输入信号相位和VCO 输出信号的相位,其输出电压与两信号的相位差成正比。 (2)实现电路:模拟乘法器 图10-5 等效鉴相器 (3)鉴相特性 鉴相器的输入信号分别为 u V (t )=U Vm cos [ωo t +θV (t )] u R (t )=U Rm sin [ωR t +θR (t )]=U Rm sin [ωo t +(ωR -ωo )t +θR (t )]=U Rm sin [ωo t +θ1(t )] 式中,θ1(t )=(ωR -ωo )t +θR (t )称为输入信号以相位ωo t 为参考的瞬时相位。 经相乘器,其输出电压 ()()M R V u K u t u t 为 K M u R (t )u V (t )=K M U Rm sin [ωo t +θ1(t )]U Vm cos [ωo t +θV (t )] = 1 2K M U Rm U Vm sin [2ωo t +θ1(t )+θV (t )] +1 2 K M U Rm U Vm sin [θ1(t )-θV (t )] 式中,K M 为乘积系数,单位1/V 。由于环路有低通滤波,起作用的是低频分量,即 u d (t )= 1 2 K M U Rm U Vm sin [θ1(t )-θV (t )]=K d sin θe (t ) 式中,K d =K M U Rm U Vm /2为鉴相器的最大输出电压。θe (t )=θ1(t )-θV (t )为鉴相器输入信号的瞬时相差。可见,乘法器作为鉴相器的鉴相特性是正弦特性。 (4)鉴相器的相位模型

锁相频率合成器

《高频电子线路》课程设计 设计题目:锁相频率合成器的组装及调试专业: 班级: 学生姓名: 学号: 起止日期: 指导教师: 2012年6月 9日

锁相频率合成器的安装及调试 王威 09通信工程 摘要:通过对晶体振荡器,参考分频器,鉴相器,环路滤波器,压控振荡器,分频器这些元器件进行组装构成锁相频率合成器,阐述了锁相频率合成器的工作原理,分析了锁相环的组装和工作过程,仔细设计了仿真电路图,通过对环路滤波器的重点设计,改善了环路的捕获性能,进一步抑制鉴相器输出电压中的载频分量和高频噪声,降低由VCO控制电压的不纯而引起的寄生输出以及其他各种杂散噪声,在试验中采用了集成锁相环路来简化电路的设计,最后对设计及实验结果进行了分析总结。 关键词:锁相环路;分频器;VCO;环路滤波;鉴相器 Abstract: based on the crystal oscillator, reference prescaler, the phase discrimination, loop filter, VCO, prescaler these components to assembly made phase-locked frequency synthesizer, expounds the phase-locked frequency synthesizer work principle, analyzes the phase locked loop assembly and work process, carefully designed the simulation diagram, through the loop of the filter key design, improve the loop of capture performance, further restrain phase discrimination of output voltage transmits the weight and high frequency noise, reduce the VCO control by the voltage of the not pure and is caused by the parasitic output and all kinds of other stray noise, used in the test in the integrated phase lock loop to simplify the circuit design, the design and the experimental results were analysed. Keywords: phase lock loop; Prescaler; VCO; The loop filtering; Phase discrimination is 1.设计要求: (1)测量频率合成输出频率范围。 (2)频率分辨率。 (3)测量频率合成器输出频率和分频比的关系。 (4)调测频率合成器的输出波形。

锁相环频率合成器

锁相频率合成器的设计 引言: 锁相频率合成器是基于锁相环路的同步原理,有一个高准确度、高稳定度的参考晶体振荡器,合成出许多离散频率。即将某一基准频率经过锁相环的作用产生需要的频率。 一. 设计任务和技术指标 1. 工作频率范围:300kHz —700kHz 2. 电源电压:Vcc=5V 3. 通过原理图确定电路,并画出电路图 4. 计算元件参数选取电路元件(R1,R2,C1及环路滤波器的配置) 5. 组装连接电路,并测试选取元件的正确性 6. 调试并测量电路相关参数(测量相关频率点,输出波形,频率转换时间t c ) 7. 总结并撰写实验报告 二. 设计方案 原理框图如下: 由上图可知,晶体振荡器的频率f i 经过M 固定分频后得步进参考频率f REF ,将f REF 信号作为鉴相器的基准与N 分频器的输出进行比较,鉴相器的输出U d 正比于两路输入信号的相位差,U d 经环路滤波得到一个平均电压U c ,U c 控制VCO 频率f 0的变化,使鉴相器的两路输入信号相位差不断减小,直到鉴相器的输出为零或某一直流电平。锁定后的频率为f i /M=f 0/N=f REF 即f 0=(N/M)f i =Nf REF 。当预置分频数N 变化时,输出信号频率f 0随着发生变化。 三. 电路原理与设计 (一) 晶体振荡器的设计 用2.5M 晶体和非门组成2.5MHz 振荡器。如下图所示: (二) M 分频电路

分频器选用74LS163,M=100 (三)锁相环的设计 CD4046压控振荡电路图如下: 数字锁相环CD4046有两个鉴相器、一个VCO、一个源极跟随器(本实验未用)和一个齐纳二极管组成。鉴相器有两个共用的输入端PCA IN和PCB IN,输入端PCA IN既可以与大信号直接匹配,又可间接与小信号相接。

基于锁相环的频率合成器..

综合课程设计 频率合成器的设计与仿真

前言 现代通信系统中,为确保通信的稳定与可靠,对通信设备的频率准确率和稳定度提出了极高的要求. 随着电子技术的发展,要求信号的频率越来越准确和越来越稳定,一般的振荡器已不能满足系统设计的要求。晶体振荡器的高准确度和高稳定度早已被人们认识,成为各种电子系统的必选部件。但是晶体振荡器的频率变化范围很小,其频率值不高,很难满足通信、雷达、测控、仪器仪表等电子系统的需求,在这些应用领域,往往需要在一个频率范围内提供一系列高准确度和高稳定度的频率源,这就需要应用频率合成技术来满足这一需求。 本次实验利用SystemView实现通信系统中锁相频率合成器的仿真,并对结果进行了分析。 一、频率合成器简介 频率合成是指以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出频率的准确度与稳定度与参考频率是一致的。用来产生这些频率的部件就成为频率合成器或频率综合器。频率合成器通过一个或多个标准频率产生大量的输出频率,它是通过对标准频率在频域进行加、减、乘、除来实现的,可以用混频、倍频和分频等电路来实现。其主要技术指标包括频率范围、频率间隔、准确度、频率稳定度、频率纯度以及体积、重量、功能和成本。 频率合成器的合成方法有直接模拟合成法、锁相环合成法和直接数字合成法。直接模拟合成法利用倍频、分频、混频及滤波,从单一或几个参数频率中产生多个所需的频率。该方法频率转换时间快(小于100ns),但是体积大、功耗大,成本高,目前已基本不被采用。锁相频率合成器通过锁相环完成频率的加、减、乘、除运算,其结构是一种闭环系统。其主要优势在于结构简化、便于集成,且频率纯度高,目前广泛应用于各种电子系统。直接式频率合成器中所固有的那些缺点,在锁相频率合成器中大大减少。 本次实验设计的是锁相频率合成器。

锁相环频率合成技术及其应用

锁相环频率合成技术及其应用 在当今的调频广播发送技术中,为了适应对发射机输出频率稳定度和频率准确度的严格要求,以及方便更换发射机频率的需要,在固态调频发射机中普遍使用了锁相技术和频率合成技术。锁相环频率合成器成为固态调频发射机重要的组成部分。 锁相环频率合成器的优点在于其能提供频率稳定度很高的输出信号,能很好地抑制寄生分量,避免大量使用滤波器,因而有利于集成化和小型化。而频率合成器中的程序分频器的分频比可以使用微机进行控制,易于实现发射机频率的更换及其频率显示的程控和遥控,促进全固态调频发射机的数字化、集成化和微机控制化。 将一个标准频率(如晶振参考源),经过加、减、乘、除运算,变成具有同一稳定度和准确度的多个所需频率的技术,称为频率合成技术。 控制振荡器,使其输出信号和一个参考信号之间保持确定关系的技术,称为锁相技术。把由基准频率获得不同频率信号的组件或仪器,称为“频率合成器”。 频率合成的方法很多,但大致可分成两大类:直接合成法和间接合成法。 固态调频发射机中的频率合成器采用间接合成法。间接合成法一般可用一个受控源(例如压控振荡器)、参考源和控制回路组成一个系统来实现。即用一个频率源,通过分频产生参考频率,然后用锁相环(控制回路),把压控振荡器的频率锁定在某一频率上,由压控振荡器间接产生出所需要的频率输出。 1锁相环基本工作原理 一个基本的锁相环路由以下3个部件组成:压控振荡器(VCO)、鉴相器(PD)和环路滤波器(LF),如图1所示。 当锁相环开始工作时,输入参考信号的频率f i与压控振荡器的固有振荡频率f 0总是不相同的,即f i≠f 0,这一固有频率差△f=f i-f 0必然引起它们之间的相位差不断变化,并不断跨越2π角。由于鉴相器特性是以相位差2π为周期的,因此鉴相器输出的误差电压总是在某一范围内摆动。这个误差电压通过环路滤波器变成控制电压加到压控振荡器上,使压控振荡器的频率f 0趋向于参考信号的频率f i,直到压控振荡器的频率变化到与输入参考信号的频率相等,并满足一定条件,环路就在这个频率上稳定下来。两个频率之间的相位差不随时间变化而是一个恒定的常数,这时环路就进入“锁定”状态。 当环路已处于锁定状态时,如果输入参考信号的频率和相位发生变化,通过环路的控制作用,压控振荡器的频率和相位能不断跟踪输入参考信号频率的变化而变化,使环路重新进入锁定状态,这种动态过程称为环路的“跟踪”过程。而环路不处于锁定和跟踪状态,这个动态过程称为“失锁”过程。 从上述分析可知,鉴相器有两个主要功能:一个是频率牵引,另一个是相位锁定。 2锁相环频率合成器工作原理 锁相环路总是有可编程分频器加在压控振荡器VCO和鉴相器PD之间。在锁相环路中加入可编程分频器可以起到两个很关键的作用:首先是不改变输入参考频率就可以改变压控振荡器VCO的输出频率,为实际应用提供了方便;其次是提高输出频率的分辨率和降低鉴相器的参考频率,进一步提高输出频率的精确度和稳定度。 但是,在目前的技术条件下,可编程分频器的最高工作频率约30MHz。而调频广播频段为87~108MHz,显然,工作频率太高而不能直接使用可编程分频器。在这种情况下,通常在可编程分频器前端加入一个前置固定分频模数为M的ECL分频器,如图2所示。ECL固定分频器的工作频率可高达几GHz。当环路锁定时,这种频率合成器的输出频率为f o=N(Mf i)

锁相式频率合成器

第一章概述 1.1频率合成技术及其发展 随着通信、数字电视、卫星定位、航空航天和遥控遥测技术的不断发展, 对频率源的频率稳定度、频谱纯度、频率范围和输出频率个数的要求越来越高。为了提高频率稳定度, 经常采用晶体振荡器等方法来解决, 但它不能满足频率个数多的要求, 因此, 目前大量采用 频率合成技术。频率合成的方法主要有三种:直接合成模拟式频率合成、直接数字频率合成和锁相频率合成。 通过对频率进行加、减、乘、除运算, 可从一个高稳定度和高准确度的标准频率源, 产生大量的具有同一稳定度和准确度的不同频率。频率合成器是从一个或多个参考频率中产生多种频率的器件。它是现代通讯系统必不可少的关键电路, 广泛应用于数字通信、卫星通信、雷达、导航、航空航天、遥控遥测以及高速仪器仪表等领域。以通信为代表的信息产业是当代发展最快的行业,因此, 频率合成器也得到了较快发展, 形成了完善的系列品种, 市场需求也特别大。频率合成器的技术复杂度很高, 经过了直接合成模拟式频率综合器、锁相式频率综合器、直接数字式频率综合器(DDS)三个发展阶段。 直接合成模拟式频率合成器是通过倍频器、分频器、混频器, 对频率进行加、减、乘、除运算, 得到各种所需频率。直接合成法的优点是频率转换时间短,并能产生任意小的频率增量。但用这种方法合成的频率范围将受到限制。更重要的是, 直接合成模拟式频率合成器不能实现单片集成, 而且输出端的谐波、噪声及寄生频率难以抑制。因此, 直接合成模拟式频率综合器已逐渐被锁相式频率综合器、直接数字式频率综合器取代。 使用PLL技术实现的锁相式频率合成器在性能上较之RC、LC振荡源有很大提高, 但外围电路仍然较复杂, 且容易受外界干扰, 分辨率难以提高,其它指标也不理想。近年来, 直接数字频率合成器(DDS)的出现, 使频率合成技术大大前进了一步。频率控制是现代通信技术中很重要的一环, 获取宽带、快速、精细、杂散小的频率控制信号一直是通信领域中的一个重要研究内容。DDS技术是从相位概念出发直接合成所需波形的一种新的频率合成技术, 具有频率分辨率高、频率变换速度快、相位可连续线性变化等优点, 在基于数字信号处理的现代通信频率控制中已被广泛采用。1971年, 美国学者J.Tierncy、C.M.Rader和B.Gold提出了以全数字技术, 从相位概念出发, 直接合成所需波形的一种新的频率合成原理。限于当时的技术和器件水平, 它的性能指标不能与已有的技术相比, 故未受到重视。近20年间, 随着技术和器件水平的提高, 直接数字频率合成技术得到了飞速的发展, 成为现代频率合成技术 中的佼佼者。DDS具有超高速的频率转换时间, 极高的频率分辨率, 低的相位噪声, 变频相位连续, 容易实现频率、相位、幅度调制, 全数字化控制等突出优点, 已成为移动通信、卫星定位、数字通信等系统中信号源的首选。 目前, 在各种无线系统中使用的频率合成器普遍采用锁相式频率合成器, 通过CPU控制, 可获得不同的频点。锁相式频率合成器含有参考振荡器与分频器、可控分频器、压控振荡器及鉴相器、前置分频器等功能单元。频率合成器的最终发展方向是锁相式频率合成器、双环或多环锁相式频率合成器、DDS频率合成器, 以及PLL加DDS混合式频率合成器。因此,

实验十一 锁相频率合成器新

频率合成器实验十一锁相 一、实验目的 1.了解接收机一本振及发射机振荡源——锁相频率合成器原理。 2.了解锁相调频原理。 3.了解锁相频率合成器性能指标。 二、实验内容 1.测量发射机锁相频率合成器输出频率与计算值比较,熟悉锁相频率合成原理及输出频率及频道间隔的计算。 2.测量发射机锁相频率合成作为锁相调频器的调制频率特性,熟悉锁相调频原理。 3.观察锁相频合频道切换捕捉过程,了解环路捕捉过程机理。 三、基本原理 1.锁相频率合成器原理及电路 移动通信系统必须配置多个无线频道,允许多个用户同时通话,这样系统才能容纳大量用户。因而移动通信系统中的收发信机工作频率(对应于接收机一本振及发射机的主振频率)必须能在系统配置的多个频率间切换。这些众多频率点的产生通常用频率合成技术来实现。 当前应用最广的是锁相频率合成器(简称锁相频合或PLL频合),常用的单环锁相频合方框图见图11.1。 图11.1 常用的单环锁相频率合成器方框图 图中,PD为鉴相器;LF为环路滤波器;VCO为压控振荡器,其振荡频率fv受控制电压u c的控制而改变,一般有 f V=f0+K0·u c(11-1) 式中,f0为VCO的固有振荡频率,K0为压控灵敏度(单位Hz/V或rad/S·V);÷N为程序分频器,其分频比由CPU程序设置可变;÷R为参考分频器,将稳定的晶体振荡器频率f R分频得到环路的参考频率f r(一般为5KHz、6.25KHz、12.5KHz或25KHz等)。环路锁定时,PD的两个输入信号相差为0或固定值,则频差为0,即 f r=f f=f v/N 故 f v=N·f r(11-2) 由式(11-2)可见,由CPU程序改变N的取值就改变了环路的输出频率,且所有频率都与晶振频率具有相同的准确度与稳定度。由式(11-2)还可见,频道间隔△f最小可以等于f r,其实际值由系统要求决定。一般模拟调频通信系统频道间隔△f =25KHz,若锁相频合的f r=5KHz,

锁相环CD4046设计频率合成器

通信专业课程设计——基于锁相环的频率合成器的设计 设 计 报 告 姓名:曾明 班级:通信工程2班 学号:2008550725 指导老师:粟建新

目录 一、设计和制作任务 (3) 二、主要技术指标 (3) 三、确定电路组成方案 (3) 四、设计方法 (4) (一)、振荡源的设计 (4) (二)、N分频的设计 (4) (三)、1KHZ标准信号源设计(即M分频的设计) (5) 五、锁相环参数设计 (6) 六、电路板制作 (7) 七、调试步骤 (8) 八、实验小结 (8) 九、心得体会 (9) 十、参考文献 (9) 附录:各芯片的管脚图 (10)

锁相环CD4046设计频率合成器 内容摘要: 频率合成是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出的准确度与稳定度与参考频率是一致的。在通信、雷达、测控、仪器表等电子系统中有广泛的应用, 频率合成器有直接式频率合成器、直接数字式频率合成器及锁相频率合成器三种基本模式,前两种属于开环系统,因此是有频率转换时间短,分辨率较高等优点,而锁相频率合成器是一种闭环系统,其频率转换时间和分辨率均不如前两种好,但其结构简单,成本低。并且输出频率的准确度不逊色与前两种,因此采用锁相频率合成。 关键词:频率合成器CD4046 一、设计和制作任务 1.确定电路形式,画出电路图。 2.计算电路元件参数并选取元件。 3.组装焊接电路。 4.调试并测量电路性能。 5.写出课程设计报告书 二、主要技术指标 1.频率步进 1kHz 2.频率稳定度f ≤1KHz 3.电源电压 Vcc=5V 三、确定电路组成方案 原理框图如下,锁相环路对稳定度的参考振动器锁定,环内串接可编程的分频器,通过改变分频器的分配比N,从而就得到N倍参考频率的稳定输出。 晶体振荡器输出的信号频率f1, 经固定分频后(M分频)得到 基准频率f1’,输入锁相环的相 位比较器(PC)。锁相环的VCO

基于数字式锁相环频率合成器的设计与实现

四川师范大学本科毕业设计 基于数字式锁相环频率合成器的设计与实现 学生姓名 院系名称 专业名称 班级级班 学号 指导教师 完成时间年月日

基于数字式锁相环频率合成器的设计与实现 电子信息工程专业 学生姓名指导老师 摘要随着通信信息技术的快速发展,信号产生的方式多种多样,然而数字式锁相环频率合成器在信号产生技术中扮演了越来越重要的作用,数字式锁相环频率合成器在频率频率稳定度和频谱纯度上,频率输出个数上有着巨大的优势,是其他器件所不能代替的!因此在军用和民用雷达领域,各种导航器以及通信领域广泛运用! 基于此,本人设计了一个由晶体振荡器和分频器,锁相环路(鉴相器,低通滤波器,压控振荡器)组成的数字式锁相环频率合成器,晶体振荡器的作用是产生一个固定的频率,然后通过分频器得到一个基准频率,锁相环路对基准频率进行频率合成,到最后,合成后的频率经过放大器,使不同的频率的幅度稳定在一定的范围内,这样的话不会是信号不会随着输出频率的变化而减少! 数字式锁相环频率合成器是开环系统的,频率转换时间很短,分辨率也较高,结构相对简单,成本也不高,输出的频率在稳定度和精准度上也有很大的优势。但是,由于毕业在即时间紧张,本人经验有些不足,希望老师和同学们帮助与指导。 关键词:锁相环频率合成晶体振荡器分频器锁相环路

The Design and Implementation of Digital Pll Frequency S ynthesizer Abstract With the rapid development of communication technology, signal way is varied, but in signal digital phase locked loop frequency synthesizer technology plays an increasingly important role, digital phase locked loop frequency synthesizer on the frequency stability and frequency spectrum purity, frequency output factor has a huge advantage, is cannot replace by other device! So in the field of military and civilian radar, navigator, and widely used communication field. Based on this, I designed a by the crystal oscillator and a frequency divider, phase locked loop (phase discriminator, low-pass filter, a voltage controlled oscillator) consisting of digital phase locked loop frequency synthesizer, the effect of crystal oscillator is a fixed frequency, then a reference frequency is obtained by frequency divider, phase locked loop frequency synthesis was carried out on the fundamental frequency, in the end, after the synthesis of frequency through the amplifier, the size of the different frequency stability in a certain range, so not the signals are not as the change of output frequency and less! Digital phase locked loop frequency synthesizer is the open loop system, frequency conversion time is short, the resolution is higher also, structure is relatively simple, the cost is not high, the output frequency of the in stability and precision also has a great advantage. However, due to the graduation of time is tight, I experience some shortage, hope the teacher and the students help and guidance. Key words: Phase-locked loop Frequency synthesis Crystal oscillator Divider Phase locked loop

高速数字混合锁相环频率合成器毕业论文中英文资料对照外文翻译文献综述

中英译文翻译 英文:High Speed Digital Hybrid PLL Frequency Synthesizer 译文:高速数字混合锁相环频率合成器

To get the high-speed, it is necessary to prepare the precise synchronization of the complicated design. In 2001, H. G. Ryu proposed a simplified structure of the DDFS (direct digital frequency synthesizer)-driven PLL for the high switching speed [2]. However, there is a problem that the speed of the whole system is limited by PLL. Y. Fouzar proposed a PLL frequency synthesizer of dual loop configuration using frequency-to-voltage converter (FVC) [3]. It has a fast switching speed by the PD (phase detector), FVC using output signal of VCO and the proposed coarse tuning controller. However, H/W complexity is increased for the high switching speed. Also, it shows the fast switching characteristic only when the FVC works well. Another method is pre-tuning one which is called DH-PLL in this study [4]. It has very high speed switching property, but H/W complexity and power consumption are increased due to digital look-up table (DLT) which is usually implemented by the ROM including the transfer characteristic of VCO(voltage controlled oscillator). For this reason, this paper proposes a timing synchronization circuit for the rapid frequency synthesis and a very simple DLT replacement digital logic block instead of the complex ROM type DLT for high speed switching and low power consumption. Also, the requisite condition is solved in the proposed method. The fast switching operation at every the frequency synthesis process is verified by the computer circuit simulation. II.DH-PLL synthesizer As shown in Fig.1, the open-loop synthesizer is a direct frequency synthesis type that VCO 要得到高运行速度,事先做好复杂设计的精确同步是必要的。 2001年,H.G.Ryu提出了一种简化结构的直接数字频率合成器(DDFS)驱动的高转换速度锁相环【2】。 但是,有一个问题,整个系统的速度是受锁相环限制的。 Y.Fouzar提出了一种使用频率—电压转换器(FVC)具有双重回路结构的锁相环频率合成器【3】。 因为鉴相器(PD), FVC利用了压控振荡器的输出信号和我们提出的粗调控制器,所以它具有快速切换速度。 但是,因为有高速系统转换速度使得H / W的复杂性增加了。 另外,结果表明只有FVC工作状态良好时系统才有较高切换速度。 另一种方法是做预先调整也就是本项研究中的DH-PLL 【4】。 它具有高速切换的特性,但是因为数字查找表(DLT)的原因,H / W复杂度和功耗明显增大了,因为DLT 经常被ROM执行,DLT中包含压控振荡器(VCO)的传输特性。 介于以上原因, 为得到较高切换速度和低功耗,本文提出了一种新的快速定时同步频率合成电路,用一个非常简单的DLT替代数字逻辑块,而不用复杂的ROM型(DLT)。 同时,在该方法中所需必要条件也解决了,频率合成过程的高切换速度在计算机电路仿真中已经得到验证了。 2.DH-PLL合成器 图1中所示的开环频率合成技术是一种直接频率合成方式,在频率控

第4章 数字频率合成器的设计分析

第4章数字频率合成器的设计 随着通信、雷达、宇航和遥控遥测技术的不断发展,对频率源的频率稳定度、频谱纯度、频率范围和输出频率的个数提出越来越高的要求。为了提高频率稳定度,经常采用晶体振荡器等方法来解决,但它不能满足频率个数多的要求,因此,目前大量采用频率合成技术。 频率合成是通信、测量系统中常用的一种技术,它是将一个或若干个高稳定度和高准确度的参考频率经过各种处理技术生成具有同样稳定度和准确度的大量离散频率的技术。频率合成的方法很多,可分为直接式频率合成器、间接式频率合成器、直接式数字频率合成器( DDS)。直接合成法是通过倍频器、分频器、混频器对频率进行加、减、乘、除运算,得到各种所需频率。该方法频率转换时间快(小于100ns),但是体积大、功耗大,目前已基本不被采用。 锁相式频率合成器是利用锁相环(PLL)的窄带跟踪特性来得到不同的频率。该方法结构简化、便于集成,且频谱纯度高,目前使用比较广泛。 直接数字频率合成器(Direct Digital Frequency Synthesis简称:DDS)是一种全数字化的频率合成器,由相位累加器、波形ROM,D/A转换器和低通滤波器构成,DDS技术是一种新的频率合成方法,它具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等优点。但合成信号频率较低、频谱不纯、输出杂散等。 这里将重点研究锁相式频率合成器。本章采用锁相环,进行频率

合成器的设计与制作。 4.1 设计任务与要求 1.设计任务:利用锁相环,进行频率合成器的设计与制作 2.设计指标: (1)要求频率合成器输出的频率范围f0为1kHz~99kHz; (2)频率间隔 f 为1kHz; (3)基准频率采用晶体振荡频率,要求用数字电路设计,频率稳定度应优于10-4; (4)数字显示频率; (5)频率调节采用计数方式。 3.设计要求: (1)要求设计出数字锁相式频率合成器的完整电路。 (2)数字锁相式频率合成器的各部分参数计算和器件选择。 (3)画出锁相式数字频率合成器的原理方框图、电路图 (4)数字锁相式频率合成器的仿真与调试。 4.制作要求: 自行装配和调试,并能发现问题解决问题。测试主要参数:包括晶体振荡器输出频率;1/M分频器输出频率;1/N可编程分频器的测试;锁相环的捕捉带和同步带测试。 5.课程设计报告要求。 写出设计与制作的全过程,附上有关资料和图纸,有心得体会。 6.答辩要求

基于锁相环的频率合成电路设计

基于锁相环的频率合成电路设计 0 引言 锁相环简称PLL,是实现相位自动控制的一门技术,早期是为了解决接收机的同步接收问题而开发的,后来应用在电视机的扫描电路中。由于锁相技术的发展,该技术已逐渐应用到通信、导航、雷达、计算机到家用电器的各个领域。自从20 世纪70年代起,随着集成电路的发展,开始出现集成的锁相环器件、通用和专用集成单片锁相环,使锁相环逐渐变成一个低成本、使用简便的多功能器件。如今,PLL 技术主要应用在调制解调、频率合成、彩电色幅载波提取、雷达、FM立体声解码等各个领域。随着数字技术的发展,还出现了各种数字PLL器件,它们在数字通信中的载波同步、位同步、相干解调等方面起着重要的作用。随着现代电子技术的飞快发展,具有高稳定性和准确度的频率源已经成为科研生产的重要组成部分。高性能的频率源可通过频率合成技术获得。随着大规模集成电路的发展,锁相式频率合成技术占有越来越重要的地位。由一个或几个高稳定度、高准确度的参考频率源通过数字锁相频率合成技术可获得高品质的离散频率源。 1 锁相环及频率合成器的原理 1.1 锁相环原理 PLL是一种反馈控制电路,其特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因PLL可以实现输出信号频率对输入信号频率的自动跟踪,所以PLL通常用于闭环跟踪电路。PLL在工作的过程中,当输出信号的频率与输入信号的频率相同时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是PLL名称的由来。PLL通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,PLL组成的原理框图如图1所示。 PLL中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC(t),对振荡器输出信号的频率实施控制。鉴相器通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图2所示。

锁相式数字频率合成器设计

信息科学与技术学院 通信原理课程设计 课题名称:数字频带通信系统的建模与设计学生姓名:王太程2011508199 学院:信息科学与技术学院 专业年级:电子信息工程2011级 指导教师:钟福如讲师 完成日期:二○一四年七月十日

目录 第0章引言 (2) 第1章 (4) 1.1 设计任务要求及方案论证 (4) 1.1.1 任务要求 (4) 1.1.2 锁相环频率合成的原理 (4) 1.1.3锁相环频率的合成与应用(调制与解调) (6) 1.1.4锁相环在调制中的应用 (7) 1.1.5 锁相环在解调中的应用 (8) 1.1.6 锁相环在频率合成电路中的应用 (9) 1.2 仿真工具SYSTEMVIEW简介 (9) 1.3 电路的设计与调试 (10) 1.3.1 三环式锁相环频率合成电路 (10) 第2章 (12) 2.1 仿真的结果及分析 (12) 第3章 (14) 参考文献 (15)

第0章引言 锁相环(Phase Lock Loop),简称PLL,是一种利用外部输入的参考信号控制环路内部振荡信号反馈控制电路。他的被控制量是相位,被控对象是压控振荡器。如果锁相环路中压控振荡器的输出信号频率发生变化,则输入到相位比较器的信号相位θv(t)和θR(t)必然会不同,使相位比较器输出一个与相位误差成比例的误差电压Vd(t),经环路滤波器输出一个缓慢变化的直流电压Vc(t),来控制压控振荡器输出信号的相位,使输入和输出相位差减小,直到两信号之间的相位差等于常数。此时,压控振荡器的输出信号频率和输入信号频率相等,且环路处于锁定状态。锁相环是构成频率合成器的核心部件。主要由相位比较器(Phase Discriminator)、压控振荡器(Voltage Control Oscillator)、环路滤波器(Loop Filter)组成。 锁相环路是一个能跟踪输入信号相位的闭环自动控制系统。锁相环路系统在各个领域都有很多的用途,发展将势不可挡。锁相环路在宇宙飞行目标的跟踪、遥测和遥控、电视接收机、电动机转速控制、自动跟踪调谐等领域都有更好的发展。 频率合成是电子系统中的关键技术,是决定电子系统性能的主要设备,随着通信、数字电视、卫星定位、航空航天、雷达和电子对抗等技术的发展,频率合成技术提出了越来越高的要求。频率合成技术是将一个或多个高稳定、高精确度的标准频率经过一定变换,产生同样高稳定度和精确度的大量离散频率的技术。 锁相环是一个相位反馈控制系统,在数字锁相环中,由于误差控制信号是离散的数字信号,而不是模拟电压,因而受控的输出电压的改变是离散的而不是连续的;此外,环路组成部件也全用数字电路实现,故而这种锁相环就称之为数字锁相环(Digital Phase Lock Loop)。 传统的锁相环由模拟电路实现,而数字锁相环与传统的模拟电路实现的PLL相比,具有精度高且不受温度和电压影响,环路带宽和中心频率编程可调,易于构建高阶锁相环等优点,并且应用在数字系统中时,不需A/D及D/A转换。随着通讯技术、集成电路技术的飞速发展和系统芯片(SoC)的深入研究,数字锁相环必然会在其中得到更为广泛的

高频课设 锁相频率合成电路设计.

课程设计任务书 学生姓名:专业班级: 指导教师:旷海兰工作单位: 题目:锁相频率合成电路设计 初始条件: 具较扎实的电子电路的理论知识及较强的实践能力;对电路器件的选型及电路形式的选择有一定的了解;具备高频电子电路的基本设计能力及基本调试能力;能够正确使用实验仪器进行电路的调试与检测。 要求完成的主要任务: 1. 集成电路构成锁相频率合成电路; 2. 额定电源电压5.0V ,输出频率512KHz~1023 KHz ; 3. 通过跳线或拨码开关设置频率; 4. 输出频率准确度高; 5. 完成课程设计报告(应包含电路图,清单、调试及设计总结)。 时间安排: 1.2013年1月4日分班集中,布置课程设计任务、选题;讲解课设具体实施计划与课程设计报告格式的要求;课设答疑事项。 2.2013年1月5日至2013年1月10日完成资料查阅、设计、制作与调试;完成课程设计报告撰写。 3. 2013年1月11日提交课程设计报告,进行课程设计验收和答辩。 指导教师签名:年月日系主任(或责任教师)签名:年月日

目录 摘要......................................................... I Abstract....................................................... II 1、绪言 (1) 2、设计的主要基本原理 (2) 2.1 锁相环的构成及基本原理 (2) 2.1.1 鉴相器 (2) 2.1.2 环路滤波器 (3) 2.1.3 压控振荡器 (5) 2.2 PLL频率合成器的原理 (5) 3、总电路原理图设计 (7) 3.1 锁相环集成电路CD4046 (7) 3.2 分频计数器部分 (8) 4、硬件安装与调试 (10) 5、测试数据分析 (11) 6、结束语 (13) 7、参考文献 (14) 附录 (15) Ⅰ总原理图 (15) Ⅱ元件清单 (15) 本科生基础强化训练成绩评定表

相关主题
文本预览
相关文档 最新文档