当前位置:文档之家› 基本门电路逻辑功能的测试

基本门电路逻辑功能的测试

基本门电路逻辑功能的测试
基本门电路逻辑功能的测试

河 北 科 技 大 学

实 验 报 告

级 专业 班 学号 年 月 日

姓 名 同组人 指导教师 王计花 任课教师 实验名称 实验二 基本门电路逻辑功能的测试 成 绩 实验类型 验证型 批阅教师

一、实验目的

(1)掌握常用门电路的逻辑功能,熟悉其外形及引脚排列图。 (2)熟悉三态门的逻辑功能及用途。

(3)掌握TTL 、CMOS 电路逻辑功能的测试方法。

二、实验仪器与元器件

(1)直流稳压电源 1台 (2)集成电路

74LS00 四2输入与非门 1片 74LS86 四2输入异或门 1片 74S64 4-2-3-2输入与或非门 1片 74LS125 四总线缓冲门(TS ) 1片 CD4011 四2输入与非门

1片

三、实验内容及步骤

1.常用集成门电路逻辑功能的测试

在数字实验板上找到双列直插式集成芯片74LS00和74LS86。按图进行连线。测试各电路的逻辑功能,并将输出结果记入表中。

门电路测试结果

2.测试与或非门74S64的逻辑功能

在实验板上找到芯片74S64,实现Y AB CD =+的逻辑功能。

Y Y &

3.用与非门组成其他逻辑门电路 (1)用与非门组成与门电路

按图接线,按表测试电路的逻辑功能。根据测得的真值表,写出输出Y的逻辑表达式。

真值表

逻辑表达式:

(2)用与非门组成异或门电路

按图接线,将测量结果记入表中,并写出输出Y 的逻辑表达式。

真值表

逻辑表达式:

真值表

4.三态门测试

(1)三态门逻辑功能测试

三态门选用 74LS125将测试结果记入表中。 (2)按图接线。将测试结果记录表中。

真值表

河北科技大学

实验报告

级专业班学号年月日姓名同组人指导教师王计花任课教师实验名称实验三示波器的使用及门电路测试成绩

实验类型综合型批阅教师

一、实验目的

(1)熟悉双踪示波器的面板结构,学习其使用方法。

(2)进一步学习数字实验板的使用方法。

(3)进一步掌握TTL与非门的特性和测试方法。

二、实验仪器与元器件

(1)直流稳压电源1台

(2)信号发生器1台

(3)6502型示波器1台

(4)集成电路74LS00 四2输入与非门1片

三、实验内容及步骤

1.信号发生器的使用

信号发生器选择不同的按键,可以产生TTL/CMOS标准电平的数字信号,信号从“数字输出”端引出。

通过改变信号发生器的输出频率,观察发光二极管的变化情况。当信号的输出频率较高时,需要用示波器来观察。

2.示波器的使用

(1)示波器的自检

在示波器上读测“校准信号”(方波0.5V、1kHz)电压的峰-峰值、周期和频率,将结果记入表中,并与给定的标准信号值进行比较。

校准信号数据记录2

校准信号数据记录1

(2)TTL数字信号高、低电平值、幅值及频率的测量

先将信号发生器输出的TTL信号频率调为10kHz,再用示波器对其进行测试。

1)高、低电平及幅度值的测量,读出高电平、低电平的电压值,将结果记入表中。

2)频率的测量,使波形在示波器显示两个完整周期,读出波形一个周期所占的格数d,计算周期值T和f。将结果记入表中。

电压峰-峰值、周期和频率测量数据

3.观测与非门对脉冲的控制作用

实验电路如图所示,选择74LS00中的一个门按图接线。

当控制端分别为高电平“1”或低电平“0”时,用示波器双踪观测输入信号与输出信号的波形,并将观察到的波形记录下来。

控制端为高电平“1”

CH1波形

CH2波形

控制端为低电平“0” CH1波形

CH2波形

根据测试结果分析,当控制端为高电平时允许脉冲信号通过,低电平时不允许信号通过。

CH2 1

河 北 科 技 大 学

实 验 报 告

级 专业 班 学号 年 月 日 姓 名 同组人 指导教师 王计花任课教师 实验名称 实验四 组合逻辑电路测试 成 绩 实验类型 验证型 批阅教师

一、实验目的

(1)掌握组合逻辑电路的特点及一般分析方法。 (2)验证半加器和全加器的逻辑功能。

(3)学习用集成门电路组成半加器和全加器。

二、实验仪器与元器件

(1)直流稳压电源 1台 (2)集成电路

74LS00 四2输入与非门

1片 74LS20 双4输入与非门 1片 74LS86 四异或门

1片

三、实验内容及步骤

1.用与非门组成半加器

(1)电路如图所示。按逻辑电路图写出逻辑表达式。 (2)根据逻辑表达式列出真值表并填写结果。

(3)使用使用74LS00和74LS20按图接线,验证结果。

半加器真值表

逻辑表达式:

2.用异或门和与非门组成半加器

(1)电路如图所示,按逻辑电路图写出逻辑表达式。 (2)根据逻辑表达式列出真值表并填写结果。

(3)使用使用74LS00和74LS86按图接线,验证结果。

逻辑表达式:

3.用异或门和与非门组成全加器

(1)电路如图所示。按逻辑电路图写出逻辑表达式。 (2)根据逻辑表达式列出真值表并填写结果。

(3)使用74LS00和74LS86按图接线,验证结果。 全加器真值表

半加器真值表

河 北 科 技 大 学

实 验 报 告

级 专业 班 学号 年 月 日 姓 名 同组人 指导教师 王计花任课教师 实验名称 实验五 组合逻辑电路设计 成 绩 实验类型 设计型 批阅教师

一、实验目的

(1)熟悉组合逻辑电路的设计方法,验证电路的逻辑功能。 (2)熟悉集成电路74LS253和74LS138的使用方法。 (3)培养查阅手册及独立完成设计任务的能力。

二、实验仪器与元器件

(1)直流稳压电源 1台 (2)集成电路

74LS253 双数据选择器(TS ) 1片 74LS20 双4输入与非门 1片 74LS00 四2输入与非门 1片 74LS138 3-8线译码器

1片

三、实验任务及要求

1.设计一个控制发电机运行的逻辑电路

有两个发电机组M和N给三个车间供电,N组的发电能力是M组的两倍。如果一个车间开工,只需启动M 组既能满足要求;如果两个车间开工,则需启动N 组就可满足要求;如果三个车间同时开工,则需要同时启动M组和N组,才能满足要求。

(1)设A 、B 、C 为输入变量,分别代表三个车间的开工情况,变量为“1”表示开工,变量为“0”表示不开工。设M 、N 为输出变量,分别代表发电机组的启动情况,“1”代表启动,“0”代表不启动。

(2)真值表 真值表 (3)逻辑表达式

(4)画出逻辑电路图,测试电路的逻辑功能。

2.设计一个全减器电路

全减器电路中,设A i 为被减数,B i 为减数,C i-1为来自低位的借位。输出为两数之差D i 和向高位的借位C i 。用74LS138和与非门74LS20实现该电路。

(1)真值表 真值表 (2)逻辑表达式

(3)画出逻辑电路图,测试电路的逻辑功能。

3.设计一个用三个开关控制一个灯的逻辑电路

电路要求任何一个开关都能控制灯的亮灭。用74LS138和74LS20实现。测试电路的逻辑功能。

(1)设A 、B 、C 为输入变量,分别代表三个开关,变量为“1”表示开关闭合,变量为“0”表示开关断开。设Y 为输出变量,代表灯的工作情况,“1”代表灯亮,“0”代表灯不亮。

真值表

(2)真值表

(3)逻辑表达式

(4)画出逻辑电路图,测试电路的逻辑功能。

河 北 科 技 大 学

实 验 报 告

级 专业 班 学号 年 月 日 姓 名 同组人 指导教师 王计花任课教师 实验名称 实验六 触发器逻辑功能的测试 成 绩 实验类型 验证型 批阅教师

一、实验目的

(1)掌握基本RS 触发器、D 触发器和JK 触发器的逻辑功能及测试方法。 (2)掌握触发器之间的功能转换方法。

二、实验仪器与元器件

(1)直流稳压电源 1台 (2)6502型示波器 1台 (3)集成电路

74LS00 四2输入与非门 1片 74LS74 双D 型上升沿触发器 1片 74LS112 双JK 型下降沿触发器

1片

五、实验内容及步骤

1.由TTL 与非门构成基本RS 触发器

电路如图所示,按表测量相应Q 和Q 的结果,分析触发器功能。

基本RS 触发器

2.集成D 触发器逻辑功能测试

电路如图所示,按表测量相应Q 和Q 的结果,分析触发器功能。

D触发器逻辑功能测试

注:×—表示任意状态。—单次脉冲的上升沿。—单次脉冲的下降沿。(4)根据测试结果,写出D触发器的特性方程。

3.集成JK触发器逻辑功能测试

电路如图所示,按表测量相应Q和Q的结果,分析触发器功能。

JK触发器逻辑功能测试

(4)根据测试结果,写出JK触发器的特性方程。

4.触发器逻辑功能的转换

(1)将D触发器转换成T 型触发器

电路如图所示,绘出完整的CP、Q和Q的波形。

(2)将JK触发器转换成T触发器

电路如图所示,画出完整的CP和Q的波形。

河北科技大学

实验报告

级专业班学号年月日

姓名同组人指导教师王计花任课教师实验名称实验九集成同步计数器的应用电路设计成绩

实验类型设计型批阅教师

一、实验目的

(1)掌握中规模集成同步计数器74LS160的逻辑功能和使用方法。

(2)学习CD4511译码器、共阴数码显示器的使用方法。

二、实验仪器与元器件

(1)直流稳压电源1台

(2)集成电路

74LS00 四2输入与非门1片

74LS20 双4输入与非门1片

74LS160 4位十进制同步计数器2片

CD4511 BCD七段译码/驱动/锁存器2片

LED 共阴数码显示器2片

三、实验内容及步骤

1.74LS160逻辑功能测试

表4-9-1 74LS160的逻辑功能表

2.74LS160的应用

(1)用两片74LS160和门电路74LS00构成24进制计数器(用复位法),显示数字为00-23的循环。

1)并行进位型

2)串行进位型

(2)用74LS160和74LS20设计一个计数电路(用置数法),要求计数显示为1-7。

河北科技大学

实验报告

级专业班学号年月日

姓名同组人指导教师王计花任课教师实验名称实验十一555定时器的应用成绩

实验类型综合型批阅教师

一、实验目的

(1)熟悉555集成定时器的内部结构及工作原理。

(2)掌握用定时器构成多谐振荡电路、单稳态电路和施密特触发电路的工作原理。

(3)进一步学习用示波器测量波形的周期、脉宽和幅值等。

二、实验仪器与元器件

(1)直流稳压电源1台

(2)信号发生器1台

(3)6502型示波器1台

(4)集成电路

555集成定时器1片

(5)阻容元件

电阻、电容若干

三、实验内容及步骤

1.多谐振荡器

电路如图所示:v C、v O的波形:

多谐振荡器的测量结果

2.单稳态触发器

电路如图所示:v C及v o的波形:

计算值:t w=

测量值:t w=

数电实验__门电路逻辑功能及测试

一、实验目的 1、熟悉门电路逻辑功能。 2、学习数字电路实验的一般程序及方法。 3、熟悉数字电路设备的使用方法。 二、实验仪器及材料 1、数字万用表 2、器件: 74LS00 二输入端四“与非”门2片 4LS20 四输入端二“与非”门1片 74LS86 二输入端四“异或”门1片 三、预习要求 1、复习门电路的工作原理及相应的逻辑表达式。 2、熟悉所用集成电路的引脚位置及各引脚用途(功能)。 四、实验内容 实验前先检查设备的电源是否正常。然后选择实验用的集成电路,按设计的实验原理图(逻辑图)接好连线,特别注意V CC及地线(GND)不能接错。线接好后经检查无误方可通电实验。实验中改动接线须断开电源,改接好线后再通电实验。 1、测试门电路逻辑功能 ⑴、选用四输入端二“与非”门芯片74LS20一片,按图1.1接线。输入端接四只电平开关(电平开关输出插口),输出端接任意一个电平显示发光二极管。 ⑵、将电平开关按表1.1置位,分别测输出电压及逻辑状态。 2、异或门逻辑功能测试 ⑴、选二输入端四“异或”门芯片74LS86一片,按图1.2接线。输入端A、B、C、D接四只电平开关,E点、F点和输出端Y分别接三只电平显示发光二极管。 ⑵、将电平开关按表1.2置位,将结果填入表中。

4、用“与非”门组成其它门电路并测试验证⑴、组成“或非”门。用一片二输入端四“与非”门芯组成一个“或非”门:Y=A+B,画出逻辑电路图,测试并填表1.5。 ⑵、组成“异或”门。 A、将“异或”门表达式转化为“与非”门表达式。 B、画出逻辑电路图。 C、测试并填表1.6。

思考题: (1)、怎样判断门电路的逻辑功能是否正常? 答:门电路功能正常与否的判断:(1)按照门电路功能,根据输入和输出,列出真值表。(2)按真值表输入电平,查看它的输出是否符合真值表。(3)所有真值表输入状态时,它的输出都是符合真值表,则门电路功能正常;否则门电路功能不正常。 (2)、“与非”门的一个输入端接连续脉冲,其余端什么状态时允许脉冲通过?什么状态时禁止脉冲通过? 答:与非门接髙电平则其他信号可以通过,接低电平则输出恒为0,与非门的真值表是“有0出1,全1出0”。所以一个输入接时钟,就是用时钟控制与非门,当时钟脉冲为高电平时,允许信号通过,为低电平时关闭与非门。 (3)、“异或”门又称可控反相门,为什么? 答:“异或”函数当有奇数个输入变量为真时,输出为真! 当输入X=0,Y=0 时输出S=0 当输入X=0,Y=1 时输出S=1 0代表假1代表真 异或门主要用在数字电路的控制中! 实验小结 由于是第一次数字电路动手试验,操作不是很熟悉,搞得有些手忙脚乱,加之仪器有一点陈旧,电路板上有些地方被烧过,实验中稍不留神接到了烧过的电路板就很难得出正确的结果。 本次试验加深了我对门电路逻辑功能的掌握,对数字电路实验的一般程序及方法有了一定的了解,对数字电路设备的使用方法也有了初步掌握。 在以后的实验中,我会好好预习,认真思考,实验的时候小心仔细,对实验结果认真推敲,勤于思考勤于动手,锻炼自己的动手能力。

组合逻辑电路的设计与测试

四、实验内容 1、设计用与非门及用异或门、与门组成的半加器电路。 要求按本文所述的设计步骤进行,直到测试电路逻辑功能符合设计要求为止。 解: 逻辑表达式:S= A 2、设计一个一位全加器,要求用异或门、与门、或门组成。 解: i C B A AB )(C C B A S o i ⊕+=⊕⊕= A B 0 00 11 01 1 0 01 01 01 1 S C A B S C 74LS08 74LS86 74LS08 A B C i 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 0 01 01 00 11 00 10 11 1 S C o A B C i CC4085

A B C i 0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 0 01 01 00 11 00 10 11 1 S C o A B C i 5 6 3、设计一位全加器,要求用与或非门实现。 解: 11i 1-i i i 1-i i i i B A C B A C B A S --+++=i i i i i C B A C 1i 1-i i i i i A C B B A C -++=i C A i C B i 4、设计一个对两个两位无符号的二进制数进行比较的电路;根据第一个数是否大于、等于、小于第二个数,使相应的三个输出端中的一个输出为“1”,要求用与门、与非门及或非门实现。

解: A 0 B 0 A 1 B 1 B 74LS04六反相器入与门(1) 入与门(2) 五、实验预习要求 1、根据实验任务要求设计组合电路,并根据所给的标准器件画出逻辑图。 2、如何用最简单的方法验证“与或非”门的逻辑功能是否完好? 3、“与或非”门中,当某一组与端不用时,应作如何处理? 六、实验报告 1、列写实验任务的设计过程,画出设计的电路图。 2、对所设计的电路进行实验测试,记录测试结果。 1、组合电路设计体会。 A 0B 0A 0B 0A 0=B 0 A 1=A 1= B 1A 1=B 1010× A < B 001×A 1>F AB A 0A 1输出输入F A>B = (A 1>B 1) + (A 1=B 1)(A 0>B 0)F A=B =(A 1=B 1)(A 0=B 0) F A

基本逻辑门逻辑功能测试及应用

实验一 基本逻辑门逻辑功能测试及应用 一、实验目的 1、掌握基本逻辑门的功能及验证方法。 2、学习TTL 基本门电路的实际应用。 3、掌握逻辑门多余输入端的处理方法。 二、实验原理 数字电路中,最基本的逻辑门可归结为与门、或门和非门。实际应用时,它们可以独立使用,但用的更多的是经过逻辑组合组成的复合门电路。目前广泛使用的门电路有TTL 门电路。TTL 门电路是数字集成电路中应用最广泛的,由于其输入端和输出端的结构形式都采用了半导体三极管,所以一般称它为晶体管-晶体管逻辑电路,或称为TTL 电路。这种电路的电源电压为+5V ,高电平典型值为3.6V (≥2.4V 合格);低电平典型值为0.3V (≤0.45合格)。常见的复合门有与非门、或非门、与或非门和异或门。 有时门电路的输入端多余无用,因为对TTL 电路来说,悬空相当于“1”,所以对不同的逻辑门,其多余输入端处理方法不同。 1. TTL 与门、与非门的多余输入端的处理 如图1.1为四输入端与非门,若只需用两个输入端A 和B ,那么另两个多余输入端的处理方法是: 并联 悬空 通过电阻接高电平 图1.1 TTL 与门、与非门多余输入端的处理 并联、悬空或通过电阻接高电平使用,这是TTL 型与门、与非门的特定要求,但要在使用中考虑到,并联使用时,增加了门的输入电容,对前级增加容性负载和增加输出电流,使该门的抗干扰能力下降;悬空使用,逻辑上可视为“1”,但该门的输入端输入阻抗高,易受外界干扰;相比之下,多余输入端通过串接限流电阻接高电平的方法较好。 2. TTL 或门、或非门的多余输入端的处理 如图1.2为四输入端或非门,若只需用两个输入端A 和B ,那么另两个多余输入端的处理方法是:并联、接低电平或接地。 并联 接低电平或接地 图1.2 TTL 或门、或非门多余输入端的处理 Y Y A Y Y Y

实验1门电路的功能测试

实验一门电路的功能测试 1.实验目的 (1)熟悉数字电路实验装置,能正确使用装置上的资源设计实验方案; (2)熟悉双列直插式集成电路的引脚排列及使用方法; (3)熟悉并验证典型集成门电路逻辑功能。 2.实验仪器与材料 (1)数字电路实验装置1台; (2)万用表1块 (3)双列直插集成电路芯片74LS00、74LS86、74LS125各1片,导线若干。 3.知识要点 (1)数字电路实验装置的正确使用 TPE-D6A电子技术学习机是一种数字电路实验装置,利用装置上提供的电路连线、输入激励、输出显示等资源,我们可以设计合理的实验方案,通过连接电路、输入激励信号、测试输出状态等一系列实验环节,对所设计的逻辑电路进行结果测试。该实验装置功能模块组成如图1.1所示。 图中①为集成电路芯片区,有15个IC插座及相应的管脚连接端子,其中A13是8管脚插座,A11、A12是14管脚插座,A1、A2、A3、A7、A8是16管脚插座,A4、A5是18管脚插座,A9、A14、A16、A7、A8是20管脚插座,A10、A15是24管脚插座。根据双列直插式集成电路芯片的管脚数可以选择相同管脚数的IC插座,并将集成电路芯片插入IC插座(凹口侧相对应),可以通过导线将管脚引出的接线端相连,实现电路的连接。 图中②为元件区,内有多个不同参数值的电阻、电容以及二极管、三极管、稳压管、蜂鸣器等元件可供连接电路时选择。 图中③为电位器区,内有1k、10k、22k、100k、220k阻值的电位器等元件可供连接电路时选择。 图中④为直流稳压电源区,是装置内部的直流稳压电源提供的+5V、-5V、+15V、-15V 电源输出引脚,可以为有源集成芯片提供工作电源电压。

门电路功能测试及组合逻辑电路设计

实验报告门电路功能测试及组合逻辑电路设计 实验题目:门电路功能测试及组合逻辑电路设计 实验目的: (1)掌握常用门电路的逻辑功能及测试方法; (2)掌握用小规模集成电路设计组合逻辑电路的方法。 实验仪器及器材: 数字电路实验箱一个;双踪示波器一台;稳压电源一台;数字万用表一个。 74LS00一片;74LS10一片;74LS20一片。 实验内容: 实验一:对74LS00进行功能测试 ○1.静态测试 (1)A、B都为低电平,输出结果为高电平 (2)A为低电平,B为高电平或A为高电平,B为低电平时,输出结果为高电平

(3)A、B均为高电平,输出结果为低电平 实验结论:测试结果与74LS00逻辑功能功能表相同。○2动态测试 电路的逻辑表达式:F=ˉVK 分析: 当K为0时,示波器的A通道是V的波形,为方波信号,B通道是F的波形,为高电平(一条直线); 当开关闭合后,K=1,B通道应该是与V波形刚好相反的波形;小灯泡也是一闪一闪的状态。 实验的电路图

实验现象: 开关断开: 示波器的显示:

开关闭合后,小灯泡开始一闪一闪,示波器波形如下图: 现象分析:实验所得现象与预先分析的实验结果一样。比较输入与输出的波形,发现输出F的波形与V的波形刚好相反,但是F波形的最大值较V的最大值偏小,究其原因,这属于正常现象,因为输出会有损失。 实验结论:所得到的波形符合功能要求。 实验2 实验目的:分析一个电路的逻辑功能 实验器材:74LS00、74LS10各一片 F=AB*BC*AC,所以F的结果应为以下表格:

实验结论:实验结果与预期的一样,符合该电路的逻辑功能表达式 实验三 实验目的:设计一个控制楼梯电灯的开关控制器,逻辑功能为课本表2-1-5的真值表。 实验原理分析:根据电路所实现的真值表,可以得出输出Y的逻辑表达式: Y=AB*AB 实验电路及现象: 1.A=1,B=0;A=0,B=1,时灯泡发光; 2.A=B=0或1时,灯泡不发光

实验一 常用基本逻辑门电路功能测试

实验一常用基本逻辑门电路功能测试 一、实验目的 1.验证常用门电路的逻辑功能。 2.了解常用74LS系列门电路的引脚分布。 3.根据所学常用集成逻辑门电路设计一组合逻辑电路。 二、实验原理 集成逻辑门电路是最简单、最基本的数字集成元件。任何复杂的组合电路和时序电路都可用逻辑门通过适当的组合连接而成。目前已有门类齐全的集成门电路,例如“与门”、“或门”、“非门”、“与非门”等。虽然,中、大规模集成电路相继问世,但组成某一系统时,仍少不了各种门电路。因此,掌握逻辑门的工作原理,熟练、灵活地使用逻辑门是数字技术工作者所必备的基本功之一。 TTL门电路 TTL集成电路由于工作速度高、输出幅度较大、种类多、不易损坏而使用较广,特别对学生进行实验论证,选用TTL电路比较合适。因此,本书大多采用74LS(或74)系列TTL 集成电路。它的工作电源电压为5V土0.5V,逻辑高电平1时≥2.4V,低电平0时≤0.4V。2输入“与门”,2输入“或门”,2输入、4输入“与非门”和反相器的型号分别是:74LS08:2输入端四“与门”,74LS32:2输入端四“或门”,74LS00:2输入端四“与非门”,74LS20:4输入端二“与非门”和74LS04六反相器(“反相器”即“非门”)。各自的逻辑表达式分别为:与门Q=A?B,或门Q=A+B,与非门Q=A.B,Q=A.B.C.D,反相器Q=A。

TTL集成门电路集成片管脚分别对应逻辑符号图中的输入、输出端,电源和地一般为集成片的两端,如14管脚集成片,则7脚为电源地(GND),14脚为电源正(V cc),其余管脚为输入和输出,如图1所示。 管脚的识别方法是:将集成块正面(有字的一面)对准使用者,以左边凹口或小标志点“ ? ”为起始脚,从下往上按逆时针方向向前数1、2、3、…… n脚。使用时,查找IC 手册即可知各管脚功能。 图1 74LS08集成电路管脚排列图 三、实验内容与步骤 TTL门电路逻辑功能验证 (1)与门功能测试:将74LS08集成片(管脚排列图1)插入IC空插座中,输入端接逻辑开关,输出端接LED发光二极管,管脚14接+5V电源,管脚7接地,即可进行实验。将结果用逻辑“0”或“1”来表示并填入表1中。

实验一TTL各种门电路功能测试

实验序号实验题目 TTL各种门电路功能测试 实验时间实验室 1.实验元件(元件型号;引脚结构;逻辑功能;引脚名称) 1.SAC-DS4数字逻辑实验箱1个 2.数字万用表1块 3.74LS20双四输入与非门1片 4.74LS02四二输入或非门1片 5.74LS51双2-3输入与或非门1片 6.74LS86 四二输入异或门1片 7.74LS00四二输入与非门2片 (1)74LS20引脚结构及逻辑功能(2)74LS02引脚结构及逻辑功能 (3)74LS51引脚结构及逻辑功能(4)74LS86引脚结构及逻辑功能 (5)74LS00引脚结构及逻辑功能

2.实验目的 (1)熟悉TTL各种门电路的逻辑功能及测试方法。(2)熟悉万用表的使用方法。 3.实验电路原理图及接线方法描述: (1)74LS00实现与电路电路图 (2)74LS00实现或电路电路图

(3)74LS00实现或非电路电路图 (4)74LS00实现异或电路

4.实验中各种信号的选取及控制(电源为哪些电路供电;输入信号的分布位置;输出信号的指示类型;总结完成实验条件) 5.逻辑验证与真值表填写 (1)74LS00实现与电路电路图逻辑分析 逻辑运算过程分析: 1 21 Y=AB Y=Y=AB=AB 真值表: (2)74LS00实现或电路电路图 逻辑运算过程分析: 1 2 312 Y=AA=A Y=BB=B Y=Y Y=AB=A+B=A+B 真值表: 输入输出 A B 2 Y 0 0 0 0 1 0 1 0 0 1 1 1 输入输出 A B 3 Y 0 0 0 0 1 1 1 0 1 1 1 1

实验六 组合逻辑电路的设计与测试

实验六组合逻辑电路的设计与测试 1.实验目的 (1)掌握组合逻辑电路的设计方法; (2)熟悉基本门电路的使用方法。 (3)通过实验,论证所设计的组合逻辑电路的正确性。 2.实验设备与器材 1)数字逻辑电路实验箱,2)万用表,3)集成芯片74LS00二片。 3.预习要求 (1)熟悉组合逻辑电路的设计方法; (2)根据具体实验任务,进行实验电路的设计,写出设计过程,并根据给定的标准器件画出逻辑电路图,准备实验; (3)使用器件的各管脚排列及使用方法。 4.实验原理 数字电路中,就其结构和工作原理而言可分为两大类,即组合逻辑电路和时序逻辑电路。组合逻辑电路输出状态只决定于同一时刻的各输入状态的组合,与先前状态无关,它的基本单元一般是逻辑门;时序逻辑电路输出状态不仅与输入变量的状态有关,而且还与系统原先的状态有关,它的基本单元一般是触发器。 (1)组合电路是最常用的逻辑电路,可以用一些常用的门电路来组合完成具有其他功能的门电路。设计组合逻辑电路的一般步骤是: 1)根据逻辑要求,列出真值表; 2)从真值表中写出逻辑表达式; 3)化简逻辑表达式至最简,并选用适当的器件; 4)根据选用的器件,画出逻辑电路图。 逻辑化简是组合逻辑设计的关键步骤之一。为了使电路结构简单和使用器件较少,往往要求逻辑表达式尽可能化简。由于实际使用时要考虑电路的工作速度和稳定可靠等因素,在较复杂的电路中,还要求逻辑清晰易懂,所以最简设计不一定是最佳的。但一般来说,在保证速度、稳定可靠与逻辑清楚的前提下,尽量使用最少的器件,以降低成本。 (2)与非门74LS00芯片介绍 与非门74LS00一块芯片内含有4个互相独立的与非门,每个与非门有二个输入端。其逻辑表达式为Y=AB,逻辑符号及引脚排列如图6-1(a)、(b)所示。 (a)逻辑符号(b)引脚排列 图6-1 74LS20逻辑符号及引脚排列 (3)异或运算的逻辑功能 当某种逻辑关系满足:输入相同输出为“0”,输入相异输出为“1”,这种逻辑关系称为“异或”逻辑关系。 (4)半加器的逻辑功能 在加法运算中,只考虑两个加数本身相加,不考虑由低位来的进位,这种加法器称为半加器。 5.实验内容 (1)用1片74LS00与非门芯片设计实现两输入变量异或运算的异或门电路 要求:设计逻辑电路,按设计电路连接后,接通电源,验证运算逻辑。输入端接逻辑开关输出插口,以提供“0”与“1”电平信号,开关向上,输出逻辑“1”,向下为逻辑“0”;电路的输出端接由LED发光二极管组成的0-1指示器的显示插口,LED亮红色为逻辑“1”,亮绿色为逻辑“0”。接线后检查无误,通电,用万用表直流电压20V档测量输入、输出的对地电压,并观察输出的LED颜色,填入表6-1。

实验二 基本逻辑门功能测试实验指导

实验二基本逻辑门功能测试 一、实验目的 1.进一步熟悉数字电路实验仿真软件multisim的使用方法; 2.掌握TTL与非门、或非门、异或门输入与输出之间的逻辑关系; 3.熟悉TTL中、小规模集成电路的外型、管脚和使用方法。 二、实验所用器件和仪表 1.二输入四与非门74LS00 1片 2.二四输入或非门口LS74LS02 1片 3.二输入四异或门74LS86 1片 4.万用表1台 5.逻辑电平指示灯若干个 6.数字电路实验平台或仿真软件multisim 1套 三、实验内容 1.测试四二输入与非门74LS00中一个与非门的输入和输出之间的逻辑关系。 2.测试四二输入异或门74LS02中一个或非门的输入和输出之间的逻辑关系 3.测试四二输入异或门74LS86中一个异或门的输入和输出之间的逻辑关系。 4.学会使用万用表测试逻辑电平的高低,或通过逻辑指示灯指示。 四、实验提示 1.在multisim中找到被测器件并拖置放到设计面板的合适位置; 2.在器件库中找到VCC和GND两个器件,并拖入到置到合适位置; 3.将器件的引脚7与GND“地”连接,将器件的引脚14与VCC(+5V)连接;(集 成器件),如果使用独立元件,此步可省略; 4.在器件库中找到siwcth(双掷开关)作为被测器件的输入。通过双掷开关的两个集输 入高低电平(VCC 和GND,另一端接门电路输入, 5.在器件库中找到PROBE(指示灯),拖取一个作为输出指示,与被测门电路的输出 端相连。 6.拨动开关,则改变器件的输入电平,指示灯亮表示输出电平为1(高电平),指示 灯灭表示输出电平为0(低电平)。 五、实验接线图及实验结果 74LS00中包含4个二与非门,74LS86中包含4个二异或门,下面各画出测试一个逻辑门逻辑关系的接线图及测试结果。测试时各器件的引脚7接地,引脚14接+5V。图中的S1、S2是电平开关,LED0是电平指示灯 1.测试74LS00逻辑关系接线图及测试结果

实验一基本门电路的逻辑功能测试

实验一基本门电路的逻辑功能测试 一、实验目的 1、测试与门、或门、非门、与非门、或非门与异或门的逻辑功能。 2、了解测试的方法与测试的原理。 二、实验原理 实验中用到的基本门电路的符号为: 在要测试芯片的输入端用逻辑电平输出单元输入高低电平,然后使用逻辑电平显示单元显示其逻辑功能。 三、实验设备与器件 1、数字逻辑电路用PROTEUS 2、显示可用发光二极管。 3、相应74LS系列、CC4000系列或74HC系列芯片若干。 四、实验内容 1.测试TTL门电路的逻辑功能: a)测试74LS08的逻辑功能。(与门)000 010 100 111 b)测试74LS32的逻辑功能。(或门)000 011 101 111 c)测试74LS04的逻辑功能。(非门)01 10 d)测试74LS00的逻辑功能。(两个都弄得时候不亮,其他都亮)(与非门)(如果只接一个的话,就是非门)001 011 101 110 e)测试74LS02(或非门)的逻辑功能。(两个都不弄得时候亮,其他不亮)001 010 100 110 f)测试74LS86(异或门)的逻辑功能。 2.测试CMOS门电路的逻辑功能:在CMOS 4000分类中查询 a)测试CC4081(74HC08)的逻辑功能。(与门) b)测试CC4071(74HC32)的逻辑功能。(或门) c)测试CC4069(74HC04)的逻辑功能。(非门) d)测试CC4011(74HC00)的逻辑功能。(与非门)(如果只接一个的话,就是非门)

e)测试CC4001(74HC02)(或非门)的逻辑功能。 f) 测试CC4030(74HC86)(异或门)的逻辑功能。 五、实验报告要求 1.画好各门电路的真值表表格,将实验结果填写到表中。 2.根据实验结果,写出各逻辑门的逻辑表达式,并分析如何判断逻辑门的好坏。 3.比较一下两类门电路输入端接入电阻或空置时的情况。 4.查询各种集成门的管脚分配,并注明各个管脚的作用与功能。 例:74LS00 与门 Y=AB

MSI组合电路逻辑功能测试

实验五 MSI 组合电路逻辑功能测试 一、实验目的 1.会正确测试全加器、编码器、译码器、数据选择器等组合逻辑功能模块的逻辑功能,并能正确描述。 2.了解组合逻辑功能模块的工作特点。 二、实验仪器与器材 1.XST-5B 数字电路实验装置、实验模板 2.集成电路74LS148、74LS138、74LS151等。 3.导线若干、+5V 电源 三、预习要求 预习半加器、全加器、编码器、译码器、数据选择器、数值比较器的逻辑功能。 四、实验原理 中规模的器件,如译码器、数据选择器等,它们本身是为实现某种逻辑功能而设计的,但由于它们的一些特点,我们也可以用它们来实现任意逻辑函数。 1.全加器 全加器--考虑低位进位数的两个一位二进制数的加法运算逻辑电路。二进制全加器的输入有加数Ai ,被加数Bi ,来自低位的进位数Ci-1;输出也有两个,分别是和数Si 和进位数Ci 。 表5-1是全加器的真值表,其中i A ,i B 表示两个加数,1i C -表示来自低位的进位,i S ,i C 表示相加后得到的和及进位。 1i i i i S A B C -=⊕⊕ (i C =

表5-1 全加器真值表 2.编码器 编码器是一种常用的组合逻辑电路,用于实现编码操作。编码操作就是将具体的事物或状态表示成所需代码的过程。按照所需编码的不同特点和要求,编码器主要分成二类:普通编码器和优先编码器。 普通编码器:电路结构简单,一般用于产生二进制编码。包括:a.二进制编码器:如用门电路构成的4—2线,8—3线编码器等。 b.二一十进制编码器:将十进制的0~9编成BCD码, 优先编码器:当有一个以上的输入端同时输入信号时,普通编码器的输出编码会造成混乱。为解决这一问题,需采用优先编码器。如8线—3线集成二进制优先编码器74LS148、10线—4线集成BCD码优先编码器74LS147等。 表5-2 8线3线编码器功能表 3.译码器 译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给

实验六 MSI组合逻辑电路的逻辑功能测试

实验六MSI 组合逻辑电路的逻辑功能测试 一、实验目的 熟悉中规模全加器、译码器、数据选择器组件的逻辑功能、外形及外引线排列。 二、实验仪器与器材 1.XST-5B 数字电路实验装置、实验模板 2.集成电路: 74LS283、74LS138、74LS153、74LS151 3.导线若干、+5V 电源 三、预习要求 预习半加器、全加器、译码器、数据选择器的逻辑功能。 四、实验内容与步骤 1.全加器的逻辑功能测试 表6-1是全加器的真值表,其中i A ,i B 表示两个加数,1i C -表示来自低位的进位,i S ,i C 表示相加后得到的和及进位。 1i i i i S A B C -=⊕⊕ 1()i i i i i i C A B C A B -=⊕+ 将全加器的输入端i A ,i B ,1i C -分别接逻辑电平,输出i S ,i C 接状态显示灯(LED ),按表6-1所列i A ,i B ,1i C -的状态,测试i S ,i C 的相应状态,将测试结果与表6-1进行比较。

2.译码器逻辑功能测试 表6-2是3线/8线译码器74LS138的真值表。按表中给定的输入状态。测试输出,将测得的结果与表6-2进行比较。

表6-2 3.数据选择器逻辑功能测试 ①表6-3是4选1数据选择器74LS153的功能表,按表中给定的输入状态。测试输出,将测得的结果与表6-3进行比较。

表6-3 ②八选一数据选择器74LS151功能测试(自己根据管脚排列和测试结果写出功能表及函数表达式) 五、实验报告 1、整理实验结果、图表,并对实验结果进行分析讨论。 2、写出各芯片的函数表达式。 3、总结本次实验体会。

门电路逻辑功能及测试实验报告记录

门电路逻辑功能及测试实验报告记录

————————————————————————————————作者:————————————————————————————————日期:

深圳大学实验报告实验课程名称:数字电路实验 实验项目名称:门电路逻辑功能及测试学院:信息工程学院 报告人:许泽鑫学号:201 班级:2班同组人: 指导教师:张志朋老师 实验时间:2016-9-27 实验报告提交时间:2016-10-11

一、实验目的 (1)熟悉门电路逻辑功能,并掌握常用的逻辑电路功能测试方法。 (2)熟悉RXS-1B数字电路实验箱。 二、方法、步骤 1.实验仪器及材料 1)RXS-1B数字电路实验箱 2)万用表 3)器件 74LS00四2输入与非门1片 74LS86四2输入异或门1片 2.预习要求 1)阅读数字电子技术实验指南,懂得数字电子技术实验要求和实验方 法。 2)复习门电路工作原理及相应逻辑表达式。 3)熟悉所用集成电路的外引线排列图,了解各引出脚的功能。 4)学习RXB-1B数字电路实验箱使用方法。 3.说明 用以实现基本逻辑关系的电子电路通称为门电路。常用的门电路在逻辑功能上有非门、与门、或门、与非门、或非门、与或非门、异或门等几种。 非逻辑关系:Y=A 与逻辑关系:Y=A B + 或逻辑关系:Y=A B 与非逻辑关系:Y=A B + 或非逻辑关系:Y=A B + 与或非逻辑关系:Y=A B C D ⊕ 异或逻辑关系:Y=A B

三、实验过程及内容 任务一:异或门逻辑功能测试 集成电路74LS86是一片四2输入异或门电路,逻辑关系式为1Y=1A ⊕1B ,2Y=2A ⊕2B , 3Y=3A ⊕3B ,4Y=4A ⊕4B ,其外引线排列图如图1.3.1所示。它的1、2、4、5、9、10、12、13号引脚为输入端1A 、1B 、2A 、2B 、3A 、3B 、4A 、4B ,3、6、8、11号引脚为输出端1Y 、2Y 、3Y 、4Y ,7号引脚为地,14号引脚为电源+5V 。 (1)将一片四2输入异或门芯片74LS86插入RXB-1B 数字电路实验箱的任意14引脚的IC 空插座中。 (2)按图1.3.2接线测试其逻辑功能。芯片74LS86的输入端1、2、4、5号引脚分别接至数字电路实验箱的任意4个电平开关的插孔,输出端3、6、8分别接至数字电路实验箱的电平显示器的任意3个发光二极管的插孔。14号引脚+5V 接至数字电路实验箱的+5V 电源的“+5V ”插孔,7号引脚接至数字电路实验箱的+5V 电源的“⊥”插孔。 (3)将电平开关按表1.3.1设置,观察输出端A 、B 、Y 所连接的电平显示器的发光二极管的状态,测量输出端Y 的电压值。发光二极管亮表示输出为高电平(H ),发光二极管不亮表示输出为低电平(L )。把实验结果填入表1.3.1中。 图1.3.1 四2输入异或门74LS86外引线排列图 1A 1B 1Y 2A 2B 74LS86 V CC 4B 4A 4Y 3B 4A 3Y 1 2 3 4 5 14 13 12 11

实验一 逻辑门电路的基本参数及逻辑功能测试

实验一逻辑门电路的基本参数及逻辑功能测试 一、实验目的 1、了解TTL与非门各参数的意义。 2、掌握TTL与非门的主要参数的测试方法。 3、掌握基本逻辑门的功能及验证方法。 4、学习TTL基本门电路的实际应用。 5、了解CMOS基本门电路的功能。 6、掌握逻辑门多余输入端的处理方法。 二、实验仪器 三、实验原理 (一) 逻辑门电路的基本参数 用万用表鉴别门电路质量的方法:利用门的逻辑功能判断,根据有关资料掌握电路组件管脚排列,尤其是电源的两个脚。按资料规定的电源电压值接好(5V±10%)。在对TTL与 非门判断时,输入端全悬空,即全“1”,则输出端用万用表测 应为0.4V以下,即逻辑“0”。若将其中一输入端接地,输出 端应在3.6V左右(逻辑“1”),此门为合格门。按国家标准 的数据手册所示电参数进行测试:现以手册中74LS20二-4输 入与非门电参数规范为例,说明参数规范值和测试条件。 TTL与非门的主要参数 空载导通电源电流I CCL (或对应的空载导通功耗P ON )与非门处于不同的工作状态,电 源提供的电流是不同的。I CCL 是指输入端全部悬空(相当于输入全1),与非门处于导通状态,

输出端空载时,电源提供的电流。将空载导通电源电流I CCL 乘以电源电压就得到空载导通功 耗P ON ,即 P ON = I CCL ×V CC 。 测试条件:输入端悬空,输出空载,V CC =5V。 通常对典型与非门要求P ON <50mW,其典型值为三十几毫瓦。 2、空载截止电源电流I CCh (或对应的空载截止功耗P OFF ) I CCh 是指输入端接低电平,输出端开路时电源提供的电流。空载截止功耗POFF为空载 截止电源电流I CCH 与电源电压之积,即 P OFF = I CCh ×V CC 。注意该片的另外一个门的输入也要 接地。 测试条件: V CC =5V,V in =0,空载。 对典型与非门要求P OFF <25mW。 通常人们希望器件的功耗越小越好,速度越快越好,但往往速度高的门电路功耗也较大。 3、输出高电平V OH 输出高电平是指与非门有一个以上输入端接地或接低电平的输出电平。空载时,输出 高电平必须大于标准高电压(V SH =2.4V);接有拉电流负载时,输出高电平将下降。 4、输出低电平V OL 输出低电平是指与非门所有输入端接高电平时的输出电平。空载时,输出低电平必须低于标准低电压(VSL=0.4V);接有灌电流负载时,输出低电平将上升。 5、低电平输入电流I IS (I IL ) I IS 是指输入端接地输出端空载时,由被测输入端流出的电流值,又称低电平输入短路 电流,它是与非门的一个重要参数,因为入端电流就是前级门电路的负载电流,其大小直 接影响前级电路带动的负载个数,因此,希望I IS 小些。 测试条件: VCC=5V,被测某个输入端通过电流表接地,其余各输入端悬空,输出空载。

门电路逻辑功能及测试(完成版)

实验一门电路逻辑功能及测试 计算机一班组员:2014217009赵仁杰 一、实验目的 1. 熟悉门电路的逻辑功能、逻辑表达式、逻辑符号、等效逻辑图。 2. 掌握数字电路实验箱及示波器的使用方法。 3、学会检测基本门电路的方法。 二、实验仪器及材料 1、仪器设备:双踪示波器、数字万用表、数字电路实验箱 2. 器件: 74LS00 二输入端四与非门2片 74LS20 四输入端双与非门1片 74LS86 二输入端四异或门1片

三、预习要求 1. 预习门电路相应的逻辑表达式。 2. 熟悉所用集成电路的引脚排列及用途。 四、实验内容及步骤 实验前按数字电路实验箱使用说明书先检查电源是否正常,然后选择实验用的集成块芯片插入实验箱中对应的IC座,按自己设计的实验接线图接好连线。注意集成块芯片不能插反。实验中改动接线须先断开电源,接好线后再通电实验。每个芯片的电源和GND引脚,分别和实验台的+5V 和“地(GND)”连接。芯片不给它供电,芯片是不工作的。用实验台的逻辑开关作为被测器件的输入。拨动开关,则改变器件的输入电平。开关向上,输入为1,开关向下,输入为0。 将被测器件的输出引脚与实验台上的电平指示灯连接。指示灯亮表示输出电平为1,指示灯灭表示输出电平为0。 1.与非门电路逻辑功能的测试 (1)选用双四输入与非门74LS20一片,插入数字电路实验箱中对应的IC座,按图1.1接线、输入端1、2、4、5、分别接到K1~K4的逻辑开关输出插口,输出端接电平显示发光二极管D1~D4中任意一个。注意:芯片74LS20的14号引脚要接试验箱下方的+5V电源,7号引脚要接试验箱下方的地(GND)。用万用表测电压时,万用表要调到直流20V档位,因为芯片接的电源是直流+5V。 表1.1

实验一基本门电路的逻辑功能测试

实验一基本门电路得逻辑功能测试 一、实验目得 1、测试与门、或门、非门、与非门、或非门与异或门得逻辑功能。 2、了解测试得方法与测试得原理。 二、实验原理 实验中用到得基本门电路得符号为: 在要测试芯片得输入端用逻辑电平输出单元输入高低电平,然后使用逻辑电平显示单元显示其逻辑功能。 三、实验设备与器件 1、数字逻辑电路用PROTEUS 2、显示可用发光二极管。 3、相应74LS系列、CC4000系列或74HC系列芯片若干. 四、实验内容 1.测试TTL门电路得逻辑功能: a)测试74LS08得逻辑功能.(与门)000 010100111 b)测试74LS32得逻辑功能.(或门)000 011 101 111 c)测试74LS04得逻辑功能.(非门)0110 d)测试74LS00得逻辑功能。(两个都弄得时候不亮,其她都亮)(与非门)(如果只接一个得话,就就是非门)001011 101 110 e)测试74LS02(或非门)得逻辑功能。(两个都不弄得时候亮,其她不亮)001010100 110 f)测试74LS86(异或门)得逻辑功能。 2.测试CMOS门电路得逻辑功能:在CMOS 4000分类中查询 a)测试CC4081(74HC08)得逻辑功能。(与门) b)测试CC4071(74HC32)得逻辑功能。(或门) c)测试CC4069(74HC04)得逻辑功能。(非门) d)测试CC4011(74HC00)得逻辑功能。(与非门)(如果只接一个得话,就就是非门) e)测试CC4001(74HC02)(或非门)得逻辑功能。 f) 测试CC4030(74HC86)(异或门)得逻辑功能。

数电实验报告 实验二 组合逻辑电路的设计

实验二组合逻辑电路的设计 一、实验目的 1.掌握组合逻辑电路的设计方法及功能测试方法。 2.熟悉组合电路的特点。 二、实验仪器及材料 a) TDS-4数电实验箱、双踪示波器、数字万用表。 b) 参考元件:74LS86、74LS00。 三、预习要求及思考题 1.预习要求: 1)所用中规模集成组件的功能、外部引线排列及使用方法。 2) 组合逻辑电路的功能特点和结构特点. 3) 中规模集成组件一般分析及设计方法. 4)用multisim软件对实验进行仿真并分析实验是否成功。 2.思考题 在进行组合逻辑电路设计时,什么是最佳设计方案? 四、实验原理 1.本实验所用到的集成电路的引脚功能图见附录 2.用集成电路进行组合逻辑电路设计的一般步骤是: 1)根据设计要求,定义输入逻辑变量和输出逻辑变量,然后列出真值表; 2)利用卡络图或公式法得出最简逻辑表达式,并根据设计要求所指定的门电路或选定的门电路,将最简逻辑表达式变换为与所指定门电路相应的形式; 3)画出逻辑图; 4)用逻辑门或组件构成实际电路,最后测试验证其逻辑功能。 五、实验内容 1.用四2输入异或门(74LS86)和四2输入与非门(74LS00)设计一个一位全加器。 1)列出真值表,如下表2-1。其中A i、B i、C i分别为一个加数、另一个加数、低位向本位的进位;S i、C i+1分别为本位和、本位向高位的进位。 2)由表2-1全加器真值表写出函数表达式。

3)将上面两逻辑表达式转换为能用四2输入异或门(74LS86)和四2输入与非门(74LS00)实现的表达式。 4)画出逻辑电路图如图2-1,并在图中标明芯片引脚号。按图选择需要的集成块及门电路连线,将A i、B i、C i接逻辑开关,输出Si、Ci+1接发光二极管。改变输入信 号的状态验证真值表。 2.在一个射击游戏中,每人可打三枪,一枪打鸟(A),一枪打鸡(B),一枪打兔子(C)。 规则是:打中两枪并且其中有一枪必须是打中鸟者得奖(Z)。试用与非门设计判断得奖的电路。(请按照设计步骤独立完成之) 五、实验报告要求: 1.画出实验电路连线示意图,整理实验数据,分析实验结果与理论值是否相等。 2.设计判断得奖电路时需写出真值表及得到相应输出表达式以及逻辑电路图。 3.总结中规模集成电路的使用方法及功能。

电子线路基础数字电路实验1 门电路逻辑功能及逻辑变换

实验一门电路逻辑功能及逻辑变换 一、实验目的 1、熟悉门电路逻辑功能及测试方法。 2、熟悉门电路的逻辑变换方法。 3、熟悉数字电路实验箱的使用方法。 二、实验仪器 1、示波器1台 2、数字电路实验箱1台 3、器件 74LS00 二输入端四与非门2片 74LS20 四输入端双与非门1片 74LS86 二输入端四异或门1片 74LS04 六反相器1片 三、实验原理 集成逻辑门是最基本的集成数字部件,任何复杂的逻辑电路都可以用多个逻辑门通过适当的连接方式组合而成。目前,虽然中、大规模数字集成器件的应用已很普遍,在设计数字电路时,不必从单个逻辑门出发去组合,但为了满足所有数字电路的需要,各种逻辑门电路仍然是不可缺少的。 基本逻辑门有与门、或门和非门。除基本门以外,常用的门电路还有与非门、或非门、异或门等。其中与非门有较强的通用性,其通用性在于任何复杂的逻辑电路都可以用多个与非门组合而成,而且用与非门可以组合成其它各种逻辑门。下面以异或逻辑为例,介绍用与非门组成其它逻辑门的方法和步骤。 (1)利用逻辑代数将异或逻辑表达式变换成与非逻辑表达式。变换过程如下:Y+ = A B B A A A+ = B + + ( ) B ) (B A A+ = AB B AB A =(1-14-1) AB B AB (2)按与非逻辑表达式画出与非门组成的逻辑图。图1-14-1为用与非门实现异或逻辑的逻辑图。

图1-14-1 用与非门实现异或逻辑的逻辑图 三、实验内容及步骤 1、测试门电路逻辑功能 (1)选用双四输入与非门74LS20一只, 按图1-14-2接线,输入端接逻辑电平开关, 输出端接电平显示发光二极管。 (2)将逻辑电平开关按表1-14-1置位, 分别测输出电压及逻辑状态。 图1-14-2 表1-14-1

实验一 逻辑门电路的逻辑功能及测试

实验一逻辑门电路的逻辑功能及测试 一.实验目的 1.掌握了解TTL系列、CMOS系列外形及逻辑功能。 2.熟悉各种门电路参数的测试方法。 3. 熟悉集成电路的引脚排列,如何在实验箱上接线,接线时应注意什么。 二、实验仪器及材料 a)TDS-4数电实验箱、双踪示波器、数字万用表。 b)1)CMOS器件: CC4011 二输入端四与非门 1 片 CC4071 二输入端四或门 1片2)TTL器件: 74LS86 二输入端四异或门 1 片 74LS02 二输入端四或非门 1 片 74LS00 二输入端四与非门 1片 74ls125 三态门 1片 74ls04 反向器材 1片 三.预习要求和思考题: 1.预习要求: 1)复习门电路工作原理及相应逻辑表达式。 2)常用TTL门电路和CMOS门电路的功能、特点。 3)三态门的功能特点。 4)熟悉所用集成电路的引线位置及各引线用途。 5)用multisim软件对实验进行仿真并分析实验是否成功。 2.思考题 1)TTL门电路和CMOS门电路有什么区别? 2)用与非门实现其他逻辑功能的方法步骤是什么? 四.实验原理 1.本实验所用到的集成电路的引脚功能图见附录。 2.门电路是最基本的逻辑元件,它能实现最基本的逻辑功能,即其输入与输出之间存在一定的逻辑关系。 TTL集成门电路的工作电压为“5V±10%”。本实验中使用的TTL集成门电路是双列直插型的集成电路,其管脚识别方法:将TTL集成门电路正面(印有集成门电路型号标记)正对自己,有缺口或有圆点的一端置向左方,左下方第一管脚即为管脚“1”,按逆时针方向数,依次为1、2、3、4············。如图1—1所示。具体的各个管脚的功能可通过查找相关手册得知,本书实验所使用的器件均已提供其功能。 图1—1

实验一组合逻辑电路设计(含门电路功能测试)

实验一组合逻辑电路设计(含门电路功能测试) 一、实验目的 1.掌握常用门电路的逻辑功能 2.掌握小规模集成电路设计组合逻辑电路的方法 3.掌握组合逻辑电路的功能测试方法 二、实验设备与器材 数字电路试验箱双踪示波器稳压电源数字多用表 74LS20 二4输入与非门 74LS00 四2输入与非门 74LS10 三3输入与非门 三、实验原理 TTL集成逻辑电路种类繁多,使用时应对选用的器件做简单逻辑功能检查,保证实验的顺利进行。 测试门电路逻辑功能有静态测试和动态测试两种方法。静态测试时,门电路输入端加固定的高(H)、低电平,用示波器、万用表、或发光二极管(LED)测出门电路的输出响应。动态测试时,门电路的输入端加脉冲信号,用示波器观测输入波形与输出波形的同步关系。

下面以74LS00为例,简述集成逻辑门功能测试的方法。74LS00为四输入2与非门,电路图如3-1所示。74LS00是将四个二输入与非门封装在一个集成电路芯片中,共有14条外引线。使用时必须保证在第14脚上加+5V电压,第7脚与底线接好。 整个测试过程包括静态、动态和主要参数测试三部分。 表3-1 74LS00与非门真值表 1.门电路的静态逻辑功能测试 静态逻辑功能测试用来检查门电路的真值表,确认门电路的逻辑功能正确与否。实验时,可将74LS00中的一个与非门的输入端A、B分别作为输入逻辑变量,加高、低电平,观测输出电平是否符合74LS00的真值表(表3-1)描述功能。 测试电路如图3-2所示。试验中A、B输入高、低电平,由数字电路实验箱中逻辑电平产生电路产生,输入F可直接插至逻辑电平只是电路的某一路进行显示。

文本预览
相关文档 最新文档