当前位置:文档之家› 微机原理与接口技术复习试题2

微机原理与接口技术复习试题2

微机原理与接口技术复习试题2
微机原理与接口技术复习试题2

一.填空题

1.计算机中采用进制数。

2.已知一组二进制数为-1011010,其反码为,其补码

为。

3.用二进制表示的十进制数编码,简称为码。

4.十进制数138=B=H。

二进制数111101.101B=____________________D

(136.57)

8=__________________________B=______________________H。

X=-100,则[X]原码=B;[X]补码=B。

Y=120,则[Y]原码=B;[Y]补码=B。

5.8086CPU是一个位的微处理器,具有数据总线,位的地址总线,可寻址空间为。

6.8086CPU可分为、两大部分。

7.CS是指寄存器,用来存放当前程序所在段的。8.DS是指寄存器,用来存放当前程序所用数据段的。

9.标志寄存器中,CF表示标志,PF表示标志,AF 表示标志,OF表示标志,ZF表示标志。10.8086有20根地址总线,直接寻址能力为。内存单元的编址从H到H。

11.8086系统中存储空间分为存储体和存储体,用A0位来区分。

12.8086中偶地址存储体与位线相连,奇地址存储体与位线相连。

13.8086系统中物理地址的计算公式为:段地址* + 地址,其中段地址由提供,偏移地址由提供。14.8086CPU的基本总线周期由个时钟周期组成,分别用表示。

15.用2K*8位的存储器芯片,组成16K*8位的存储体需要片。16.用16K*8位的存储器芯片,组成64K*16位的存储体需要片。17.写出下列指令各自源操作数的寻址方式:

MOV CH , [DI] ;

MOV AX , CX___________________;

MOV AX,6712H ;

MOV AX ,[3500] ;

MOV BL , [BP+SI] 。

18.执行指令LODSB后,SI的内容较执行该指令前减少1,说明DF =。

19.在最小模式下,8088 CPU上用于锁存地址的信号是 ___________ 。20.已知a=00111000B,b=11110011B,则a异或b=___________ ______B。

21.若X=-63,Y=+127,则[X-Y]补运算后,符号标志SF=________,溢出标志OF=______。

22 中断处理包括中断________、中断________、中断________和中断

________。

23. CPU每次只能响应________中断源的请求。

24. CPU响应外部中断请求的条件是:现行指令周期内________,中断允

许标志________,现行指令________。

25.中断处理要完成的操作有:关中断,保存________,形成________,执行________,恢复________。

25.中断返回指令是________,关中断的指令是________。

26. 8086可以处理________种不同类型的中断源。每一个中断源都有一

个唯一的________码,cpu用其识别不同的中断源。

27.硬中断由外部硬件产生,分为________中断和________中断。28.INTR引脚上来的中断是________中断,NMI引脚上来的中断是________

中断。

29. ________中断不受中断允许标志位IF的屏蔽。

30.存放中断向量的内存空间被称为_______。8086中这段空间为1KB,

被安排在_______到_______的空间。

31.8259是一个可编程的_______,用来管理_______的中断请求。

32. 8259芯片中,IRR是_______寄存器,IMR是_______寄存器,ISR是

_______寄存器,PR是_______寄存器。

33.中断向量与中断类型码的关系是: _______。

34.8255是一种可编程的行接口芯片,其中有个

位的并行输入输出端口。

35.8255有三种工作方式,其中方式0是输入输出方式,方式

1是输入输出方式,方式2是输入输出方式。36.8253具有个独立的位计数器通道,每个计数器

可以按照进制或进制计数。

37.8253有种工作方式。CLK是信号,GATE是

信号,OUT是信号。

38.某中断类型号是20H,则中断向量地址指针是___________.

39. 某微机系统采用一块8253芯片,时钟频率为1MHZ。若要求通道0工

作在方式3,输出的方波周期为0.5MS,则时间常数应设定为________,

通道控制字应设定为_________。

二.单项选择题

1.下列数据中,可能是八进制数的是【】。

A. 369

B. 255

C. 817

D. 194

2.以下各数中最大的是【】。

A.(100100)2

B.(43)8

C.(110111)BCD

D.(22)16 3.CPU的段寄存器中,【】的内容不能用程序设置。

4.下列标志位中,【】控制字符串重复操作时地址调整的方向。5.下列伪指令中,【】用来说明段和段寄存器之间的关系。

A. ASSUME

B. EQU

C. ENDS

D. ORG

6.8086CPU对I/O接口编址采用【】

A.、I/O端口和存储器统一编址B、I/O端口和寄存器统一编址

C、I/O端口单独编址

D、输入和输出分别编址7.CPU在执行IN AL, DX指令时,DX的内容输出到【】

A 地址总线

B 数据总线

C 存储器

D 寄存器

8.8088 CPU的ALE信号是用来【】的。

9.利用新值来代替IP的内容,在执行指令时【】。

10.下列伪指令中,【】用来说明汇编语言源程序的结束。

A. END

B. ENDS

C. ENDP

D. ENOP

11.PC系列微机可寻址的I/O空间是【】

A. 1K

B. 32K

C. 64K

D. 1M

12. 一般PC系列微机I/O寻址只用10根地址线,可寻址的空间是【】

A. 1K

B. 32K

C. 64K

D. 1M

13.8086CPU有20根地址线,可寻址空间为【】

A. 640K

B. 64K

C. 16M

D. 1M

14. 一个完整的中断响应过程包括中断请求、【】、中断服务和中断返回四个阶段。

A. 中断处理

B. 中断响应

C. 保存断点

D. 开中断

15.CPU每次可以响应【】个中断源的中断请求。

A. 1

B. 2

C. 3

D.4

16.8086系统中,中断优先级最低的是【】

A. INT n

B. NMI

C. INTR

D. 单步中断17.8086CPU每响应一次中断请求,需连续执行【】个中断响应总线周期。

A. 1

B. 2

C. 3

D.4

18.两片8259芯片级联后,最多可以管理【】级中断。

A. 15

B. 16

C. 64

D. 32

19.8259芯片中,中断结束是指使【】中相应位复位的动作。

A. IMR

B. IRR

C. ISR

D. 以上都不对

20.CPU响应INTR引脚上来的中断请求的条件是【】

A. IF=0

B. IF=1

C. TF=0

D. TF=1

21. 如果对主8259写入ICW2=30H,则IR5的中断类型码是【】

A. 103H

B. D4H

C. 76H

D. 35H

22. 8259的中断请求信号可以是边沿触发和【】

A. 低电平触发

B. 高电平触发

C. 上升沿触发

D. 下降沿触发

23.每片8259必须分配【】端口地址

A. 2个

B. 3个

C. 4个

D. 5个

三.简答题

1.8255芯片中有几个控制字共用一个端口地址?如何区分?

2.已知8253芯片0通道工作在方式三,OUT端输出频率为262HZ,CLK 端输入频率为1.19MHZ,求计数初值为多少?

3.总线按传送信息的类别可分哪几种?

4.对8088/8086系统的内存而言,什么是逻辑地址?什么是物理地址?它们之间的关系是怎样的?

5.简述矩阵式键盘的行扫描算法。

6.在多中断源的中断系统中,中断优先级控制逻辑要解决的问题是什么?7.什么是外中断?什么是内中断?简述中断的处理过程。

8.若某8086系统采用单片8259A管理外部中断,其中的一个中断类型号为0DH,则它的中断向量地址指针是多少?这个中断源应接在8259A的哪个输入端上?若该中断服务程序的入口地址为D000H:3200H,则其向量区对应的4个单元的数值依次是多少?

9.简述CPU与外设以查询方式传送数据的过程。

10.8086CPU由哪两部分组成?它们的主要功能各是什么?总线接口部件BIU由哪几部分组成?作用各是什么?

四.综合题

1.某控制电路中,数据输出端口的地址为34CH,状态输入端口的地址为34DH。现从输入口读入外设状态,若不为80H,就输出FFH关闭设备,否则输出00H开启设备。请完成下面程序。

。。。。

MOV DX,34DH

(1)________ AL,DX

(2)________AL,80H

(3)________

MOV DX,34CH

MOV AL,00H

OUT DX,AL

(4)_______ EXIT

GOFF: MOV DX,34CH

MOV AL, (5)_______

OUT DX,AL

EXIT: RET

2.设A,B,C为三个有符号数,比较其大小。完成下列程序段,使其结果为:AL>CL>BL。

MOV CL, C

MOV AL,A

MOV BL,B

(1)________ AL,BL

JG LP1

XCHG AL,BL

LP1: CMP AL,CL

(2)_______ LP2

XCHG AL,CL

(3)________ EXIT

LP2: CMP BL,CL

(4)_______ EXIT

(5)________ BL,CL

EXIT: RET

3.在以BUFF开始的内存单元中存放着50个有符号数,阅读程序并填空。

DATA SEGMENT

BUFF DB -5,6,8,10,-2,-3,6,20,-45,55,11,….

COUNT DB 50

DA1 DB 50 DUP(?)

DA2 DB 50 DUP(?)

DATA ENDS

CODE SEGMENT

ASSUME CS:CODE, DS:DATA

START: MOV AX,DATA

MOV DS,AX

MOV SI,OFFSET BUFF

MOV DI,OFFSET DA1

MOV DX,OFFSET DA2

XOR BX,BX

MOV CX,COUNT

LP: MOV AL,[SI]

TEST AL,(1)_________

JZ LP1

INC BH

MOV [DX],AL

INC DX

(2)_________ SI

LOOP LP

LP1: INC BL

MOV [DI],AL

INC DI

INC SI

(3)__________ LP

MOV AH,4CH

INT 21H

CODE ENDS

END START

程序执行完成后

(4) BH中存放的是:________________;(5)BL中存放的是:

________________。

4.设用8255接口芯片控制一4行*4列键盘,其中,PC0-----PC3用做列

检测,PC4-----PC7用做行控制。8255已经初始化完成,请完成下列程序

段。

KEYIN: MOV AL,00H

MOV DX,C-PORT

OUT DX,AL

IN AL,DX

AND AL,0FH

CMP AL,0FH

JZ KEYIN

LOOP: CALL DELAY

MOV BL,(1)_____

MOV CL,0EFH

MOV DL,4

KEY: MOV AL,CL MOV DX,C-PORT

(2)________ DX,AL

ROL AL,1

MOV CL,AL

(3)_________ AL,DX

AND AL,0FH

CMP AL,0FH

JNZ KEYCL

(4)_________ BL,4

DEC DL

JNZ KEY

JMP KEYCL1

KEYCL: OR AL,0F0H

RCR AL,1

JNC KEYCL1

(5)________ BL

JMP KEYCL

KEYCL1:

5. 编程实现将ASCLL 码表示的十进制数转换为二进制数

6. 在以3500H 开始的内存中存放了10个十六进制数(以字节表示),编程实现将其转化成相应的ASCLL 码并存放在以3600H 开始的内存单元中。 7.某存储器芯片与8086系统总线的连接电路图如下所示,写出该芯片所占的地址范围。

D 0~D 7

D 0~D 7A 0A 1

...

A 11A 1

...

A 0A 11MEMR MEMW

OE WE

G G 2A

G 2B A 15A 19A 17A 16A

C B A 14A 13A 12

SRAM

CS

74LS138

Y 5

&

≥1

Y 4&

8.某8086系统用2764 (8K ×8) ROM 芯片和6264(8K ×8)SRAM 芯片构成16KB 的内存。其中,RAM 的地址范围为FC000H ~FDFFFH ,ROM 的地址范围为FE000H ~FFFFFH 。试利用74LS138译码器,画出存储器与CPU 的连线图。

9. 设有2片SRAM6116(2K ×8bit ),现欲将它们接到8088系统中去,其地址范围规定为:61000H ~61FFFH ,译码器规定使用74LS138,试画出连接电路图。

10.某8086系统用ROM 芯片和SRAM 芯片构成16KB 的内存,其电路图如下,请回答下列问题。

(1)单片ROM 芯片和单片RAM 芯片的容量是多少? (2)SRAM 存储器的地址范围是多少(要有分析过程)? (3) ROM 存储器的地址范围是多少(要有分析过程)?若存在重叠地址,请写出重叠地址范围。

RAM &

ROM D0---D7A0…

…A10R/W OE D7–D0

A0……A10MEMW MEMR

D0---D7A0…

…A12R/W

OE G1G2A G2B A

B C D7–D0

A0

…A12

MEMW MEMR A19A18A17A16&

A15A14A13

Y4Y5

CS CS 8086CPU 74LS138

11.某外设简图如下图所示,当BUSY 为低电平时表示外设可以接收数据。请画出该外设通过并行接口8255与8086 CPU 相连接的电路图,并编写包括初始化在内的程序,将内存中DATA 以下的90个字节的数据输出到该外设。(假定8255的端口地址为60H ~63H )。

D 0

D 7

BUSY

外设

12.下图为一个并行打印机接口电路,8255的PC1和PC6作为控制信号,PA 口作为数据信号。要求采用查询方式通过8255接口把内存数据缓冲区中以STR 为首址的一段字符串打印出来(字符串长度为50),编写完整程序。(设8255的CS 为60H )

C P U 8086

8255A

打印机

P A 0–P A 7D 0–D 7

S T B A C K G N D

G N D

P C 6

P C 1

/B U S Y

13.有两种简单外设:一组8个开关,一组8个发光二极管灯。用8255作接口芯片(端口地址为60H ~63H ),B 口方式1输入,A 口方式0输出。当B 口数据就绪后,用微动开关KK 发STB B 信号来请求CPU 将开关状态读入并送往发光二极管灯显示出来。请画出硬件连线图,并编写主程序和中断服务程序(假设中断向量表已填好)。

14.可编程定时器8253的CLK 0上接有1MHz 外部时钟。

(1)定时器0的最大定时时间为多少ms ?此时的计数初值应为多少? (2)在不增加其他硬件芯片的情况下,需要产生一个宽度为5秒的负脉冲,试说明应如何去做并编程予以实现。

15.在某微机实验系统中有一片8253,其端口地址为40~43H ,外部时钟CLK =1.285MHz 。现欲利用该8253对模拟电子钟提供每秒1次的中断请求,试提出你的解决方案(最好用图表示)并编写相应的初始化程序段。 16.设某系统中CPU 的寄存器和存储区的一段内容如下: (24H )=3CH 、(25H )=00H 、(26H )=86H 、(27H )=0EH 、CS=2000H 、IP=0010H 、SS=1000H 、SP=0100H 、FLAGES=0240H 。这时执行INT 9指令 (1) CPU 转向何处执行?

(2) 堆栈栈顶6个内存单元的地址及内容分别是什么?(请画图解答)

17. 74LS138译码器的界限如下图所示,写出Y0,Y2,Y4所决定的内存地址范围。

74L S 138

A B

C

Y 0Y 1Y 2Y 3Y 4Y 5Y 6Y 7

A 13A 14

A 15

E 1E 2E 3A 18

A 16

A 19

1

&

M E M W

M E M R

微机原理与接口技术(第三版)课本习题答案

第二章 8086体系结构与80x86CPU 1.8086CPU由哪两部分构成它们的主要功能是什么 答:8086CPU由两部分组成:指令执行部件(EU,Execution Unit)和总线接口部件(BIU,Bus Interface Unit)。指令执行部件(EU)主要由算术逻辑运算单元(ALU)、标志寄存器FR、通用寄存器组和EU控制器等4个部件组成,其主要功能是执行指令。总线接口部件(BIU)主要由地址加法器、专用寄存器组、指令队列和总线控制电路等4个部件组成,其主要功能是形成访问存储器的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或I/O端口读取操作数参加EU运算或存放运算结果等。 2.8086CPU预取指令队列有什么好处8086CPU内部的并行操作体现在哪里答:8086CPU的预取指令队列由6个字节组成,按照8086CPU的设计要求,指令执行部件(EU)在执行指令时,不是直接通过访问存储器取指令,而是从指令队列中取得指令代码,并分析执行它。从速度上看,该指令队列是在CPU内部,EU从指令队列中获得指令的速度会远远超过直接从内存中读取指令。8086CPU 内部的并行操作体现在指令执行的同时,待执行的指令也同时从内存中读取,并送到指令队列。 5.简述8086系统中物理地址的形成过程。8086系统中的物理地址最多有多少个逻辑地址呢答:8086系统中的物理地址是由20根地址总线形成的。8086系统采用分段并附以地址偏移量办法形成20位的物理地址。采用分段结构的存储器中,任何一个逻辑地址都由段基址和偏移地址两部分构成,都是16位二进制数。通过一个20位的地址加法器将这两个地址相加形成物理地址。具体做法是16位的段基址左移4位(相当于在段基址最低位后添4个“0”),然后与偏移地址相加获得物理地址。由于8086CPU的地址线是20根,所以可寻址的存储空间为1M字节,即8086系统的物理地址空间是1MB。逻辑地址由段基址和偏移地址两部分构成,都是无符号的16位二进制数,程序设计时采用逻辑地址,也是1MB。 6.8086系统中的存储器为什么要采用分段结构有什么好处 答:8086CPU中的寄存器都是16位的,16位的地址只能访问64KB的内存。086系统中的物理地址是由20根地址总线形成的,要做到对20位地址空间进行访问,就需要两部分地址

微机原理期末考试试卷(有答案)

微机原理期末考试试卷 (有答案) -CAL-FENGHAI.-(YICAI)-Company One1

《微机原理》考试试卷 一、判断题(每题1分,共10分) 1、十六位微型机的含义是:这种机器能同时处理十六位二进制数。(√) 2、微机的字长愈长,计算精度愈高,指令处理功能愈强。(√) 3、MOV指令要影响标志位。(×) 4、JMP SHORT NEXT称为近转移。(×) 5、8086与8088在软件上不一定完全兼容。(×) 6、端口是位于主机与外设之间的总称。() 7、DMA是一种不需要CPU介入的高速数据传送。() 8、8253中的计数可以通过初始化设置成加计数或减计数。() 9、内部中断的优先权总是高于外部中断。() 10、两片8259A级连后可管理16级中断。() 二、选择题(每题1分,共20分) 1、属于数据寄存器组的寄存器是_____C___。 A.AX,BX,CX,DS B.SP,DX,BP,IP C. AX,BX,CX,DX D.AL,DI,SI,AH 2、在8086和8088汇编语言中,一个字能表示的有符号数的范围是 _____B___。 A.-32768≤n≤32768 B.-32768≤n≤32767 C.-65535≤n≤65535 D.-65536≤N≤65535 3、某数存于内存数据段中,已知该数据段的段地址为2000H,而数据所在单元的偏移地址为0120H,该数的在内存的物理地址为__B______。 A.02120H B.20120H C.21200H D.03200H 4、在8086/8088微机系统中,将AL内容送到I/O接口中,使用的指令是 ___D_____。

微机原理与接口技术知识点复习总结汇编

第一章计算机基础知识 本章的主要内容为不同进位计数制计数方法、不同进位制数之间相互转换的方法、数和字符在计算机中的表示方法、简单的算术运算以及计算机系统的组成。下边将本章的知识点作了归类,图1为本章的知识要点图,图1.2为计算机系统组成的示意图。 本章知识要点 数制 二进制数(B) 八进制数(Q) 十六进制数(H) 十进制数(D) B) 码制 带符号数编码 奇偶校验码 字符编码 原码 反码 补码 ASCII码 BCD码 压缩BCD码 非压缩BCD码计算机系统组成 计算机系统组成硬件 主机 外部设备 中央处理器(CPU) 半导体存储器 控制器 运算器 ROM RAM 输入设备 输出设备 软件 系统软件 应用软件 操作系统:如DOS、Windows、Unix、Linux等 其他系统软件 用户应用软件 其他应用软件 各种计算机语言处理软件:如汇编、解释、编译等软件

第二章8086微处理器 本章要从应用角度上理解8086CPU的内部组成、编程结构、引脚信号功能、最小工作模式的系统配置、8086的存储器组织、基本时序等概念。下面这一章知识的结构图。 本章知识要点 Intel 8086微处理器 时钟发生器(8284) 地址锁存器(74LS373、8282) 存储器组织 存储器逻辑分段 存储器分体 三总线(DB、AB、CB) 时序 时钟周期(T状态) 基本读总线周期 系统配置 (最小模式) 8086CPU 数据收发器(8286、74LS245) 逻辑地址物理地址 奇地址存储体(BHE) 偶地址存储体(A0) 总线周期指令周期 基本写总线周期 中断响应时序 内部组成 执行单元EU(AX、BX、CX、DX、SP、BP、SI、DI、标志寄存器) 总线接口单元BIU(CS、DS、SS、ES、IP) 地址/数据 控制 负责地址BHE/S7、ALE 引脚功能(最小模式)地址/状态 数据允许和收发DEN、DT/R 负责读写RD、WR、M/IO 负责中断INTR、NMI、INTA 负责总线HOLD、HLDA 协调CLK、READY、TEST 模式选择MN/MX=5V

(完整版)微机原理及接口技术(习题答案)

范文范例学习指导 第1章微机运算基础 习题和思考题 1.请完成以下计算: 174.66D=(10101110.10101)B=(AE. A8)H 10101110101.01011B=(1397.344)D=(575.58)H 4BCH=(010*********)B=()BCD 2.设字长为8位,X=(2A)16,当X分别为原码、补码、反码和无符号数的时候,其真值 是多少? 答:当X表示原码时,其真值为:+101010 当X表示补码时,其真值为:+101010 当X表示反码时,其真值为:+101010 当X表示无符号数数时,其真值为:00101010 3.设字长为8位,用补码形式完成下列计算,要求有运算结果并讨论是否发生溢出? 120+18 -33-37 -90-70 50+84 答:120+18 其补码形式分别为:(120)补=01111000 (18)补=00010010 01111000 + 00010010 10001010 由于C s=0 ,C p=1,因此有溢出,结果错误 -33-37 其补码形式为:(-33)补=11011111 (-37)补=11011011 11011111 +11011011 10111010 由于C s=1, C p=1,所以没有溢出,结果正确 -90-70 其补码形式为:(-90)补=10011100 (-70)补=10111010 10011100 +10111010 01010110 由于C s=1, C p=0,所以有溢出,结果错误 50+84

其补码形式为:(50)补=00110010 (84)补=01010100 00110010 +01010100 10000110 由于C s=0, C p=1,所以有溢出,结果错误 4.请写出下列字符串的ASCII码值。 My name is Zhang san. 4D 79 6E 61 6D 65 69 73 5A 68 61 6E 67 73 61 6E 2E 第2章 80X86微机系统 习题与思考题 1.微型计算机主要由哪些基本部件组成?各部件的主要功能是什么? 答:微型计算机主要由输入设备、运算器、控制器、存储器和输出设备组成。 各部件的功能分别是:1、输入设备通过输入接口电路将程序和数据输入内存;2、运算器是进行算术运算和逻辑运算的部件,它是指令的执行部件;3、控制器是计算机的指挥中心,它负责对指令进行译码,产生出整个指令系统所需要的全部操作的控制信号,控制运算器、存储器、输入/输出接口等部件完成指令规定的操作;4、存储器用来存放程序、原始操作数、运算的中间结果数据和最终结果数据; 5、输出设备是CPU通过相应的输出接口电路将程序运行的结果及程序、数据送到的设备; 2.微处理器的发展过程是什么? 答:微型计算机的发展过程是: 第一代(1946~1957)——采用电子管为逻辑部件,以超声波汞延迟线、阴极射线管、磁芯和磁鼓等为存储手段;软件上采用机器语言,后期采用汇编语言。 第二代(1957~1965)——采用晶体管为逻辑部件,用磁芯、磁盘作内存和外存;软件上广泛采用高级语言,并出现了早期的操作系统。 第三代(1965~1971)——采用中小规模集成电路为主要部件,以磁芯、磁盘作内存和外存;软件上广泛使用操作系统,产生了分时、实时等操作系统和计算机网络。 第四代(1971~至今)——采用大规模集成电路(LSI)、超大规模集成电路(VLSI)为主要部件,以半导体存储器和磁盘为内、外存储器;在软件方法上产生了结构化程序设计和面向对象程序设计的思想。 3.简述80486微处理器的基本结构。 书12页 4.80486微处理器的工作模式有几种?当CS内容为1000H,IP内容为7896H,求在实地址 模式下的物理地址为多少? 答:实模式和保护模式及虚拟8086模式。当CS内容为1000H,IP内容为7896H,在实地

微机原理考试试题3套及答案

微型计算机原理与接口技术综合测试题一 一、单项选择题(下面题只有一个答案是正确的,选择正确答案填入空白处) 1.8086CPU通过(1 )控制线来区分是存储器访问,还是I/O访问,当CPU执行IN AL,DX 指令时,该信号线为( 2 )电平。 (1) A. M/ B. C. ALE D. N/ (2) A. 高 B. 低 C. ECL D. CMOS 2.n+1位有符号数x的补码表示范围为()。 A. -2n < x < 2n B. -2n ≤ x ≤ 2n -1 C. -2n -1 ≤ x ≤ 2n-1 D. -2n < x ≤ 2n 3.若要使寄存器AL中的高4位不变,低4位为0,所用指令为()。 A. AND AL, 0FH B. AND AL, 0FOH C. OR AL, 0FH D. OR AL 0FOH 4.下列MOV指令中,不正确的指令是()。 A. MOV AX, BX B. MOV AX, [BX] C. MOV AX, CX D. MOV AX, [CX] 5.中断指令INT 17H的中断服务程序的入口地址放在中断向量表地址()开始的4个存贮单元内。 A. 00017H B. 00068H C. 0005CH D. 0005EH 6.条件转移指令JNE的条件是()。 A. CF=0 B. CF=1 C. ZF=0 D. ZF=1 7. 在8086/8088 CPU中,一个最基本的总线读写周期由(1 )时钟周期(T状态)组成,在T1状态,CPU往总线上发(2 )信息。 ⑴ A. 1个 B. 2个 C. 4个 D. 6个 ⑵ A. 数据 B . 地址 C. 状态 D. 其它 8. 8086有两种工作模式, 最小模式的特点是(1 ),最大模式的特点是(2 )。 ⑴ A. CPU提供全部控制信号 B. 由编程进行模式设定 C. 不需要8286收发器 D. 需要总线控制器8288 ⑵ A. M/ 引脚可直接引用 B. 由编程进行模式设定 C. 需要总线控制器8288 D. 适用于单一处理机系统 9.在8086微机系统的RAM 存储单元器0000H:002CH开始依次存放23H,0FFH,00H,和0F0H四个字节,该向量对应的中断号是( )。 A. 0AH B. 0BH C. 0CH D. 0DH 10.真值超出机器数表示范围称为溢出,,此时标志寄存器中的( )位被置位 A. OF B AF C PF D CF 11.8086 系统中内存储器地址空间为1M,而在进行I/O读写是,有效的地址线是( ) A . 高16位 B. 低16位 C. 高8位 D. 低8位 12.8086 CPU中段寄存器用来存放( ) A. 存储器的物理地址 B. 存储器的逻辑地址 C. 存储器的段基值 D. 存储器的起始地址 13.8259A可编程中断控制器的中断服务寄存器ISR用于( ) A.记忆正在处理中的中断 B. 存放从外设来的中断请求信号 C.允许向CPU发中断请求 D.禁止向CPU发中断请求 14.8253 可编程定时/计数器的计数范围是( ) A. 0-255 B. 1-256 C. 0-65535 D. 1-65536

微机原理与接口技术(第二版) 清华大学出版社

习题1 1.什么是汇编语言,汇编程序,和机器语言? 答:机器语言是用二进制代码表示的计算机能直接识别和执行的一种机器指令的集合。 汇编语言是面向及其的程序设计语言。在汇编语言中,用助记符代替操作码,用地址符号或标号代替地址码。这种用符号代替机器语言的二进制码,就把机器语言编程了汇编语言。 使用汇编语言编写的程序,机器不能直接识别,要由一种程序将汇编语言翻译成机器语言,这种起翻译作用的程序叫汇编程序。 2.微型计算机系统有哪些特点?具有这些特点的根本原因是什么? 答:微型计算机的特点:功能强,可靠性高,价格低廉,适应性强、系统设计灵活,周期短、见效快,体积小、重量轻、耗电省,维护方便。 这些特点是由于微型计算机广泛采用了集成度相当高的器件和部件,建立在微细加工工艺基础之上。 3.微型计算机系统由哪些功能部件组成?试说明“存储程序控制”的概念。 答:微型计算机系统的硬件主要由运算器、控制器、存储器、输入设备和输出设备组成。 “存储程序控制”的概念可简要地概括为以下几点: ①计算机(指硬件)应由运算器、存储器、控制器和输入/输出设备五大基本部件组成。 ②在计算机内部采用二进制来表示程序和数据。 ③将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作,使计算机在不需要人工干预的情况下,自动、高速的从存储器中取出指令加以执行,这就是存储程序的基本含义。 ④五大部件以运算器为中心进行组织。 4.请说明微型计算机系统的工作过程。 答:微型计算机的基本工作过程是执行程序的过程,也就是CPU自动从程序存

放的第1个存储单元起,逐步取出指令、分析指令,并根据指令规定的操作类型和操作对象,执行指令规定的相关操作。如此重复,周而复始,直至执行完程序的所有指令,从而实现程序的基本功能。 5.试说明微处理器字长的意义。 答:微型机的字长是指由微处理器内部一次可以并行处理二进制代码的位数。它决定着计算机内部寄存器、ALU和数据总线的位数,反映了一台计算机的计算精度,直接影响着机器的硬件规模和造价。计算机的字长越大,其性能越优越。在完成同样精度的运算时,字长较长的微处理器比字长较短的微处理器运算速度快。 6.微机系统中采用的总线结构有几种类型?各有什么特点? 答:微机主板常用总线有系统总线、I/O总线、ISA总线、IPCI总线、AGP总线、IEEE1394总线、USB总线等类型。 7.将下列十进制数转换成二进制数、八进制数、十六进制数。 ①(4.75)10=(0100.11)2=(4.6)8=(4.C)16 ②(2.25)10=(10.01)2=(2.2)8=(2.8)16 ③(1.875)10=(1.111)2=(1.7)8=(1.E)16 8.将下列二进制数转换成十进制数。 ①(1011.011)2=(11.375)10 ②(1101.01011)2=(13.58)10 ③(111.001)2=(7.2)10 9.将下列十进制数转换成8421BCD码。 ① 2006=(0010 0000 0000 0110)BCD ② 123.456=(0001 0010 0011.0100 0101 0110)BCD 10.求下列带符号十进制数的8位基2码补码。 ① [+127]补= 01111111

微机原理与接口技术复习资料(概念)

微机原理与接口技术复习资料(概念)

填空 1、计算机中采用二进制数,尾符用B 表示。 2、西文字符的编码是ASCII 码,用 1 个字节表示。 3、10111B用十六进制数表示为H,八进制数表示为O。 4、带符号的二进制数称为真值;如果把其符号位也数字化,称为原码。 5、已知一组二进制数为-1011B,其反码为10100B ,其补码为10101B 。 6、二进制码最小单位是位,基本单位是字节。 7、一个字节由8 位二进制数构成,一个字节简记为1B ,一个字节可以表示256 个信息。 8、用二进制数表示的十进制编码,简称为BCD 码。 9、8421码是一种有权BCD 码,余3码是一种无权BCD 码。 第二章微型机系统概述 1、计算机的发展经历了时代,微型机属于第代计算机。 2、计算机的发展以集成电路的更新为标志,而微型机的发展是以CPU 的发展 为特征。 3、微处理器又称为CPU ,是微型机的核心部件。 4、把CPU、存储器、I/O接口等集成在一块芯片上,称为单片机。 5、把CPU、存储器、I/O接口等通过总线装配在一块印刷板上,称为单板机。 6、微机的系统总线是连接CPU、存储器及I/O的总线,AB表示地址总线,DB 表示数据总线,CB表示控制总线。 7、软件按功能可分为系统软件和应用软件。 8、操作系统属于系统软件,Word属于应用软件。 9、只配有硬件的计算机称为裸机。 10、衡量存储容量的基本单位是 B ,1kB= 1024 B,1MB= 1024 kB, 1GB= 1024 MB,1TB= 1024 GB。 11、一个完整的计算机系统包括硬件系统和软件系统两大部分。 12、微型机中具有记忆能力的部件是存储器,其中用户使用的是外存储器, 其存储内容在断电以后将保留。 13、微型机的运算速度一般可以用CPU的主频表示,其单位是MHz 或 GHz 。 14、微机硬件系统一般是由五部分组成,包括运算器、控制器、存储器、 输入设备和输入设备。其中前两部分又合称为CPU 。 15、计算机的发展趋势可用“四化”来表示,即巨型化,微型化,网络化和智能化。 第三章微机中的CPU 1、CPU是用大规模或超大规模集成电路技术制成的半导体芯片,其中主要包括运 算器、存储器和控制器。

微机原理与接口技术学习心得

本学期微机原理课程已经结束,关于微机课程的心得体会甚多。微机原理与接口技术作为一门专业课,虽然要求没有专业课那么高,但是却对自己今后的工作总会有一定的帮助。记得老师第一节课说学微机原理是为以后的单片机打基础,这就让我下定决心学好微机原理这门课程。 初学《微机原理与接口技术》时,感觉摸不着头绪。面对着众多的术语、概念及原理性的问题不知道该如何下手。在了解课程的特点后,我发现,应该以微机的整机概念为突破口,在如何建立整体概念上下功夫。可以通过学习一个模型机的组成和指令执行的过程,了解和熟悉计算机的结构、特点和工作过程。 《微机原理与接口技术》课程有许多新名词、新专业术语。透彻理解这些名词、术语的意思,为今后深入学习打下基础。一个新的名词从首次接触到理解和应用,需要一个反复的过程。而在众多概念中,真正关键的并不是很多。比如“中断”概念,既是重点又是难点,如果不懂中断技术,就不能算是搞懂了微机原理。在学习中凡是遇到这种情况,绝对不轻易放过,要力求真正弄懂,搞懂一个重点,将使一大串概念迎刃而解。 学习过程中,我发现许多概念很相近,为了更好地掌握,将一些容易混淆的概念集中在一起进行分析,比较它们之间的异同点。比如:微机原理中,引入了计算机由五大部分组成这一概念;从中央处理器引出微处理器的定义;在引出微型计算机定义时,强调输入/输出接口的重要性;在引出微型计算机系统的定义时,强调计算机软件与计算机硬件的相辅相成的关系。微处理器是微型计算机的重要组成部分,它与微型计算机、微型计算机系统是完全不同的概念在微机中,最基础的语言是汇编语言。汇编语言是一个最基础最古老的计算机语言。语言总是越基础越重要,在重大的编程项目中应用最广泛。就我的个人理解,汇编是对寄存的地址以及数据单元进行最直接的修改。而在某些时候,这种方法是最有效,最可靠的。 然而,事物总有两面性。其中,最重要的一点就是,汇编语言很复杂,对某个数据进行修改时,本来很简单的一个操作会用比较烦琐的语言来解决,而这些语言本身在执行和操作的过程中,占有大量的时间和成本。在一些讲求效率的场合,并不可取。 汇编语言对学习其他计算机起到一个比较、对照、参考的促进作用。学习事物总是从最简单基础的开始。那么学习高级语言也当然应当从汇编开始。学习汇

微机原理期末考试试题

期末测试试题 微机原理与接口技术 一、填空题(本大题共20分,每空1分) 1.设机器的字长为8位:若X=-1,则[X]原= H, [X]补= H, [X]反= H 。 2. 堆栈中“PUSH 源操作数”指令所包含的操作内容为:____________________和____________。3.半导体静态存储器是靠____________存储信息,半导体动态存储器是靠____________存储信息。4.当存储器的读出时间大于CPU所要求的时间时,为了保证CPU与存储器时序的正确配合,就要利用____________信号,使CPU插入一个____________ 状态。 5.当8253的/CS信号有效时,其地址线A1A0分别为______、_______、________、_________时,可分别选中计数器0,计数器1,计数器2,控制字寄存器。 6.一个中断类型号为01CH的中断处理程序存放在0100H:3800H开始的内存中,中断向量存贮在地址为_______________至______________的____________个单元中。 7.已知异步串行通信的帧信息为0110010101,其中包含启始位1位、停止位1位,7位ASCII数据位,则传送的字符数据是 H,采用的校验是 ____,校验位数据是。 8.一个4位的D/A转换器,满量程电压为10V,其线性误差为±1 2 LSB,当输入为0CH时,其理想 输出电压值为________________ 二、选择题(本大题共20分,每小题1分) 1.程序计数器(PC)的位数取决于____________ A.存储器的容量 B.指令字长 C.机器字长 2.运算器由很多部件组成,其核心部分是_______ A.数据总线 B.算术逻辑单元 C.累加器 D.多路开关

微机原理与接口技术小题复习

微机原理与接口技术小题复习 一、填空 1.8086CPU 从偶地址读写一个字时,需要 1 个总线周期,从奇地址读写一个字时,需要 2 个总线周期。 2.如果CS=1200H ,IP=FF00H ,则程序指令在内存的实际地址 (物理地址)为 21F00H 。 3.8086/8088提供的能接收外部中断请求信号的引脚是 INTR 和 NMI 。 4.(接上题)两种请求信号的主要不同之处在于 是否有屏蔽 。 5.8086在最小模式的典型配置有8086、8284、 8282 和 8286 。 6.8086有16位数据线,当 B H E 脚的信号为 高 电位时,实现了高8位的数据传输。 7.):单字节无符号整数_0~255_;单字节有符号整数__-128~+127_____。 8.8086/8088的标志寄存器中的溢出标志位是 O F , 中断允许标志位是 I F 。 9.8086/8088CPU 内部结构按功能可分成两部分,即 执行单元 和 总线接口单元 。 10.8086CPU 指令队列长度为 6 ,8088CPU 指令队列长度为 4 。 11.当CPU 进行数据输出时,R DT /为 高 电平,控制信号IO M /必须是__低____,当CPU 进行数据输入时R DT / 为 低 电平。 12.当存储器的读出时间大于CPU 所要求的时间时,为保证CPU 与存储器时序的正确配合,就要利用 READY (8086CPU )腿信号,使CPU 插入一个等待状态。 13.8086/8088的中断响应用2个总线周期,从INTA 引脚输出2个负脉冲。 14.8086CPU 的数据线的位数为 16 位,I/O 地址线的位数为 16 位。 15.当8086/8088的引脚MN /接高电位时,便工作于 最小 模式;当引脚MN /接地时,便工作于 最大 模式。 16.若8086CPU 从3A217H 存储单元中读取一个字要占用 2 总线周期,若从3A210H 存储单元中读取一个字要占用 1 总线周期。 17.8086CPU 复位时,总是从地址 FFFF0H 开始执行程序。 18. 在存储器系统中,实现片选控制的方法有三种,它们是全译码选择方式、 部分译码选择方式,线性选择方式。 19.CPU 与外设进行数据交换有 程序中断控制 、 DMA 控制 和程序控制方式三种控 制方式。 20.CPU 从I/O 接口的 状态端口 中获取外部设备的“忙”、“闲”和“准备好”等信息。CPU 通过I/O 接口中的控制端口(命令端口)向外设发出“启动”和“停止”等信号。 21.计算机CPU 与输入/输出设备之间交换的信息包括 数据信息 、状态信息 和控制信息 三类信息。 22.8086CPU 内部结构按功能可分成执行部件和总线接口部件两部分,算术逻辑单元在 执行部件中,段寄存器在 总线接口部件中。 23.8253可采用 6 种操作方式,8255可采用 3 种操作方式。 24.8086CPU 的内存寻址空间最大为 1M 字节,I/O 接口寻址能力为 16K 个端口。 25.串行通信的基本工作方式有 异步方式 和 同步方式 两种。 26.存储器某单元地址为3250H :0016H ,其段地址为 3250 ,偏移地址为 0016 ,物理地址为 32516 。 30.如某CPU 外部地址总线为26位,能直接寻址 64 MB 物理地址空间。 31.8086系统中,如果寄存器CS= A000 ,IP=285AH ,则程序指令的实际地址为A285AH 。 32.串行通信中,RS -232C 接口输出为-10V 电压时,为逻辑 高 (高/低)电平。 1、运算器、控制器是微机的核心,两者合称为中央处理器。 1、 3、计算机内,其信息是以__二进制__码形式表示的。、、 4、宏汇编语言程序被汇编时,_指令_语句产生代码指令,伪指令语句不产生代码指令,宏指

微机原理与接口技术习题答案

《微机原理与接口技术》习题答案 一、单项选择题 1、80486CPU进行算术和逻辑运算时,可处理的信息的长度为( D )。 A、32位 B、16位 C、8位 D、都可以 2、在下面关于微处理器的叙述中,错误的是( C ) 。 A、微处理器是用超大规模集成电路制成的具有运算和控制功能的芯片 B、一台计算机的CPU含有1个或多个微处理器 C、寄存器由具有特殊用途的部分内存单元组成,是内存的一部分 D、不同型号的CPU可能具有不同的机器指令 3、若用MB作为PC机主存容量的计量单位,1MB等于( B )字节。 A、210个字节 B、220个字节 C、230个字节 D、240个字节 4、运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为( D )。 A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出 B、两个整数相加,若结果的符号位为0,则一定发生溢出 C、两个整数相加,若结果的符号位为1,则一定发生溢出 D、两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出 5、运算器的主要功能是( C )。 A、算术运算 B、逻辑运算 C、算术运算与逻辑运算 D、函数运算 6、指令ADD CX,55H[BP]的源操作数的寻址方式是(D )。 A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、寄存器相对寻址 7、设(SS)=3300H,(SP)=1140H,在堆栈中压入5个字数据后,又弹出两个字数据,则(SP)=(A ) A、113AH B、114AH C、1144H D、1140H 8、若SI=0053H,BP=0054H,执行SUB SI,BP后,则( C)。 A、CF=0,OF=0 B、CF=0,OF=1 C、CF=1,OF=0 D、CF=1,OF=1 9、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOV BX,[BP]执行后,(BX)=(D ) 。 A、0102H B、0201H C、245AH D、5A24H 10、实模式下80486CPU对指令的寻址由(A )决定。 A、CS,IP B、DS,IP C、SS,IP D、ES,IP 11、使用80486汇编语言的伪操作指令定义: VAL DB 2 DUP(1,2,3 DUP(3),2 DUP(1,0)) 则

微机原理期末考试试卷(有答案)

得分《微机原理》考试试卷 一、判断题(每题1分,共10分) 1、十六位微型机的含义是:这种机器能同时处理十六位二进制数。(√) 2、微机的字长愈长,计算精度愈高,指令处理功能愈强。( √ ) 3、MOV指令要影响标志位。( × ) 4、JMP SHORT NEXT称为近转移。( × ) 5、8086与8088在软件上不一定完全兼容。(× ) 6、端口是位于主机与外设之间的总称。() 7、DMA是一种不需要CPU介入的高速数据传送。() 8、8253中的计数可以通过初始化设置成加计数或减计数。() 9、内部中断的优先权总是高于外部中断。() 10、两片8259A级连后可管理16级中断。() 二、 选择题(每题1分,共20分) 1、属于数据寄存器组的寄存器是_____C___。 A.AX,BX,CX,DS B.SP,DX,BP,IP C. AX,BX,CX,DX D.AL,DI,SI,AH 2、在8086和8088汇编语言中,一个字能表示的有符号数的范围是 _____B___。 A.-32768≤n≤32768 B.-32768≤n≤32767 C.-65535≤n≤65535 D.-65536≤N≤65535 3、某数存于内存数据段中,已知该数据段的段地址为2000H,而数据所在单元的偏移地址为0120H,该数的在内存的物理地址为__B______。 A.02120H B.20120H C.21200H D.03200H 4、在8086/8088微机系统中,将AL内容送到I/O接口中,使用的指令是___D_____。 A.IN AL,端口地址 B.MOV AL,端口地址 C.OUT AL,端口地址 D.OUT 端口地址,AL 5、与十进制数58.75等值的十六进制数是__B______。 A.A3.CH B.3A.CH C.3A.23H D.C.3AH 6、将十六进制数FF.1转换成十进制数是__C______。 A.255.625 B.2501625 C.255.0625 D.250.0625 7、十进制负数-38的八位二进制补码是____D____。 A.01011001 B.01011010 C.11011001 D.11011010 8、INC指令不影响____B____标志。

微机原理与接口技术总复习

微机原理与接口技术总复习 第一部分:填空题 第一章微机的基本知识 基本知识结构 ?微机的构成 (包括硬件:主机+外设;软件:操作系统+编译程序+汇编程序+诊断程序+数据库等) ?微机的工作原理和工作过程 ①工作原理(冯.诺依曼原理) ②工作过程(取指令、分析指令、执行指令) ③控制器的两个主要功能 ?了解微机的主要技术指标 ?数的原码、反码、补码的表示方法及补码的运算 ?二、八、十、十六进制数的表示及其相互转换 ?ASCII码、BCD码的表示方法及其运算、修正原则 ?无符号数与符号数的运算及其对标志位的影响 相关习题 1.对于二进制数0110 1001B,用十进制数表示时为:105D;用十六进制数表示时为:69H。BCD 2.设机器字长为8位,最高位是符号位。则十进制数–11所对应的原码为:B。 3.已知某数的原码是B,则其反码是 B ;补码是 B 。 4.一个8位二进制数用补码方式表示的有符号数的范围是 -128~+127 。 第二章微处理器与系统结构 基本知识结构 ?掌握8086CPU的内部结构与主要引脚信号功能 1、内部结构(BIU与EU)组成与功能 2、主要引脚信号 AD0~AD15, A16/S3~A19/S6,(地址锁存的必要性) BHE, NMI, INTR, INTA, HOLD, HLDA, RESET, READY, ALE, DEN,LOCK,RD,WR,M/IO。 ?熟悉8086 CPU 内部寄存器阵列 ?了解8086最大组态与最小组态的区别 ?熟悉存储器物理地址的生成及存储器组织 20位地址如何生成;存储器是如何组织的, 字节、字、字符串在内存中是如何存放的。 ?熟悉CPU中的标志寄存器及堆栈

微机原理考试复习题

《微机原理》复习试题 一、填空题 1、设字长为八位,有x= -1,y=124,则有:[x+y]补=01111011,[x-y]补=10000011; 2、数制转换:247.86= F7.DCH =001001000111.10000110 BCD; 3、在8086CPU中,由于BIU和EU分开,所以取指令、执行指令可以重叠操作,提高了CPU 的利用率; 4、8086的中断向量表位于内存的00000H~003FFH区域,它可以容纳256个中断向量,每一个向量占4个字节; 5、8086系统中,地址FFFF0H是CPU复位以后执行第一条指令的地址; 6、8086CPU的MN/MX引脚的作用是决定CPU工作在什么模式(最小/最大); 7、8086CPU中典型总线周期由4个时钟周期组成,其中T1期间,CPU输出地址信息;如有必要时,可以在 T3和T4两个时钟周期之间插入1个或多个T W等待周期。 8、8259A共有7个可编程的寄存器,它们分别用于接受CPU送来的初始化命令字和操作命令字; 9、将十进制数279.85转换成十六进制数、八进制数、二进制数及BCD码数分别为117.D99H, 427.6631Q, 000100010111.110110011001B; 10、字长为8位的二进制数10010100B,若它表示无符号数,或原码数,或补码数,则该数的真值应分别为148D,-20D或-108D; 11、已知BX=7830H,CF=1,执行指令:ADC BX,87CFH之后,BX=0000H,标志位的状态分别为CF=1,ZF=1,OF=0,SF=0; 12、8086中,BIU部件完成总线接口功能,EU部件完成指令的译码及执行功能; 13、8086中引脚BHE信号有效的含义表示高8位数据线D15~D8有效; 14、8086正常的存储器读/写总线周期由4个T状态组成,ALE信号在T1状态内有效,其作用是给外部的地址锁存器提供一个地址锁存信号; 15、设8086系统中采用单片8259A,其8259A的ICW2=32H,则对应IR5的中断类型号为35H,它的中断入口地址在中断向量表中的地址为000D4H~000D7H; 16、若一个数据块在内存中的起始地址为9E40H:C52AH,则这个数据块的起始地址的物理地址为AA92AH; 17、设堆栈指针(SP)=6318H,此时若将AX、BX、CX、DX依次推入堆栈后,(SP)=(6310H); 18、某8086微处理器系统中设计了一个存储为16KB的SRAM存储器模块,如果该存储器模块的起始地址为80000H,则该存储器模块的末地址为(83FFFH)。若用于该存储器模块片选译码的地址信号线为A17、A18、A19,则该模块片选信号CS的逻辑表达式为:CS=(A19A*18A*17=100); 19、INT 80H 指令的中断向量存放在(0000H):(0200H)中; 20、下面程序段执行后,标志位CF=(1),OF=(1) MOV AL,-64 MOV BL,-70 ADD AL,BL 21、下面程序段执行后,(AX)=(1); MOV SI,0

微机原理与接口技术

第二章 8086系统结构 一、 8086CPU 的内部结构 1.总线接口部件BIU (Bus Interface Unit ) 组成:20位地址加法器,专用寄存器组,6字节指令队列,总线控制电路。 作用:负责从内存指定单元中取出指令,送入指令流队列中排队;取出指令所需的操作 数送EU 单元去执行。 工作过程:由段寄存器与IP 形成20位物理地址送地址总线,由总线控制电路发出存储器“读”信号,按给定的地址从存储器中取出指令,送到指令队列中等待执行。 *当指令队列有2个或2个以上的字节空余时,BIU 自动将指令取到指令队列中。若遇到转移指令等,则将指令队列清空,BIU 重新取新地址中的指令代码,送入指令队列。 *指令指针IP 由BIU 自动修改,IP 总是指向下一条将要执行指令的地址。 2.指令执行部件EU (Exection Unit) 组成:算术逻辑单元(ALU ),标志寄存器(FR ),通用寄存器,EU 控制系统等。 作用:负责指令的执行,完成指令的操作。 工作过程:从队列中取得指令,进行译码,根据指令要求向EU 内部各部件发出控制命令,完成执行指令的功能。若执行指令需要访问存储器或I/O 端口,则EU 将操作数的偏移地址送给BIU ,由BIU 取得操作数送给EU 。 二、 8088/8086的寄存器结构 标志寄存器 ALU DI DH SP SI BP DL AL AH BL BH CL CH ES SS DS CS 内部暂存器输入 / 输出控制 电路1432EU 控制系 统20位16位8086总线指令 队列总线 接口单元执行 单元 6 516位 属第三代微处理器 运算能力: 数据总线:DB

微机原理与接口技术复习提纲

1、简述中断源的分类和它们之间的优先顺序如何?并分别简述CPU响应各类中断源的条件? 答:按中断源与CPU的位置关系,可分为外部中断和内部中断两大类: 外部中断是指有外部设备通过硬件触发请求的方式产生的中断,又称为硬件中断,外部中断有分为非屏蔽中断和可屏蔽中断 内部中断是由CPU运行程序错误或执行内部程序调用引起的一种中断,亦称软件中断。 它们之间的优先顺序是内部中断、非屏蔽中断、可屏蔽中断和单步(跟踪)中断。 CPU响应内部中断、非屏蔽中断、可屏蔽中断和单步(跟踪)中断等四类中断的相同条件是:(1)必须要有中断请求,(2)CPU当前正在执行的指令必须结束,而对于可屏蔽中断,还必须满足IF=1,即CPU处于开中断状态的条件。 2、简述动态存储器(DRAM)的特点? 答; (1) CPU对RAM中的每一单元能读出又能写入。 (2) 读/写过程先寻找存储单元的地址再读/写内容。 (3) 读/写时间与存储单元的物理地址无关。 (4) 失电后信息丢失。现已开发出带电池芯片的RAM,称为非易失性RAM(NVRAM),做到失电后信息不丢失。(5) 作Cache和主存用 3、8086 CPU中地址加法器的重要性体现在哪里? 答:地址加法器是8086 CPU的总线接口单元中的一个器件,在8086存储器分段组织方式中它是实现存储器寻址的一个关键器件,地址加法器将两个16位寄存器中的逻辑地址移位相加,得到一个20位的实际地址,把存储器寻址空间从64K扩大到1M,极大地扩大了微型计算机的程序存储空间,从而大大提高了程序运行效率。 4、8086 CPU中有哪些寄存器?分组说明用途。哪些寄存器用来指示存储器单元的偏移地址? 答:8086 CPU中有8个通用寄存器AX、BX、CX、DX、SP、BP、SI、DI;两个控制寄存器IP、FL;四个段寄存器CS、DS、SS、ES。8个通用寄存器都可以用来暂存参加运算的数据或中间结果,但又有各自的专门用途。例如,AX专用做累加器,某些指令指定用它存放操作数和运算结果;CX为计数寄存器,在某些指令中做计数器使用;DX为数据寄存器;BX为基址寄存器,BP为基址指针,SI为源变址寄存器,DI为目的变址寄存器,这4个寄存器在数据寻址中用来存放段内偏移地址(有效地址)或段内偏移地址的一部分;SP为堆栈指示器,用来存放栈顶有效地址。两个控制寄存器用来存放有关的状态信息和控制信息。例如,标志寄存器FL用来存放状态标志和控制标志;而指令指针用来存放下一条要取指令的有效地址。四个段寄存器用来存放段地址。例如,CS寄存器用来存放代码段的段地址;DS寄存器用来存放数据段的段地址;SS寄存器用来存放堆栈段的段地址;ES寄存器用来存放扩展段的段地址。 5、DRAM为什么要刷新,存储系统如何进行刷新? DRAM以单个MOS管为基本存储单元,以极间电容充放电表示两种逻辑状态。由于极间电容的容量很小,充电电荷自然泄漏会很快导致信息丢失,所以要不断对它进行刷新操作、即读取原内容、放大再写入。 存储系统的刷新控制电路提供刷新行地址,将存储DRAM芯片中的某一行选中刷新。实际上,刷新控制电路是将刷新行地址同时送达存储系统中所有DRAM芯片,所有DRAM芯片都在同时进行一行的刷新操作。 刷新控制电路设置每次行地址增量,并在一定时间间隔内启动一次刷新操作,就能够保证所有DRAM芯片的所有存储单元得到及时刷新。 6、计算机I/O接口有何用途?试列出8个I/O接口。

微机原理期末考试试卷有答案定稿版

微机原理期末考试试卷有答案精编W O R D版 IBM system office room 【A0816H-A0912AAAHH-GX8Q8-GNTHHJ8】

《微机原理》考试试卷 一、判断题(每题1分,共10分) 1、十六位微型机的含义是:这种机器能同时处理十六位二进制数。(√) 2、微机的字长愈长,计算精度愈高,指令处理功能愈强。(√) 3、MOV指令要影响标志位。(×) 4、JMP SHORT NEXT称为近转移。(×) 5、8086与8088在软件上不一定完全兼容。(×) 6、端口是位于主机与外设之间的总称。() 7、DMA是一种不需要CPU介入的高速数据传送。() 8、8253中的计数可以通过初始化设置成加计数或减计数。() 9、内部中断的优先权总是高于外部中断。() 10、两片8259A级连后可管理16级中断。() 选择题(每题1分,共20分) 1、属于数据寄存器组的寄存器是_____C___。 A.AX,BX,CX,DS B.SP,DX,BP,IP

C. AX,BX,CX,DX D.AL,DI,SI,AH 2、在8086和8088汇编语言中,一个字能表示的有符号数的范围是_____B___。 A.-32768≤n≤32768 B.-32768≤n≤32767 C.-65535≤n≤65535 D.-65536≤N≤65535 3、某数存于内存数据段中,已知该数据段的段地址为2000H,而数据所在单元的偏移地址为0120H,该数的在内存的物理地址为__B______。 A.02120H B.20120H C.21200H D.03200H 4、在8086/8088微机系统中,将AL内容送到I/O接口中,使用的指令是___D_____。 A.IN AL,端口地址 B.MOV AL,端口地址 C.OUT AL,端口地址 D.OUT 端口地址,AL 5、与十进制数58.75等值的十六进制数是__B______。 A.A3.CH B.3A.CH C.3A.23H D.C.3AH 6、将十六进制数FF.1转换成十进制数是__C______。 A.255.625 B.2501625 C.255.0625 D.250.0625 7、十进制负数-38的八位二进制补码是____D____。 A.01011001 B.01011010 C.11011001 D.11011010

相关主题
文本预览
相关文档 最新文档