当前位置:文档之家› 微机原理与接口技术试题集部分参考答案

微机原理与接口技术试题集部分参考答案

微机原理与接口技术试题集部分参考答案
微机原理与接口技术试题集部分参考答案

微机原理与接口技术试题集部分参考答案

一、填空题

1、16,20

2、8,20

3、7,7

4、U,V,超级

5、高速缓冲存储器(Cache)

6、内存,外设

7、硬件,软件

8、内存,外出

9、执行单元(EU),总线接口单元(BIU)

10、6,4

11、分段,数据扩展段,堆栈段

12、执行性指令,指示性指令

13、机器指令代码,不产生机器指令代码

14、分支程序,循环程序

15、顺序程序,子程序

16、分支程序,子程序

17、循环程序,子程序

18、双极型(晶体三极管),单极型(MOS)

19、只读存储器,随机存取存储器

20、静态存储器(SRAM),动态存储器(DRAM)

21、字扩展、字位扩展

22、位扩展,字扩展

23、位扩展,字位扩展

24、全译码法,线译码法

25、线译码法,部分译码法

26、部分译码法,全译码法

27、8k,数据,指令

28、保护虚拟地址,虚拟8086

29、实地址,保护虚拟地址

30、实地址,虚拟8086

31、处理器管理,外部设备管理

32、外部设备管理,文件管理

33、存储器管理,文件管理

34、

35、非屏蔽中断,可屏蔽中断

36、低,总线控制器(8288)

37、高速缓存(Cache),静态存储器(SRAM),动态存储器(SRAM)

38、程序查询方式,DMA方式

39、初始化

40、13,8

41、21234H

42、统一编址,单独编址

43、IERT,CS,IP状态标志寄存器

44、地址总线,数据总线,控制总线

45、读操作,写操作

46、T3,若干个时钟周期

47、012AAH, 0BBCCH

48、7230H

49、将DX寄存器里的数据右移4位,将AX寄存器里的数据循环右移4位

50、

51、21234H

52,CS,IP

53、偶地址,奇地址

54、1024,00000H,FFFFFH

55、13FFH,17FFH,1FFFH,2FFFH

56、统一编址,单独编址,单独编址

57、256,65536

58、外设

59、程序查询方式,程序中断控制方式,DMA方式

60、DX,AL

61、低,低,高

62、低,高,低

63、入口地址,4,偏移地址,段地址

64、INTA,2,2

65、0000H, 03FFH, 1024

66、运算器、控制器、存储器和输入输出设备

67、CF、OF、ZF、PF、AF、SF

68、CPU对存储器或I/O端口完成一次读/写操作所需的时间

69、CPU执行到T3状态的下降沿时,CPU检测到READY引脚的信号为“0”时

70、总线控制器(8288)

71、终止所有操作,进入复位周期

72、总线设置准备、启动读控制信号、实现读数据、恢复读前阶段等。

73、INT n指令向CPU先提供中断类型号,再由中断类型号自动地引导到中断服务程序

74、单工、半双工、全双工

75、定时和控制逻辑、命令控制逻辑、优先级控制逻辑和地址/数据缓冲器

76、复位、工作方式字、工作命令字、复位

77、ICW1、ICW2、ICW3、ICW4,其中ICW1、ICW2

78、3,6,01110111B

79、16

80、MODEM

81、外存(辅助存储器)

82、存储容量

83、内部、外部,外部、内部

84、

85、单极型(晶体三极管)、双极型(MOS型)

86、需要定时对动态存储器芯片进行刷新操作

87、高速缓存(Cache)

88、统一编址、单独编址

90、数据、地址、控制

91、32、8、32、8

92、0000H—1FFFH

93、0000H、FFFFH、0000H、FFFF0H

94、开中断(IF=1)、当前正在执行指令的指令已执行完毕时、0000H、03FFH、中断服务程

序的入口地址

95、HOLD、HLDA

96、复位

97、1

98、中断请求

99、INTR

100、17

101、工作方式控制字、置位/复位控制字

102、6

103、8

104、行扫描、行列扫描

105、发送器发送

106、中断方式

107、存储器、外设

108、4、6

109、314H、315H、316H

110、255、0

111、0000H、FFFFH、0000H、FFFF0H

112、EEPROM

113、锁存寄存器

114、系统总线

115、800

116、可屏蔽中断

117、周期交替

118、减1计数器

119、分辨率(位数)、线性度

120、总线控制器(8288)、提高总线驱动能力

121、代码段寄存器(CS), 程序指针计数器(IP)

122、执行单元(EU)、总线接口单元(BIU)

123、179B8H

124、CPU常用和正在运行的程序和数据、CPU不常用的程序和数据

125、小、快

126、无条件传送方式、程序查询传送方式、程序中断控制方式

127、HLDA、HLDA

128、普通全嵌套方式、特殊全嵌套方式、自动循环方式

129、程序查询方式、中断控制方式、DMA方式

130、将非电信号物理量转换为电信号

131、CPU、内存、CPU、内存或I/O设备

132、取指令、解释指令、执行指令

133、堆栈段寄存器(SS)、堆栈指针计数器(SP)

134、数据段寄存器(DS)、代码段寄存器(CS)、堆栈段寄存器(SS)、数据扩展段寄存器(ES)135、存取速度、存储容量、可靠性、性能价格比

136、地址信息、数据信息、控制信息

137、内存、外设

138、I/O设备、INTR、HOLD

139、入口地址、03H、3344H:1122H

140、4、3

141、提高计算机的整机运行速度

142、字、低地址

143、有中断请求、CPU处于开中断(IF=1)

144、选通(单向)输入输出方式、选通(双向)输入输出方式

145、精简计算机指令集

二、单项选择题

1、 C

2、A

3、B

4、A

5、 C

6、A

7、C

8、B

9、B 10、A 11、B 12、C 13、D 14、C 15、D 16、D 17、C 18、C 19、A 20、A 21、C 22、D 23、D 24、C 25、B

26、B 27、A 28、C 29、B 30、D 31、D 32、A 33、C 34、A 35、B 36、C 37、B 38、B 39、

B 40、B 41、A 42、D 43、B 44、B 45、

C 46、B 47、C 48、B 49、A 50、

D 51、A 52、B

53、B 54、A 55、D 56、A 57、C 58、B 59、D 60、C 61、B 62、C 63、B 64、A 65、C,

H 66、D 67、C 68、D 69、D 70、A 71、B 72、B 73、A 74、E 75、C 76、A 77、B 78、B 79、

B 80、

C 81、A 82、B 83、

D 84、C 85、C 86 、A 87、D 88、D 89、D 90、D 91、

C 92、C 93、C 94、 A 95、

D 96、 C 97、D 98、B 99、C 100、B 101、A 102、C 103、

D 104、D 105、C 106、

E 107、B 108、C 109、B 110、A 111、D 112、C 113、

B 114、D 115、

C 116、A 117、 B 118、C 119、

D 120、D 121、D 122、C 123、

C 124、

D 125、A 126、C 127、D 128、A 129、D 130、D 131、D 132、C 133、C 134、B 135、B 136、C 137、B 138、A 139、D 140、D 141、B 142、C 143、B 144、A 145、B 146、B 147、A 148、C 148、C 149、C 150、D 151、A 152、D 153、A 154、D 155、A 156、D 157、C 158、A 159、B 160、C 161、B 162、A 163、D 164、B 165、D 166、C 167、B 168、D 169、B 170、A 171、B 172、A 173、B 174、A 175、D 176、B 177、C 178、A 179、B 180、B 181、B 182、D 183、B 184、A 185、B 186、C 187、B 188、C 189、A 190、A 191、D 192、D 193、C 194、B 195、C 196、D 197、D 198、D 199、D 200、A 201、C 202、A 203、B 204、C 205、B 206、D 207、C 208、B 209、C 210、D 211、C 212、B 213、A 214、D 215、

D 216、B 217、D 218、B 219、B 220、D 221、B 222、B 223、C 224、A 225、A 226、C 227、C 228、B 229、A 230、B 231、B 232、A 233、A 234、D 235、A 236、A 237、A 238、B 239、A 240、A 241、C 242、B 243、D 244、A 245 C 246、X 247、A 248、B 249、C 250、A 251、C 252、D 253、C

三、指出下列指令书写的错误原因,并用正确的程序段(一条或多条指令)改正。

解答:

(1) 错误:源操作数与目的操作数类型不一致,应改为:MOV BL,AL

或者是:MOV BX,AX

(2) 错误:端口地址大于255时,只能采用间接寻址方式,

应改为:MOV DX,356H

OUT DX,AL

(3) 错误:立即数不能直接传送给段寄存器,应改为:MOV AX,100H

MOV DS,AX

(4) 错误:堆栈操作指令只能操作对字操作,不能对字节操作。

应改为:POP BX

(5) 错误:乘法指令MUL的一个操作数时隐含的,应改为:MUL BX

(6) 错误:MOV指令的两个操作数不能同时来自内存,

应该为:MOV AX,[BX]

MOV [SI],AX

(7) 错误:当移位操作指令中的移位数大于1时,移位数应放在寄存器CL中。

应该为:MOV CL,5

SHR BX,CL

四、指令阅读和问答题

1题答:(1)直接寻址方式,EA=1234H , PA=11234H

(2) 直接寻址方式,EA=0100H, PA=10100H

(3) 相对寄存器寻址方式, EA=0140H, PA=10140H

(4)相对基址加变址寻址方式,EA=0195H, PA=20195H

2题答:(1)本程序实现的功能是将20H端口的数据进行若干次累加,累加的次数由30H端口的数据大小来决定。

(2)结果在累加器AX中

(3)START: IN AL,20H

MOV BL,AL

IN AL,30H

MUL BL

五、编程题

1题

参考程序:

DA TA SEGMENT

XX DB X

Y DB ?

DATA ENDS

STACK SEGMENT STACK

DB 100DUP(?)

STACK ENDS

CODE SEGMENT

ASSUME CS:CODE,DS: DATA,SS:STACK START: MOV AX, DA TA

MOV DS,AX

MOV AL,XX

CMP AL,0

JGE BIGR

MOV AL,0FFH

JMP JUS2

BIGE: JG JUS1

MOV AL,0

JMP JUS2

JUS1: MOV AL,1

JUS2: MOV YY,AL

MOV,AH,4CH

INT 21H

CODE ENDS

END START

2、题

DA TA SEGMENT

ARRAY DW D1,D2,D3,…………..,D100

COUNT EQU $-ARRAY

SUM DW ?

DATA ENDS

STACK SEGMENT STACK

DB 100DUP(?)

STACK ENDS

CODE SEGMENT

ASSSUME CS:CODE,DS:DA TA,SS:STACK

BIGIN: MOV AX,DATA

MOV DS,AX

MOV AX,0000H

MOV CX,COUNT

MOV BX,OFFSET ARRAY

LOP:ADD AX,[BX]

INC BX

INC BX

LOOP LOP1

MOV SUM,AX

MOV HA,4CH

INT 21H

CODE ENDS

END BIGIN

3、题

参考程序:

Data segmeng

Array1 dw 30 dup(?)

Mxa dw?

Data ends

Stack segment

Dw 200dw(?)

Stack ends

Code segment

Assume cs:code,ds:data,ss:stack Main proc far

Start: push ds

Sub ax,ax

Push ax

Mov ax,data

Mov ds,ax

Sub ax,ax

Mov bx,ax

Mov ax,array1[bx]

Mov cx,29

Loop1: add bx,2

Cmp ax, array1[bx]

Jge next

Mov ax, array1[bx] Next: dec cx

Loop loop1

Mov max,ax

Ret

Main endp

Code ends

End start

4、题

参考程序:

Data segment

Array1 db 250 dup(?)

Count dw ?

Data ends

Stack segment stack

Dw 300 dup(?)

Stack ends

Code segenmt

Assume cs:code,ds:data,ss:stack

Main proc far

Start: push dx

Sbu ax,ax

Push ax

Mov ax,data

Mov ds,ax

Xor ax,ax

Mov cx,ax

Mov bx,ax

Mov si,ax

Loop1: inc bx

Add ax,bx

Cmp ax,1000

Jge exit

Mov array1[si],bx

Inc cx

Inc si

Jmp loop1

Exit: Mov count,cx

Ret

Main endp

Code ends

End start

5、题

参考程序:

DATA SEGMENT

INPUT DB ‘please input(a~z):$’

INPUT DB ‘input error$’

DATA ENDS

Stack segment

Dw 200dw(?)

Stack ends

Code segment

Assume cs:code,ds:data,ss:stack

Main proc far

Start: push ds

Sub ax,ax

Push ax

MOV AX,DATA

MOV DS,AX

MOV AH,09H

MOV DX,SEG INPUT

MOV DS,DX

MOV DX,OFFSET INPUT

INT 21H

MOV AH,01H

INT 21H

CMP AL,41H

JB LOP

CMP AL,6FH

JA LOP

ADD AL,20H

MOV DL,AL

MOV AH,02H

INT 21H

JMP EXEIT

LOPT:MOV AH,09H

MOV DX,SEG INPUT1

MOV DS,DX

MOV DX,OFFSET INPUT1

INT 21H

EXEIT:RET

CODE ENDS

END START

6、题

参考程序:

DATA SEGMENT

INPUT DB ‘please input N(0~9):$’

LFB DB ‘0$, 1$, 8, 7$, 64$,125$,216$,343$,512$,729$’

N DB ?

DATA ENDS

Stack segment

DB 100dw(?)

Stack ends

Code segment

Assume cs:code,ds:data,ss:stack

Main proc far

Start: push ds

Sub ax,ax

Push ax

MOV AX,DATA

MOV DS,AX

MOV AH,09H

MOV DX,OFFSET INPUT

INT 21H

MOV AH,01H

INT 21H

MOV AH,01H

INT 21H

MOV N,AL

MOV AH,02H

MOV DL,0AH

INT 21H

MOV DL,N

AND DL,0FH

MOV CL,2

SHL DL,CL

MOV DH,00H

LEA BX,LFB

ADD DX,BX

MOV AH,09H

MOV AX,SEG LUB

MOV DS,AX

INT 21H

RET

MIAN ENDP

CODE ENDS

END STRAT

7.题

参考程序:

DATA SEGMENT

X DW 1234H

Y DW 2345H

Z DW 3456H

U DW ?

DATA ENDS

STACK SEGMENT STACK

DB 100DUP(?)

STACK ENDS

CODE SEGMENT

ASSUME CS:CODE,DS:DATA,SS:STACK

START:MOV AX,DATA

MOV DS,AX

MOV AX,X

CMP AX,0

JNZ LOP1

JMP ZERO1

LOP1: MOV AX,Y

CMP AX,0

JNZ LOP2

JMP ZERO2

LOP2: MOV AX,Z

CMP AX,0

JNZ LOP3

JMP ZERO3

LOP3: MOV AX,X

ADD AX,Y

ADC,AX,Z

MOV U,AX

JMP EXEIT

ZERO1: MOV Y,0

MOV Z,0

JMP EXEIT

ZERO2: MOV X,0

MOV Z,0

JMP EXEIT

ZERO3: MOV X,0

MOV Z,0

EXEIT: MOV AH,04CH

INT 21H

CODE ENDS

END START

8、题参考程序:

DATA SEGMENT

INPUT DB ‘please input (0~7):$’ DATA ENDS

STACK SEGMENT STACK

DB 100DUP(?)

STACK ENDS

CODE SEGMENT

ASSUME CS:CODE,DS:DATA,SS:STACK START: MOV AX,DATA

MOV DS,AX

MOV AH,09H

MOV DX,OFFSET INPUT

INT 21H

MOV AH,01H

INT 21H

CMP AL,‘0’

JE P0

CMP AL,‘1’

JE P1

CMP AL,‘2’

JE P2

CMP AL,‘3’

JE P3

CMP AL,‘4’

JE P4

CMP AL,‘5’

JE P5

CMP AL,‘6’

JE P6

CMP AL,‘7’

JE P7

MOV AH,04CH

INT 21H

P0: …………………….

……………………

…………………….

JMP AGAIN

P1: …………………….

……………………

…………………….

JMP AGAIN

.

.

.

P7: …………………….

……………………

…………………….

JMP AGAIN

CODE ENDS

END START

9、题

参考程序:

DATA SEGMENT

BLOCK DB D1,D2,D3,…………………….,D100 COUNT EQU $-BLOCK

DATA ENDS

STACK SEGMENT STACK

DB 100DUP(?)

STACK ENDS

CODE SEGMENT

ASSUME CS:CODE,DS:DATA,SS:STACK

START: MOV AX,DATA

MOV DS,AX

MOV BX,OFFSET BLOCK

MOV CX,COUNT

MOV DL,00H

LOP: MOV AX,[BX]

CMP AX,100

JG ADD1

INC BX

DEC CX

JZ EXEIT

JMP LOP

ADD1: INC DL

INC BX

DEC CX

JZ EXEIT

JMP LOP

EXEIT: MOV AH,04CH

INT 21H

CODE ENDS

END START

10、题

参考程序:

DATA SEGMENT

BUF DB D1,D2,D3,…………………….,Dn

COUNT EQU $-BUF

DATA ENDS

STACK SEGMENT STACK

DB 100DUP(?)

STACK ENDS

CODE SEGMENT

ASSUME

CS:CODE,DS:DATA,SS:STACK

START: PUSH DS

SUB AX,AX

PUSH AX

MOV AX,DATA

MOV DS,AX

LEA SI,BUF

MOV DX,COUNT-1

UOTSID: MOV CX,DX

PUSH SI

MOV AL,[SI]

INSIDE: INC SI

CMP AL,[SI]

JNC NEXCHG

XCHG [SI],AL

NEXTCHG: LOOP INSIDE

POP SI

DEC DX

JNZ OUTSID

RET

CODE ENDS

END START

六、问答题

1、什么叫高速缓冲存储器技术和虚拟存储器技术?,微机中采用这两种存储器技术的目的是什么?

答:高速缓冲存储器技术是指,在80386以后的微机存储系统中,在CPU与主存之间增设一级或两级的高速小容量存储器,称之为高速缓冲存储器(CACHE), 高速缓冲存储器的存取速度与CPU的速度相当,并利用程序访问的局部性,通过硬件和软件对CPU、高速缓冲存储器和主存的有机管理,实现提高计算机系统整机速度的一种技术。

虚拟存储器技术是指,在内存储器与外存储器之间增加一定的硬件和软件支持,使内存和外存形成一个有机的整体。操作时,将程序预先放在外存储器中由系统软件(操作系统)统一管理和调度,按照每种置换算法将外存的内容依次调入内存中被CPU执行。这样,对使用者来说,从CPU看到的是一个速度接近内存而容量却与外存相当的假想存储器。称为虚拟存储器。使编程人员在编写程序时可以不考虑实际内存容量的限制。

微机中采用这两种存储器技术,1、可以在不大量增加主存容量的情况下,只要适当增加小容量的高速缓冲存储器,就可以提高计算机的整机运行速度。2、计算机采用虚拟存储器技术,编程人员在编写程序时,就不再受计算机内存空间的限制,即编程人员可以编写比内存空间大得多的应用程序,同时计算机以可以运行比内存空间大得多的应用程序。

2、简述RISC技术及RISC处理器的主要特征?

答:RISC是精简指令计算机技术的简称,其主导思想是精简CPU芯片中的指令数目,简化芯片的复杂程度,使指令的执行速度更快。RISC处理器的主要特征有:

(1)采用统一的指令长度,以简化相应的指令长度;

(2)全64位实现,高流水线执行单元,很高的内部时钟速度;

(3)内置高性能浮点运算部件和大容量指令/数据Cache;

(4)采用调入/存储器体系结构,将内存中的数据预先调入内部寄存器,以减少访问内存的指令数;

(5)支持多媒体和DSP的新指令。

3、简述中断系统的功能?

答:(1)能够正确识别中断请求,实现中断响应、中断处理及中断返回;

(2)能够实现重点优先级排队,首先赋予每个中断源的中断级别,当CPU响应中断时,应当先响应级别最高的中断源的请求,体现了中断优先权排队;

(3)能够实现中断嵌套,当CPU在处理某一级中断时,中断系统应能安排CPU暂时停止现行的中断处理,响应高一级的中断。

4、动态RAM为什么需要刷新?刷新操作和读操作有什么差别?

答:动态RAM存储器存储“1”和“0”的基本原理,是由单元电路中的电容有无电荷来表示“1”和“0”的,由于电容存在漏电现象,经过一段时间后,电容存放的信息就会丢失,因此,必须对已存放电荷的电容进行定时充电,即刷新操作,才能保证信息不会丢失。对动态RAM存储器的读操作过程,相当于是让已存储有电荷的电容放电,进行一次读操作后,电容里存储电荷放电完,若不即时对其进行刷新操作,动态RAM存储器中存放的信息将会随着读操作而丢失。因此,对动态RAM存储器进行一次读操作的同时,都要进行刷新。5、什么叫虚拟存储器?采用虚拟存储器能解决什么问题?

答:虚拟存储器是一种有操作系统的存储管理软件对内存和外存资源进行统一分配和程序调度的存储器管理技术。它将内存和外存统一编址,形成一个比内存空间大许多的存储空间,称为虚拟存储空间。虚拟地址空间的大小由CPU存储管理体系结构决定,并由外部存储器支持。虚拟存储器的地址称为虚拟地址或逻辑地址(用户在编制程序时使用的地址)。

采用虚拟存储器,可使用户在编制程序时可以不受内存空间大小的限制,在虚拟存储空间内自由编程,使得具有较小内存空间的系统能够运行答容量的程序。

6、简述只读存储器(ROM)的操作特点?

答:只读存储器ROM的操作特点如下:

(1) ROM中存放的信息在制造时或使用前就已经写入,使用时不能改变。

(2) 使用时只能读出不能写入,读出时先寻找存储单元地址再读内容。

(3) 失电时存储信息不会丢失,因此用于存放固定不变的程序,如微机的监控管

程序、汇编程序、各种常数函数表等。

ROM通常使用MOS工艺集成。按操作功能不同又可分为掩膜ROM(Mask ProgramROM)、可编程只读存储器(Programable ROM)、光可擦除可编程存储器EPROM(Erasable Programable ROM)、电可擦除可编程存储器E2PROM(Electrically Erasable PROM)、闪速存储器Flash Memory。

7、简述随机存储器(RAM)的操作特点?

答:其操作特点为:

(1) CPU对RAM中的每一单元能读出又能写入。

(2) 读/写过程先寻找存储单元的地址再读/写内容。

(3) 读/写时间与存储单元的物理地址无关。

(4) 失电后信息丢失。现已开发出带电池芯片的RAM,称为非易失性RAM(NVRAM),做到失电后信息不丢失。

(5) 作Cache和主存用。

8、ROM,PROM,EPROM各有什么特点与用途?

答:只读存储器ROM中的信息是预先写入的,在使用时只能读出,不能写入。ROM集成度高,成本低,掉电时存储的信息不会丢失,在计算机中ROM主要用来存放固定的程序,如系统软件,启动程序,监控程序或操作系统的常驻内存部分程序等。

PROM称为可编程只读存储器,PROM在出厂时,各个存储单元处于相同状态,用户可根据自己的需要来写入存储信息,但只能写入一次,存储内容一旦写入就无法更改。

EPROM是一种可以多次擦出和重写的只读存储器,适应用户进行多次修改与编程的需要。其特点是:即使要改写芯片中的一位数据,也必须把整个内容全部擦除,才能重写。

9、什么叫中断?中断系统的主要功能有哪些?

答:中断是指CPU在执行程序的过程中,由于每种外部或内部事件的作用(如外部设备请求与CPU传送数据或CPU执行程序出现了异常),强迫CPU停止当前正在执行的程序,

转去为该事件服务,待事件服务结束后,能自动地返回到被中断的程序中继续执行的过程。

中断系统应具备如下功能:

(1)设置中断源。系统中允许请求中断的事件,并确定它们的中断请求方式。

(2)中断源识别。当中断源有请求时,CPU能够正确地判别中断源,并能够转去执行相应的中断服务程序。

(3)中断源判优。当多个中断源同时请求中断时,系统能够自动地进行中断优先权判优,当前优先权最高的中断请求优先得到CPU的响应和处理。

(4)中断与返回。能自动地处理中断程序与被中断程序之间的跳转及断点保护问题。

10、中断向量表用来存放什么内容?它占用多大内存空间?存放在内存的哪个区域?可以用

什么方法写入或读取中断向量表的内容?

答:中断向量表用来存放中断服务程序的入口地址(CS:IP), 它占用1K的内存空间,地址范围是000H∽3FFH, 中断服务程序的入口地址可用传送指令直接装入方法或调用DOS 系统功能(21H)调用中的功能号09H号装入方法。同样,可利用DOS系统功能(21H)调用中的功能号35H,从中断向量表中将每一中断服务程序的入口地址读出。

11、简述8255并行接口芯片的功能?

答:(1)8255A是一个有3个数据口、1个控制/状态口的8位并行输入输出接口芯片;

(2)8255A能为80系列CPU与I/O设备之间提供兼容TTL电平的接口,能接通键盘、打印机、步进电机、显示器、A/D和D/A转换器等等;

(3)8255A原则上适用于一切需并行输入输出的I/O设备;8255A设置了方式0、方式

1、方式2等3种不同的工作方式,可用于无条件传送、查询传送、中断传送,采

用哪种传送方式可用控制字设置;

(4)8255A有两个控制字供编制初始化程序使用,使用OUT指令从控制寄存器端口写入,有一个状态字可供查询,使用IN指令从C端口读出;对8255A的4个端口

读/写操作实质上就是对8255A所接I/O设备的操作。

12、8259A初始化需要写入的命令字有哪些?写入的顺序有什么要求?

答:8259A初始化需要写入的命令字有:ICW1、ICW2、ICW3、ICW4。CPU对8259A初始化时,其顺序为先写ICW1(端口地址为偶地址),后写ICW2、ICW3和ICW4(端口地址都为奇地址),并且ICW1和ICW2为必须初始化的两个命令字,ICW3视8259A芯片是否为级联而定,ICW4则根据实际需要而定,一般情况下,如8259A芯片为级联方式,则必须有ICW4.

13、简述中断源的分类和它们之间的优先顺序如何?并分别简述CPU响应各类中断源的条件?

答:按中断源与CPU的位置关系,可分为外部中断和内部中断两大类:

外部中断是指有外部设备通过硬件触发请求的方式产生的中断,又称为硬件中断,外部中断有分为非屏蔽中断和

内部中断是由CPU运行程序错误或执行内部程序调用引起的一种中断,亦称软件中断。

它们之间的优先顺序是内部中断、非屏蔽中断、可屏蔽中断和单步(跟踪)中断。

CPU响应内部中断、非屏蔽中断、可屏蔽中断和单步(跟踪)中断等四类中断的相同条件是:(1)必须要有中断请求,(2)CPU当前正在执行的指令必须结束,而对于可屏蔽中断,还必须满足IF=1,即CPU处于开中断状态的条件。

14、CPU与I/O设备之间的数据传送有哪几种方式?每种方式的工作特点是什么?

答:CPU与I/O设备之间的数据传送方式有:程序查询方式,程序中断控制方式和DMA方式

程序查询方式的特点是不需要额外的硬件支持,但由于CPU与外设工作的不同步,在执行数据传送的过程中,需要CPU不断地读取外设的状态进行查询等待,致使CPU的利用率较低;假如CPU按这种方式与多台外设传送数据时,就需要周期性地依次查询每个外设的状态,浪费的时间就更多,CPU的利用率就更低。因此,这种方式只适合于工作不太繁忙的外设。

程序中断控制方式的特点是:在外设工作期间,CPU无需等待,可以处理其它任务,CPU 与外设可以并行工作,从而提高了CPU的利用率,同时又能满足实时信息处理和多任务处理的需要,但在进行数据传送时,仍需要通过执行程序来完成数据的传送。

DMA数据传送方式是在外设与内存之间直接开辟一个数据传送通道,数据的传送不需要经过CPU,以不需要CPU的干预,是一种几乎完成由硬件来完成数据传送的方式。因此,这种方式与程序中断控制方式相比,CPU的利用率更高,但硬件的投入相对要高。该种方式适合于外设速度快,数据传送量的情况。

15、简述中断技术的基本作用?

答:(1)中断技术能及时处理随机出现的各种输入输出信息,使微机实时控制成为现实。在复杂的工业生产过程中,被控参数因干扰的影响经常会偏离给定值,甚至越限报警,而CPU 采用中断技术对生产过程周期性地进行检测,能及时对扰动进行校正,使系统最终趋于稳定。

(2)中断技术能够使一台计算机“同时”执行多道程序,“同时”解几个题目,“同时”进行多个运算。例如程序A执行到某一步时要输入新的数据或输出中间结果,或者是因内部软件出错等诸多原因要暂停,中断系统就能让CPU转去执行其它程序。待程序A断点处的问题解决以后,CPU就可以返回到程序A继续执行。有了中断,使CPU通过接口连接多个I/O 外部设备成为可能。多个I/O设备能通过中断系统的管理同时进行工作,接受CPU的分时处理服务。面对微机运行过程中随时可能出现的一些情况,如电源掉电、运算溢出等等,中断系统能够随时对它们进行故障处理,有效地提高了运行可靠性。

16、简述I/O接口电路的作用和功能?

答:I/O接口电路是实现计算机与外部设备进行信息交换的一门技术,在微机系统设计和应用过程中占有十分重要的地位。I/O接口电路介于主机与外设之间,把由微处理器和存储器组成的基本系统与外部设备有机的连接起来。是微处理器与外部设备信息交换的桥梁。

I/O接口电路的功能主要有以下方面:

(1)数据缓冲:实现高速CPU与慢速外设的速度匹配。

(2)信号转换:实现数字量与模拟量转换、串行与并行格式的转换和逻辑电平转换。

(3)中断控制:实现CPU与外部设备并行工作和故障自动处理等。

(4)定时计数:实现系统定时和外部事件计数及控制。

(5)DMA传送:实现存储器与I/O设备之间直接交换信息。

17、什么叫端口?I/O端口的编址方式有哪两种?它们各有什么特点?

答:在I/O接口电路中能被CPU直接访问的寄存器或某些特定的器件称为端口。I/O端口的编址方式有I/O端口与存储器统一编址方式和I/O端口与存储器单独编址方式等两种方式。

在统一编址方式中,将存储器地址空间的一部分作为I/O端口空间。即为每一个端口分配一个存储器地址,CPU可以用访问存储器的方式来访问I/O端口,其优点是不用专门设置访问端口的指令,用于访问存储器的指令与操作外设的指令相同。不需要单独外外设设置一套指令。缺点是由于端口占用了存储器空间的部分地址,使得存储器的实际存储空间减少,另外,由于操作存储器与操作外设的指令相同,使得当操作外设时的速度变慢。

在单独编址方式中,I/O端口与存储器分开编址,因此,I/O端口不占用存储器的地址空间,操作存储器和外设必须用两套不同的指令系统,即应专门设置操作外设的指令,18、简述DMAC的基本性能?

答:整个DMA过程都用硬件电路来实现,为此,DMAC必须具有如下功能:(1)在非DMA方式时,不干扰CPU的工作,与三组总线高阻态连接;

(2)能够向CPU发出HOLD信号,该信号为要求进入DMA方式的申请信号;

(3)能够接收CPU发出的HLDA信号,该信号为CPU同样进入DMA方式的响应信号;

(4)在接到HLDA信号后,能够接管对三组总线的控制,发出地址信息,对存储器寻址,修改地址指针,便于成组传送,发出控制信息,实现读(I/O→存储器)、

写(存储器→I/O)和决定传送的字节数;

(5)判断DMA传送是否结束,若结束,则发出结束信号,使CPU恢复正常。

19、简述8086CPU内BIU单元的基本功能?

答:总线接口单元BIU的功能是对外电路提供三组总线,实现CPU与存储器、I/O端

口之间地址信号、数据信号和控制/状态信号的传送。BIU 承担的具体任务是:根据CS 和IP的值计算下一条将要执行指令的物理地址;经由总线控制电路发出的地址信息选中存储器某一单元或某一I/O端口,以及相应的读/写控制信号;经数据总线完成8/16位数据的读/写。在取指令阶段,把从存储单元取出的指令字节送指令队列寄存器。20、简述8086CPU内EU单元的基本功能?

答:执行单元EU 的功能是解释并执行指令。EU由控制单元电路、算术逻辑单元、CPU 内部通用寄存器组三部分组成。控制单元电路用作将指令队列取来的指令字节进行译码并形成各种定时控制号,它能对EU的各个逻辑电路实施特定的定时操作;算术逻辑单元用于实现算术逻辑运算、寻址时有效地址的计算;CPU内部通用寄存器组用于存放参加运算的操作数、运算结果及运算结果的标志,以及存放存储单元逻辑地址的偏移量。它包括10个16位寄存器AX、BX、CX、DX、SP、BP、SI、DI、IP、FLAGS。

微机原理与接口技术(第三版)课本习题答案

第二章 8086体系结构与80x86CPU 1.8086CPU由哪两部分构成它们的主要功能是什么 答:8086CPU由两部分组成:指令执行部件(EU,Execution Unit)和总线接口部件(BIU,Bus Interface Unit)。指令执行部件(EU)主要由算术逻辑运算单元(ALU)、标志寄存器FR、通用寄存器组和EU控制器等4个部件组成,其主要功能是执行指令。总线接口部件(BIU)主要由地址加法器、专用寄存器组、指令队列和总线控制电路等4个部件组成,其主要功能是形成访问存储器的物理地址、访问存储器并取指令暂存到指令队列中等待执行,访问存储器或I/O端口读取操作数参加EU运算或存放运算结果等。 2.8086CPU预取指令队列有什么好处8086CPU内部的并行操作体现在哪里答:8086CPU的预取指令队列由6个字节组成,按照8086CPU的设计要求,指令执行部件(EU)在执行指令时,不是直接通过访问存储器取指令,而是从指令队列中取得指令代码,并分析执行它。从速度上看,该指令队列是在CPU内部,EU从指令队列中获得指令的速度会远远超过直接从内存中读取指令。8086CPU 内部的并行操作体现在指令执行的同时,待执行的指令也同时从内存中读取,并送到指令队列。 5.简述8086系统中物理地址的形成过程。8086系统中的物理地址最多有多少个逻辑地址呢答:8086系统中的物理地址是由20根地址总线形成的。8086系统采用分段并附以地址偏移量办法形成20位的物理地址。采用分段结构的存储器中,任何一个逻辑地址都由段基址和偏移地址两部分构成,都是16位二进制数。通过一个20位的地址加法器将这两个地址相加形成物理地址。具体做法是16位的段基址左移4位(相当于在段基址最低位后添4个“0”),然后与偏移地址相加获得物理地址。由于8086CPU的地址线是20根,所以可寻址的存储空间为1M字节,即8086系统的物理地址空间是1MB。逻辑地址由段基址和偏移地址两部分构成,都是无符号的16位二进制数,程序设计时采用逻辑地址,也是1MB。 6.8086系统中的存储器为什么要采用分段结构有什么好处 答:8086CPU中的寄存器都是16位的,16位的地址只能访问64KB的内存。086系统中的物理地址是由20根地址总线形成的,要做到对20位地址空间进行访问,就需要两部分地址

微机原理与接口技术实验汇总

实验要求 1、带预习报告上机 根据实验要求,作好充分预习,设计实验硬件原理及接线图(必须标出相关的管脚号,以备硬件连线及测试),画出程序流程图,写出源程序清单,规划好调试步骤,上机时带预习报告。注意:无预习报告者不得做实验。 2、认真实验,经教师检查后,方可离开 注意掌握软、硬件调试方法,提高分析问题、解决问题的能力。对所编写的程序必须十分清楚,作到知其然,亦知其所以然,硬件电路原理清楚,熟练应用常规的仪器(如万用表、示波器等)检查测试硬件电路。指导教师还会根据实验要求,提出问题。3、按时提交实验报告 实验结束后,在预习报告的基础上,完成实验报告,并于下次实验时交给指导教师。 实验报告格式 实验* ***** ***** ***** 一、实验目的 二、实验内容 三、硬件原理及接线图 四、程序流程图 五、程序清单 六、实验步骤 七、实验结果及现象分析 八、收获及建议 测13实验安排: 地点:综合实验楼0701 实验周次星期小节 一 6 五1,2 二8 五1,2 三10 五1,2 四12 五1,2 五14 五1,2

实验一汇编语言程序的调试 一、实验目的 1、掌握8086汇编程序的编辑、编译、连接及运行过程。 2、掌握使用HQFC软件调试程序的方法。 二、实验内容:编制程序并调试 1、上机调试P45 项目1程序。 要求:1)写出调试步骤 2)记下代码段数据。 3)记下数据段数据 4)用单步调试法调试,记下每句程序目的操作数执行结果。观察每句程序 执行过程中CS、 IP、 FLAGS寄存器的变化。 2、上机调试P54 项目2程序,用单步调试法指出每句程序的调试结果。 要求:1)记下代码段数据。 2)记下数据段数据 3)记下程序执行前附加段数据、程序执行后附加段数据。 3)用单步调试法调试,记下lop句之前每句程序目的操作数执行结果。 观察其它句程序的执行结果,观察每句程序执行过程中CS、 IP、 FLAGS寄存器的 变化。 三、调试步骤 1、编辑源程序,形成****.ASM文件(可用HQFC软件或XP系统下的记事本编辑源程序) (注:在E:盘上建立一个你自己的文件夹,保存你自己的文件) 2、编译,形成****.OBJ文件(可用HQFC软件的编译功能) 3、链接,形成****.EXE文件(可用HQFC软件的构建功能) 4、运行(或调试)(可用HQFC软件的重构运行功能或开始调试) 四、调试步骤参考 1、编译(编译) 在当前运行环境下,选择菜单栏中的“ASM文件编译”菜单,选择编译选项则程序对当前ASM源文件进行编译,编译调试窗口中输出汇编的结果,若程序汇编有错,则详细报告错误信息。双击输出错误,集成开发环境会自动将错误所在行代码显示。 2、构建(汇编+链接) 在当前运行环境下,选择菜单栏中的“ASM文件编译”菜单,选择汇编+链接选项则程序对当前ASM源文件进行汇编与链接,编译调试窗口中输出汇编与链接的结果,若程序汇编或链接有错,则详细报告错误信息。双击输出错误,集成开发环境会自动将错误所在行代码显示。 3、重构运行(汇编+链接+执行) 在当前运行环境下,选择菜单栏中的“ASM文件编译”菜单,选择汇编+链接+执行选项则程序对当前ASM源文件执行,程序自动运行。

(完整版)微机原理及接口技术(习题答案)

范文范例学习指导 第1章微机运算基础 习题和思考题 1.请完成以下计算: 174.66D=(10101110.10101)B=(AE. A8)H 10101110101.01011B=(1397.344)D=(575.58)H 4BCH=(010*********)B=()BCD 2.设字长为8位,X=(2A)16,当X分别为原码、补码、反码和无符号数的时候,其真值 是多少? 答:当X表示原码时,其真值为:+101010 当X表示补码时,其真值为:+101010 当X表示反码时,其真值为:+101010 当X表示无符号数数时,其真值为:00101010 3.设字长为8位,用补码形式完成下列计算,要求有运算结果并讨论是否发生溢出? 120+18 -33-37 -90-70 50+84 答:120+18 其补码形式分别为:(120)补=01111000 (18)补=00010010 01111000 + 00010010 10001010 由于C s=0 ,C p=1,因此有溢出,结果错误 -33-37 其补码形式为:(-33)补=11011111 (-37)补=11011011 11011111 +11011011 10111010 由于C s=1, C p=1,所以没有溢出,结果正确 -90-70 其补码形式为:(-90)补=10011100 (-70)补=10111010 10011100 +10111010 01010110 由于C s=1, C p=0,所以有溢出,结果错误 50+84

其补码形式为:(50)补=00110010 (84)补=01010100 00110010 +01010100 10000110 由于C s=0, C p=1,所以有溢出,结果错误 4.请写出下列字符串的ASCII码值。 My name is Zhang san. 4D 79 6E 61 6D 65 69 73 5A 68 61 6E 67 73 61 6E 2E 第2章 80X86微机系统 习题与思考题 1.微型计算机主要由哪些基本部件组成?各部件的主要功能是什么? 答:微型计算机主要由输入设备、运算器、控制器、存储器和输出设备组成。 各部件的功能分别是:1、输入设备通过输入接口电路将程序和数据输入内存;2、运算器是进行算术运算和逻辑运算的部件,它是指令的执行部件;3、控制器是计算机的指挥中心,它负责对指令进行译码,产生出整个指令系统所需要的全部操作的控制信号,控制运算器、存储器、输入/输出接口等部件完成指令规定的操作;4、存储器用来存放程序、原始操作数、运算的中间结果数据和最终结果数据; 5、输出设备是CPU通过相应的输出接口电路将程序运行的结果及程序、数据送到的设备; 2.微处理器的发展过程是什么? 答:微型计算机的发展过程是: 第一代(1946~1957)——采用电子管为逻辑部件,以超声波汞延迟线、阴极射线管、磁芯和磁鼓等为存储手段;软件上采用机器语言,后期采用汇编语言。 第二代(1957~1965)——采用晶体管为逻辑部件,用磁芯、磁盘作内存和外存;软件上广泛采用高级语言,并出现了早期的操作系统。 第三代(1965~1971)——采用中小规模集成电路为主要部件,以磁芯、磁盘作内存和外存;软件上广泛使用操作系统,产生了分时、实时等操作系统和计算机网络。 第四代(1971~至今)——采用大规模集成电路(LSI)、超大规模集成电路(VLSI)为主要部件,以半导体存储器和磁盘为内、外存储器;在软件方法上产生了结构化程序设计和面向对象程序设计的思想。 3.简述80486微处理器的基本结构。 书12页 4.80486微处理器的工作模式有几种?当CS内容为1000H,IP内容为7896H,求在实地址 模式下的物理地址为多少? 答:实模式和保护模式及虚拟8086模式。当CS内容为1000H,IP内容为7896H,在实地

微机原理与接口技术实验报告

微机原理与接口技术实验报告

2

3

实验一:数据传送 实验学时:2 实验类型:验证 实验要求:必修 一.实验目的 1.学习程序设计的基本方法和技能,掌握用汇编语言设计、编写、调试和运行程序的方法; 学习用全屏幕编辑软件QEDIT.EXE建立源程序(.ASM文件); 学习用汇编软件MASM.EXE对源文件汇编产生目标文件(.OBJ文件); 学习用连接程序LINK.EXE对目标文件产生可执行文件(.EXE文件); 学习用调试软件TD.EXE调试可执行文件; 2.掌握各种寻址方法以及简单指令的执行过程。 二.实验器材 PC机 三.实验组织运行要求 1.利用堆栈实现AX的内容与BX的内容进行交换。堆栈指针SP=2000H,AX=3000H,BX=5000H; 2.汇编、调试、观察、记录结果; ⑴用QEDIT.EXE软件输入汇编语言源程序,以.ASM格式文件存盘; ⑵用MASM对源程序进行汇编产生二进制目标文件(.OBJ文件),再用连接程序LINK产生可执行文件(.EXE文件); ⑶用调试软件TD调试、运行程序,观察、记录结果。 四.实验步骤 1.进入子目录E:>\SY86后,利用QEDIT.EXE(简称Q)送入以下汇编语言源程序,并以M1.ASM文件存盘 ⑴汇编语言程序的上机过程 ①进入\SY86子目录 E:>CD\SY86 E:\SY86> ②进入QEDIT.EXE 编辑界面 E:\SY86> Q ③输入文件名*.ASM(如M1.ASM)后,输入源程序 源程序 DATA SEGMENT PARA PUBLIC’DATA’ ;数据段定义 DB 512 DUP(0) DATA ENDS STACK SEGMENT PARA STACK’STACK’ ;堆栈段定义 DB 512 DUP( ?) 4

微机原理与接口技术(第二版) 清华大学出版社

习题1 1.什么是汇编语言,汇编程序,和机器语言? 答:机器语言是用二进制代码表示的计算机能直接识别和执行的一种机器指令的集合。 汇编语言是面向及其的程序设计语言。在汇编语言中,用助记符代替操作码,用地址符号或标号代替地址码。这种用符号代替机器语言的二进制码,就把机器语言编程了汇编语言。 使用汇编语言编写的程序,机器不能直接识别,要由一种程序将汇编语言翻译成机器语言,这种起翻译作用的程序叫汇编程序。 2.微型计算机系统有哪些特点?具有这些特点的根本原因是什么? 答:微型计算机的特点:功能强,可靠性高,价格低廉,适应性强、系统设计灵活,周期短、见效快,体积小、重量轻、耗电省,维护方便。 这些特点是由于微型计算机广泛采用了集成度相当高的器件和部件,建立在微细加工工艺基础之上。 3.微型计算机系统由哪些功能部件组成?试说明“存储程序控制”的概念。 答:微型计算机系统的硬件主要由运算器、控制器、存储器、输入设备和输出设备组成。 “存储程序控制”的概念可简要地概括为以下几点: ①计算机(指硬件)应由运算器、存储器、控制器和输入/输出设备五大基本部件组成。 ②在计算机内部采用二进制来表示程序和数据。 ③将编好的程序和原始数据事先存入存储器中,然后再启动计算机工作,使计算机在不需要人工干预的情况下,自动、高速的从存储器中取出指令加以执行,这就是存储程序的基本含义。 ④五大部件以运算器为中心进行组织。 4.请说明微型计算机系统的工作过程。 答:微型计算机的基本工作过程是执行程序的过程,也就是CPU自动从程序存

放的第1个存储单元起,逐步取出指令、分析指令,并根据指令规定的操作类型和操作对象,执行指令规定的相关操作。如此重复,周而复始,直至执行完程序的所有指令,从而实现程序的基本功能。 5.试说明微处理器字长的意义。 答:微型机的字长是指由微处理器内部一次可以并行处理二进制代码的位数。它决定着计算机内部寄存器、ALU和数据总线的位数,反映了一台计算机的计算精度,直接影响着机器的硬件规模和造价。计算机的字长越大,其性能越优越。在完成同样精度的运算时,字长较长的微处理器比字长较短的微处理器运算速度快。 6.微机系统中采用的总线结构有几种类型?各有什么特点? 答:微机主板常用总线有系统总线、I/O总线、ISA总线、IPCI总线、AGP总线、IEEE1394总线、USB总线等类型。 7.将下列十进制数转换成二进制数、八进制数、十六进制数。 ①(4.75)10=(0100.11)2=(4.6)8=(4.C)16 ②(2.25)10=(10.01)2=(2.2)8=(2.8)16 ③(1.875)10=(1.111)2=(1.7)8=(1.E)16 8.将下列二进制数转换成十进制数。 ①(1011.011)2=(11.375)10 ②(1101.01011)2=(13.58)10 ③(111.001)2=(7.2)10 9.将下列十进制数转换成8421BCD码。 ① 2006=(0010 0000 0000 0110)BCD ② 123.456=(0001 0010 0011.0100 0101 0110)BCD 10.求下列带符号十进制数的8位基2码补码。 ① [+127]补= 01111111

微机原理与接口技术李珍香版十个实验程序说课讲解

微机原理与接口技术李珍香版十个实验程 序

实验一 1.实验目的:掌握汇编语言源程序的结构。 2.实验内容:显示一串字符串“hellow world! 班级,学号”。3.实验代码: DATA SEGMENT MS DB ' Hello,World!$' NS DB ' 151044A,151044106$' DATA ENDS STACK SEGMENT STACK DW 50 DUP(?) STACK ENDS CODE SEGMENT ASSUME DS:DATA,CS:CODE:CODE,SS:STACK START:MOV AX,DATA MOV DS,AX MOV DX,OFFSET MS MOV AH,9 INT 21H MOV AX,DATA MOV DS,AX

MOV DX,OFFSET NS MOV AH,9 INT 21H MOV AH,4CH INT 21H CODE ENDS END START 4.实验结果:

实验二 1.实验目的:熟悉汇编语言源程序的编辑、汇编、连接、调试 过程 2.实验内容:两个8位16进制数相加(生日+当天日期) 3.实验代码: DATA SEGMENT SR DD 19970925H RQ DD 20171111H DATA ENDS STACK SEGMENT STACK DB 50 DUP(0) STACK ENDS CODE SEGMENT ASSUME CS:CODE,DS:DATA,SS:STACK START:MOV AX,DATA MOV DS,AX MOV AX,WORD PTR SR ADD AX,WORD PTR RQ

微机原理与接口技术学习心得

本学期微机原理课程已经结束,关于微机课程的心得体会甚多。微机原理与接口技术作为一门专业课,虽然要求没有专业课那么高,但是却对自己今后的工作总会有一定的帮助。记得老师第一节课说学微机原理是为以后的单片机打基础,这就让我下定决心学好微机原理这门课程。 初学《微机原理与接口技术》时,感觉摸不着头绪。面对着众多的术语、概念及原理性的问题不知道该如何下手。在了解课程的特点后,我发现,应该以微机的整机概念为突破口,在如何建立整体概念上下功夫。可以通过学习一个模型机的组成和指令执行的过程,了解和熟悉计算机的结构、特点和工作过程。 《微机原理与接口技术》课程有许多新名词、新专业术语。透彻理解这些名词、术语的意思,为今后深入学习打下基础。一个新的名词从首次接触到理解和应用,需要一个反复的过程。而在众多概念中,真正关键的并不是很多。比如“中断”概念,既是重点又是难点,如果不懂中断技术,就不能算是搞懂了微机原理。在学习中凡是遇到这种情况,绝对不轻易放过,要力求真正弄懂,搞懂一个重点,将使一大串概念迎刃而解。 学习过程中,我发现许多概念很相近,为了更好地掌握,将一些容易混淆的概念集中在一起进行分析,比较它们之间的异同点。比如:微机原理中,引入了计算机由五大部分组成这一概念;从中央处理器引出微处理器的定义;在引出微型计算机定义时,强调输入/输出接口的重要性;在引出微型计算机系统的定义时,强调计算机软件与计算机硬件的相辅相成的关系。微处理器是微型计算机的重要组成部分,它与微型计算机、微型计算机系统是完全不同的概念在微机中,最基础的语言是汇编语言。汇编语言是一个最基础最古老的计算机语言。语言总是越基础越重要,在重大的编程项目中应用最广泛。就我的个人理解,汇编是对寄存的地址以及数据单元进行最直接的修改。而在某些时候,这种方法是最有效,最可靠的。 然而,事物总有两面性。其中,最重要的一点就是,汇编语言很复杂,对某个数据进行修改时,本来很简单的一个操作会用比较烦琐的语言来解决,而这些语言本身在执行和操作的过程中,占有大量的时间和成本。在一些讲求效率的场合,并不可取。 汇编语言对学习其他计算机起到一个比较、对照、参考的促进作用。学习事物总是从最简单基础的开始。那么学习高级语言也当然应当从汇编开始。学习汇

微机原理与接口技术实验指导书1_[1]...

微机原理与接口技术实验指导书 编者:王亭岭 华北水利水电学院 电气学院自动化教研室 二零一二年三月

目录 实验一标志寄存器应用 (1) 实验二指令寻址方式练习 (4) 实验三分支结构程序设计 (6) 实验四循环结构程序设计 (7) 实验五子程序结构程序设计 (8) 实验六DOS系统功能调用程序设计 (10) 实验七BIOS中断调用程序设计 (12) 实验八定时器中断程序设计 (14)

实验一标志寄存器应用 一、实验目的与要求 1.掌握汇编程序的编译过程; 2.掌握8086的标志寄存器的特点。 二、实验内容 微型计算机(80x86系列)。 四、实验参考程序 DATA SEGMENT A DW 123 B DW 456 SUM DW ? DATA ENDS CODE SEGMENT ASSUME CS:CODE , DS:DATA START: MOV AX , DATA MOV DS , AX MOV AX , A SUB AX , B MOV SUM , AX MOV AH,4CH INT 21H CODE ENDS END START 五、实验步骤 步骤一、用鼠标单击开始菜单,单击运行。如下图所示:

步骤二、在运行窗口中键入cmd,回车进入命令提示符。如下图所示: 步骤三、在命令提示符中编译汇编源程序并连接*.obj文件。如下图所示:1.C:\>D: 回车 2.D:\ >CD MASM 回车 3.D:\MASM>MASM SY1.ASM 回车 4.D:\MASM>LINK SY1.OBJ 回车

步骤四、在命令提示行中运行并调试汇编程序。如下图所示:1.D:\MASM>SY1.EXE 回车 2.D:\MASM>DEBUG SY1.EXE 回车 六、实验结论 1.程序运行后变量SUM的值是多少? 2.程序运行前后标志寄存器的各标志位有何变化? 3.分析实验结果及所遇到的问题,并说明解决的方法。

《微机原理与接口技术》参考答案

《微机原理与接口技术》参考答案 《微机原理与接口技术》习题参考答案习题 2 1. 为何说8086CPU是16位CPU?答:16位指的是8086CPU的字长,而字长一般来说和运算器、寄存器、总线宽度一致。因为8086CPU的内部寄存器、内部运算部件以及内部操作都是按16位设计的,这决定了它的字长为16位。 2. 8086CPU哪两个单元组成?其中,指令队列在哪个单元中,有何作用?答:总线接口单元和执行单元。指令队列在BIU中。它的作用是当EU在执行指令时,空闲的BIU可以从内存读取后续指令到指令队列,这样就可以将取指令工作和执行指令工作重叠进行,从而提高CPU的工作效率,加快指令的执行速度。 3. 8086CPU中8位寄存器和16位寄存器是什么关系?答:8086的通用寄存器包括数据寄存器、指

针寄存器和变址寄存器。其中数据寄存器包含AX、BX、CX、DX四个16位寄存器,但他们每个都可以分开作为两个单独的8位寄存器使用。8086的指针寄存器和变址寄存器不可分割为8位寄存器。4. 8086CPU中的IP寄存器有何用途?答:IP寄存器是指令指针寄存器,用来存放下一条要执行的指令在代码段中的偏移地址。在程序运行过程中,IP寄存器始终指向下一条指令的首地址,与CS寄存器联合确定下一条指令的物理地址。8086就是通过IP寄存器来控制指令序列的执行流程。 5. 在标志寄存器中,用于反映运算结果属性的标志位有哪些?它们每一位所表示的含义是什么?答:有CF、PF、AF、ZF、SF、OF。它们的含义如下:CF:进位标志。它记录运算时从最高有效位产生的进位值或结果值。最高有效位有进位或有借位时CF=1,否则CF=0。PF:奇偶标志。它记录运算结果的奇偶检验条件。当结果操作数

微机原理与接口技术习题答案

《微机原理与接口技术》习题答案 一、单项选择题 1、80486CPU进行算术和逻辑运算时,可处理的信息的长度为( D )。 A、32位 B、16位 C、8位 D、都可以 2、在下面关于微处理器的叙述中,错误的是( C ) 。 A、微处理器是用超大规模集成电路制成的具有运算和控制功能的芯片 B、一台计算机的CPU含有1个或多个微处理器 C、寄存器由具有特殊用途的部分内存单元组成,是内存的一部分 D、不同型号的CPU可能具有不同的机器指令 3、若用MB作为PC机主存容量的计量单位,1MB等于( B )字节。 A、210个字节 B、220个字节 C、230个字节 D、240个字节 4、运算器在执行两个用补码表示的整数加法时,判断其是否溢出的规则为( D )。 A、两个整数相加,若最高位(符号位)有进位,则一定发生溢出 B、两个整数相加,若结果的符号位为0,则一定发生溢出 C、两个整数相加,若结果的符号位为1,则一定发生溢出 D、两个同号的整数相加,若结果的符号位与加数的符号位相反,则一定发生溢出 5、运算器的主要功能是( C )。 A、算术运算 B、逻辑运算 C、算术运算与逻辑运算 D、函数运算 6、指令ADD CX,55H[BP]的源操作数的寻址方式是(D )。 A、寄存器寻址 B、直接寻址 C、寄存器间接寻址 D、寄存器相对寻址 7、设(SS)=3300H,(SP)=1140H,在堆栈中压入5个字数据后,又弹出两个字数据,则(SP)=(A ) A、113AH B、114AH C、1144H D、1140H 8、若SI=0053H,BP=0054H,执行SUB SI,BP后,则( C)。 A、CF=0,OF=0 B、CF=0,OF=1 C、CF=1,OF=0 D、CF=1,OF=1 9、已知(BP)=0100H,(DS)=7000H,(SS)=8000H,(80100H)=24H,(80101H)=5AH,(70100H)=01H,(70101H)=02H,指令MOV BX,[BP]执行后,(BX)=(D ) 。 A、0102H B、0201H C、245AH D、5A24H 10、实模式下80486CPU对指令的寻址由(A )决定。 A、CS,IP B、DS,IP C、SS,IP D、ES,IP 11、使用80486汇编语言的伪操作指令定义: VAL DB 2 DUP(1,2,3 DUP(3),2 DUP(1,0)) 则

微机原理与接口技术实验报告

微机原理与接口技术课程设计报告题目:继电器控制实验设计 学院电子与信息工程学院 专业通信工程年级 10级 学生姓名 xx 学号 _ xxxxxxxx 指导教师 xx 完成时间 2012/11/9 二O一二年十一月

目录 摘要 (3) 一.实验目的 (4) 二.实验原理 (4) 1 实验基本原理 (4) 2.1继电器结构原理图 (5) 2.2继电器工作原理 (5) 3.1 8255A组成 (6) 3.2 8255A结构框图 (7) 3.3 8255A工作方式 (7) 三.实验内容 (11) 四.程序设计 (12) 4.1程序流程图 (12) 4.2程序代码 (12) 五.实验小结........................................................ 错误!未定义书签。 六.参考文献 ......................................................... 错误!未定义书签。

摘要 现代自动控制设备中,都存在一个电子电路与电气电路的互相连接问题,一方面要使电子电路的控制信号能够控制电气电路的执行元件,另一方面又要为电子线路的电气电路提供良好的电气隔离,以保护电子电路和人身的安全。继电器便能完成这一桥梁作用。 本课程设计主要采用了控制继电器和8255A芯片来完成。电路的控制端为高电平时,继电器工作常开触点吸合,连触点的LED灯被点亮。当控制端为低电平时,继电器不工作。执行时,对应的LED将随继电器的开关而亮灭。 关键词:控制继电器 8255A芯片

一.实验目的 1、进一步熟悉汇编语言的设计编写 2、掌握继电器控制的基本原理 3、掌握继电器控制编程方法 4、掌握8255芯片的应用 二.实验原理 1、利用8255A PA0输出高低电平,控制继电器的开合,以实现对外部装置的控制。 硬件线路原理图接线如下: 2、继电器 在现代工业中,人员和电子电路安全保障一直是首要考虑的问题,尤其在一些高危恶劣环境下,如高温高压等,如何在保障操作人员和电子电路安全的前提下对电路进行良好地控制便成为了工业进步不可回避的问题。一方面要使电子电路的控制信号能够控制电气电路的执行元件,另一方面又要为电子线路的电气电路提供良好的电气隔离,以保护电子电路和人身的安全,符合这种需求的元件便是继电器。 控制继电器是一种自动电子控制器件,它适用于远距离接通和分断交、直流小容量控制电路, 它具有控制系统和被控制系统,通常应用于自动控制电路中,

微机原理与接口技术期末考试试题及答案

微机原理与接口技术期末考试题库 1.微机系统的硬件由哪几部分组成? 答:三部分:微型计算机(微处理器,存储器,I/0接口,系统总线),外围设备,电源。 2.什么是微机的总线,分为哪三组? 答:是传递信息的一组公用导线。分三组:地址总线,数据总线,控制总线。 3.8086/8088CPU的内部结构分为哪两大模块,各自的主要功能是什 么? 答:总线接口部件(BIU)功能:根据执行单元EU的请求完成CPU 与存储器或IO设备之间的数据传送。执行部件(EU),作用:从指令对列中取出指令,对指令进行译码,发出相应的传送数据或算术的控制信号接受由总线接口部件传送来的数据或把数据传送到总线接 口部件进行算术运算。 4.8086指令队列的作用是什么? 答:作用是:在执行指令的同时从内存中取了一条指令或下几条指令,取来的指令放在指令队列中这样它就不需要象以往的计算机那样让CPU轮番进行取指和执行的工作,从而提高CPU的利用率。 5.8086的存储器空间最大可以为多少?怎样用16位寄存器实现对 20位地址的寻址?完成逻辑地址到物理地址转换的部件是什么?

答:8086的存储器空间最大可以为2^20(1MB);8086计算机引入了分段管理机制,当CPU寻址某个存储单元时,先将段寄存器内的内容左移4位,然后加上指令中提供的16位偏移地址形成20位物理地址。 6.段寄存器CS=1200H,指令指针寄存器IP=FF00H,此时,指令 的物理地址为多少?指向这一物理地址的CS值和IP值是唯一的吗? 答:指令的物理地址为21F00H;CS值和IP值不是唯一的,例如:CS=2100H,IP=0F00H。 7.设存储器的段地址是4ABFH,物理地址为50000H,其偏移地址 为多少? 答:偏移地址为54100H。(物理地址=段地址*16+偏移地址) 8.8086/8088CPU有哪几个状态标志位,有哪几个控制标志位?其意 义各是什么? 答:状态标志位有6个:ZF,SF,CF,OF,AF,PF。其意思是用来反映指令执行的特征,通常是由CPU根据指令执行结果自动设置的;控制标志位有3个:DF,IF,TF。它是由程序通过执行特定的指令来设置的,以控制指令的操作方式。 9.8086CPU的AD0~AD15是什么引脚? 答:数据与地址引脚 10.INTR、INTA、NMI、ALE、HOLD、HLDA引脚的名称各是什么?

微机原理与接口技术

第二章 8086系统结构 一、 8086CPU 的内部结构 1.总线接口部件BIU (Bus Interface Unit ) 组成:20位地址加法器,专用寄存器组,6字节指令队列,总线控制电路。 作用:负责从内存指定单元中取出指令,送入指令流队列中排队;取出指令所需的操作 数送EU 单元去执行。 工作过程:由段寄存器与IP 形成20位物理地址送地址总线,由总线控制电路发出存储器“读”信号,按给定的地址从存储器中取出指令,送到指令队列中等待执行。 *当指令队列有2个或2个以上的字节空余时,BIU 自动将指令取到指令队列中。若遇到转移指令等,则将指令队列清空,BIU 重新取新地址中的指令代码,送入指令队列。 *指令指针IP 由BIU 自动修改,IP 总是指向下一条将要执行指令的地址。 2.指令执行部件EU (Exection Unit) 组成:算术逻辑单元(ALU ),标志寄存器(FR ),通用寄存器,EU 控制系统等。 作用:负责指令的执行,完成指令的操作。 工作过程:从队列中取得指令,进行译码,根据指令要求向EU 内部各部件发出控制命令,完成执行指令的功能。若执行指令需要访问存储器或I/O 端口,则EU 将操作数的偏移地址送给BIU ,由BIU 取得操作数送给EU 。 二、 8088/8086的寄存器结构 标志寄存器 ALU DI DH SP SI BP DL AL AH BL BH CL CH ES SS DS CS 内部暂存器输入 / 输出控制 电路1432EU 控制系 统20位16位8086总线指令 队列总线 接口单元执行 单元 6 516位 属第三代微处理器 运算能力: 数据总线:DB

微机原理与接口技术实验报告

微机原理与接口技术》 上机报告 学院:机电学院指导教师:胡勇学号:631424210229 姓名:鞠其林

实验一初级程序的编写与调试实验 、实验目的 1、熟练掌握DEBUG的常用命令,学会用DEBUG调试程序. 2、深入了解数据在存储器中的存取方法, 及堆栈中数据的压入与弹出 3、掌握各种寻址方法以及简单指令的执行过程. 二、实验内容 1、设堆栈指针SP=2000H,AX=3000H,BX=5000H请, 编一程序段将AX的内容和BX 的内容进行交换. 请用堆栈作为两寄存器交换内容的中间存储单元, 用DEBUG调试程序进行汇编与调试. 程序: MOV AX,3000 MOV BX,5000 MOV SP,2000 PUSH AX PUSH BX POP AX POP BX HLT

2、设AX=0002H,编一个程序段将AX的内容乘10, 要求用移位的方法完成程序: MOV AX,0002 MOV BX,AX MOV CL,2 SHL AX,CL ADD AX,BX MOV CL,1 SHL AX,CL HLT

三、心得体会 从这个程序的编辑过程中我感受到了汇编语言的强大,很直观的就可以读懂程 序的含义,但代码比较难记,而且语法严谨,我调试的过程中犯了一点错误, 修改的次数较多,希望我以后可以不再犯同样的错误,也是因为我练的比较的 少,还很生疏,我以后一定多加练习,把汇编学好 实验二 加法及判断程序的编写与调试 、实验目的 1、熟练掌握编写汇编语言源程序的基本方法和基本框架 2、学会编写顺序结构 , 分支结构和循环结构的汇编程序

3、掌握程序中数据的产生与输入输出的方法. 二、实验内容 1、用汇编语言编写一个加法程序: 1325+9839 请用ASCII 码的形式将加数与被加数存放在数据区DATA1和DATA2中, 并将相加结果显示输出. 程序: DATA SEGMENT DATA1 DB '5','2','3','1' DATA2 DB '9','3','8','9' DATA ENDS STACK SEGMENT PARA STACK 'STACK' DB 200 DUP(?) STACK ENDS CODE SEGMENT ASSUME CS:CODE,DS:DATA,SS:STACK START: MOV AX,DATA MOV DS,AX MOV AX,STACK MOV SS,AX LEA SI,DATA1 LEA DI,DATA2 MOV CX,4 MOV AH,0 NEXT: MOV AL,[SI] ADC AL,[DI] ADC AL,AH MOV AH,0 AAA ADD AL,30H MOV [DI],AL INC DI INC SI LOOP NEXT MOV CX,5 ADD AH,30H MOV [DI],AH NEXT1:MOV DL,[DI] MOV AH,02 INT 21H DEC DI

8086微机原理及接口技术实验教程(2017)

8086微机原理及接口技术 实验教程 合肥工业大学电气与自动化系

1 实验一 系统认识与存储器扩展实验 1.1 TD-PITE 实验装置简介 1.1 TD-PITE 功能特点 系统以具有PC104总线接口的i386EX 单板机和一个开放的微机接口教学实验平台,通过PC104总线组合插接方式构成的高性能80x86微机原理与接口技术教学实验系统,全面支持80x86实模式和保护模式的16/32位微机原理及接口技术的实验教学。开放的80386系统总线,不仅可以进行各种接口实验的学习,还可以进行基于386微处理器的嵌入式应用开发。I386EX 是一款嵌入式微处理器,其在Intel 386SX 微处理器的基础上集成了丰富的外围接口(如8259、8254、16C450和8237等),内部为32位总线,外部为16位数据总线,具有64MB 的寻址能力,保持与标准的32位80386CPU 相同的指令系统,可完全支持80X86微机原理及接口技术课程的教学,使教学内容与主流技术相一致,达到学以致用的目的。 系统提供开放的386系统总线,使用户可以充分学习并掌握系统总线的特点及操作方法。实验平台上提供丰富的实验单元,如中断控制器8259、DMA 控制器8237、定时/计数器8254、并行接口8255、串行通信接口8251、SRAM 、ADC0809、DAC0832、单次脉冲、键盘扫描及数码管显示、开关输入及发光管显示、电子发声器、点阵LED 显示、图形LCD 显示、步进电机、直流电机及温度控制单元电路。 1.2 TD-PITE 系统构成 TD-PITE 是一套80X86微机原理及接口技术实验教学系统,其主要系统构成如表1.1 所示。 表1.1 TD-PITE 系统构成

微机原理与接口技术知识点总结整理

《微机原理与接口技术》复习参考资料 第一章概述 一、计算机中的数制 1、无符号数的表示方法: (1)十进制计数的表示法 特点:以十为底,逢十进一; 共有0-9十个数字符号。 (2)二进制计数表示方法: 特点:以2为底,逢2进位; 只有0和1两个符号。 (3)十六进制数的表示法: 特点:以16为底,逢16进位; 有0--9及A—F(表示10~15)共16个数字符号。 2、各种数制之间的转换 (1)非十进制数到十进制数的转换 按相应进位计数制的权表达式展开,再按十进制求和。(见书本1.2.3,1.2.4)(2)十进制数制转换为二进制数制 ●十进制→二进制的转换: 整数部分:除2取余; 小数部分:乘2取整。 ●十进制→十六进制的转换: 整数部分:除16取余; 小数部分:乘16取整。 以小数点为起点求得整数和小数的各个位。 (3)二进制与十六进制数之间的转换 用4位二进制数表示1位十六进制数 3、无符号数二进制的运算(见教材P5) 4、二进制数的逻辑运算 特点:按位运算,无进借位 (1)与运算 只有A、B变量皆为1时,与运算的结果就是1 (2)或运算 A、B变量中,只要有一个为1,或运算的结果就是1 (3)非运算 (4)异或运算 A、B两个变量只要不同,异或运算的结果就是1 二、计算机中的码制 1、对于符号数,机器数常用的表示方法有原码、反码和补码三种。数X的原码记作[X]原,反码记作[X]反,补码记作[X]补。

注意:对正数,三种表示法均相同。 它们的差别在于对负数的表示。 (1)原码 定义: 符号位:0表示正,1表示负; 数值位:真值的绝对值。 注意:数0的原码不唯一 (2)反码 定义: 若X>0 ,则[X]反=[X]原 若X<0,则[X]反= 对应原码的符号位不变,数值部分按位求反 注意:数0的反码也不唯一 (3)补码 定义: 若X>0,则[X]补= [X]反= [X]原 若X<0,则[X]补= [X]反+1 注意:机器字长为8时,数0的补码唯一,同为00000000 2、8位二进制的表示范围: 原码:-127~+127 反码:-127~+127 补码:-128~+127 3、特殊数10000000 ●该数在原码中定义为:-0 ●在反码中定义为:-127 ●在补码中定义为:-128 ●对无符号数:(10000000)2= 128 三、信息的编码 1、十进制数的二进制数编码 用4位二进制数表示一位十进制数。有两种表示法:压缩BCD码和非压缩BCD码。(1)压缩BCD码的每一位用4位二进制表示,0000~1001表示0~9,一个字节表示两位十进制数。 (2)非压缩BCD码用一个字节表示一位十进制数,高4位总是0000,低4位的0000~1001表示0~9 2、字符的编码 计算机采用7位二进制代码对字符进行编码 (1)数字0~9的编码是0110000~0111001,它们的高3位均是011,后4位正好与其对应的二进制代码(BCD码)相符。

微机原理与接口技术试题库(含答案)汇总

一、问答题 1、下列字符表示成相应的ASCII码是多少? (1)换行0AH (2)字母“Q”51H (3)空格20H 2、下列各机器数所表示数的范围是多少? (1)8位二进制无符号定点整数; 0~255 (2)8位二进制无符号定点小数;0.996094 (3)16位二进制无符号定点整数;0~65535 (4)用补码表示的16位二进制有符号整数;-32768~32767 3、(111)X=273,基数X=?16 4、有一个二进制小数X=0.X1X2X3X4X5X6 (1)若使X≥1/2,则X1……X6应满足什么条件? X1=1 若使X>1/8,则X1……X6应满足什么条件?X1∨X2 ∨X3=1 (2) 5、有两个二进制数X=01101010,Y=10001100,试比较它们的大小。 (1)X和Y两个数均为无符号数;X>Y (2)X和Y两个数均为有符号的补码数。X

微机原理与接口技术实验报告

. ... 目录 实验一数据传送 (2) 实验二算术运算 (7) 实验三代码转换 (14) 实验四程序的基本结构练习 (20) 实验五存储器(RAM 6264)扩展................ 错误!未定义书签。实验六可编程并行接口(8255)扩展............ 错误!未定义书签。实验七可编程计数/定时器(8253)扩展......... 错误!未定义书签。实验八 A/D、D/A转换......................... 错误!未定义书签。实验九可编程串行通信接口(8251)扩展........ 错误!未定义书签。

实验一:数据传送 实验学时:2 实验类型:验证 实验要求:必修 一.实验目的 1.学习程序设计的基本方法和技能,掌握用汇编语言设计、编写、调试和运行程序的方法; 学习用全屏幕编辑软件QEDIT.EXE建立源程序(.ASM文件); 学习用汇编软件MASM.EXE对源文件汇编产生目标文件(.OBJ文件); 学习用连接程序LINK.EXE对目标文件产生可执行文件(.EXE文件); 学习用调试软件TD.EXE调试可执行文件; 2.掌握各种寻址方法以及简单指令的执行过程。 二.实验器材 PC机 三.实验组织运行要求 1.利用堆栈实现AX的内容与BX的内容进行交换。堆栈指针SP=2000H,AX=3000H,BX=5000H; 2.汇编、调试、观察、记录结果; ⑴用QEDIT.EXE软件输入汇编语言源程序,以.ASM格式文件存盘; ⑵用MASM对源程序进行汇编产生二进制目标文件(.OBJ文件),再用连接程序LINK产生可执行文件(.EXE文件); ⑶用调试软件TD调试、运行程序,观察、记录结果。 四.实验步骤 1.进入子目录E:>\SY86后,利用QEDIT.EXE(简称Q)送入以下汇编语言源程序,并以 M1.ASM文件存盘 ⑴汇编语言程序的上机过程 ①进入\SY86子目录 E:>CD\SY86 E:\SY86> ②进入QEDIT.EXE 编辑界面 E:\SY86> Q ③输入文件名*.ASM(如M1.ASM)后,输入源程序 源程序 DATA SEGMENT PARA PUBLIC’DATA’;数据段定义 DB 512 DUP(0) DATA ENDS STACK SEGMENT PARA STACK’STACK’;堆栈段定义 DB 512 DUP(?) STACK ENDS

相关主题
文本预览
相关文档 最新文档