当前位置:文档之家› 数字电子技术 考试复习选择填空题汇总

数字电子技术 考试复习选择填空题汇总

数字电子技术 考试复习选择填空题汇总
数字电子技术 考试复习选择填空题汇总

数字电子技术试卷

一、选择题:

A组:

1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的

A、00100

B、10100

C、11011

D、11110

2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)

A、逻辑函数的最简与或式

B、逻辑函数的最小项之和

C、逻辑函数的最简或与式

D、逻辑函数的最大项之和

3、在下列逻辑电路中,不是组合逻辑电路的是(D)

A、译码器

B、编码器

C、全加器

D、寄存器

4、下列触发器中没有约束条件的是(D)

A、基本RS触发器

B、主从RS触发器

C、同步RS触发器

D、边沿D触发器

5、555定时器不可以组成D。

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.J K触发器

6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有

B、无

C、允许

D、不允许

7、(D)触发器可以构成移位寄存器。

A、基本RS触发器

B、主从RS触发器

C、同步RS触发器

D、边沿D触发器

8、速度最快的A/D转换器是(A)电路

A、并行比较型

B、串行比较型

C、并-串行比较型

D、逐次比较型

9、某触发器的状态转换图如图所示,该触发器应是( C )

A. J-K触发器

B. R-S触发器

C. D触发器

D. T触发器

10.(电子专业作)对于VHDL以下几种说法

错误的是(A )

A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成

C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚

D 结构体是描述元件内部的结构和逻辑功能

B组:

1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )

A.二进制

B.八进制

C. 十进制

D.十六进制

2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )

A.0101

B.0110

C. 0111

D. 1000

3、在图1所示电路中,使

__

A

Y 的电路是---------------------------------------------( A )

A. ○1

B. ○2

C. ○3

D. ○4

4、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )

A. 单稳态触发器

B. 施密特触发器

C. D触发器

D. 多谐振荡器

5、多谐振荡器有-------------------------------------------------------------------------------( C )

A. 两个稳态

B. 一个稳态

C. 没有稳态

D. 不能确定

6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )

A. 与门

B. 与非门

C. 或非门

D. 异或门

7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )

A. 编码器

B. 计数器

C. 译码器

D. 数据选择器

8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )

A. 延迟

B. 超前

C. 突变

D. 放大

9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的

时序电路--------------------------------------------------------------------------------( C )

A. RS触发器

B. JK触发器

C. D触发器

D. T触发器

10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )

A. ○1

B. ○2

C. ○3

D. ○4

C组:

1.十进制数25用8421BCD码表示为 A 。

A.11001

B.0010 0101

C.100101

D.10001

2. 当逻辑函数有n个变量时,共有 D 个变量取值组合?

A. n

B. 2n

C. n2

D. 2n

3.在何种输入情况下,“与非”运算的结果是逻辑0。D

A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1

4.存储8位二进制信息要D个触发器。

A.2

B.3

C.4

D.8

5.欲使J K触发器按Q n+1=Q n工作,可使J K触发器的输入端A。A.J=K=1 B.J=0,K=1 C.J=0,K=0 D.J=1,K=0

6.多谐振荡器可产生B。

A.正弦波

B.矩形脉冲

C.三角波

D.锯齿波 7.在下列逻辑电路中,不是组合逻辑电路的是 A 。 A.译码器 B.编码器 C.全加器 D.寄存器 8.八路数据分配器,其地址输入端有 B 个。 A.2 B.3 C.4 D.8

9.8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存器中。 A.1 B.2 C.4 D.8 10.一个无符号8位数字量输入的DAC ,其分辨率为 D 位。 A.1 B.3 C.4 D.8

D 组:

1、下列四个数中,最大的数是( B ) A 、(AF )16 B 、(001010000010)8421BCD C 、(10100000)2 D 、(198)10

2、下列关于异或运算的式子中,不正确的是( B ) A 、A ⊕A=0 B 、1=⊕A A

C 、A ⊕0=A

D 、A ⊕1=A

3、下列门电路属于双极型的是( A ) A 、OC 门 B 、PMOS C 、NMOS D 、CMOS

4、对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为( A ) A 、RS=X0 B 、RS=0X C 、RS=X1 D 、RS=1X

5、如图所示的电路,输出F 的状态是( D )

A 、A

B 、A

C 、1

D 、0

6、AB+A 在四变量卡诺图中有( B )个小格是“1”。

A 、13

B 、12

C 、6

D 、5 7、二输入与非门当输入变化为( A )时,输出可能有竞争冒险。

A. 01→10

B. 00→10

C. 10→11

D. 11→01

8、N 个触发器可以构成能寄存( B )位二进制数码的寄存器。 A.N -1 B.N C.N +1 D.2N

9、以下各电路中,( B )可以产生脉冲定时。 A. 多谐振荡器 B.单稳态触发器 C.施密特触发器 D.石英晶体多谐振荡器

10、输入至少( B )位数字量的D/A转换器分辨率可达千分之一。

A. 9

B. 10

C. 11

D. 12

二、判断题:

A组:

1、MP3音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号——音乐。(√)

2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。(√)

3、有冒险必然存在竞争,有竞争就一定引起冒险。(×)

4、时序逻辑电路的特点是:电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系(×)

5、(电子专业作)FPGA是现场可编程门阵列,属于低密度可编程器件。(×)

B组:

1、时序电路无记忆功能,组合逻辑电路有记忆功能。--------------------------------------(×)

2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。(×)

3、基本的RS触发器是由二个与非门组成。----------------------------------------------------(√)

4、A/D转换器是将数字量转换为模拟量。-----------------------------------------------------(×)

5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。----------------------------(√)

C组:

1.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(×)

2.三态门的三种状态分别为:高电平、低电平、不高不低的电压。(×)

3.D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。(×)

4.编码与译码是互逆的过程。(√)

5.同步时序电路具有统一的时钟CP控制。(√)

D组:

1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。(×)

2、D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。(×)

3、用数据选择器可实现时序逻辑电路。(×)

4、16位输入的二进制编码器,其输出端有4位。(√)

5、时序电路不含有记忆功能的器件。(×)

三、填空题:

A组:

1、数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。

2、三态门的三种状态是指___0____、___1___、____高阻___。

3、实现A/D转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。

4、将十进制转换为二进制数、八进制数、十六进制数:

(25.6875D )=( B )=( O )

5、寄存器分为____基本寄存器___________和_______移位寄存器_______两种。

6、半导体数码显示器的内部接法有两种形式:共 阳极 接法和共 阴极 接

法。

7

8、已知L=A C +B C ,则L 的反函数为F =_______。

9、基本RS 触发器,若现态为1,S =R =0,则触发状态应为____1___。

10、(电子专业选作)ROM 的存储容量为1K ×8,则地址码为__10____位,数据线为_____8______位。

B 组:

1、请将下列各数按从大到小的顺序依次排列:(246)8;(165)10;(10100111)2;(A4)16 (10100111)2> (246)8 > (165)10 > (A4)16

2、逻辑函数有三种表达式: 逻辑表达式 、 真值表 、 卡诺图 。

3、TTL 逻辑门电路的典型高电平值是 3.6 V ,典型低电平值是 0.3 V 。

4、数据选择器是一种 多个 输入 单个 输出的中等规模器件。

5、OC 门能实现“ 线与 ”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用 三态门 。

6、逻辑表达式为__

__

B A

C A BC F ++= ,它存在 0 冒险。

7、时序逻辑电路在某一时刻的状态不仅取决于 这一时刻 的输入状态,还与电路 过去的 状态有关。 8、触发器按逻辑功能可以分为 RS 、D 、JK 、T 四种触发器。

9、双稳态触发器电路具有 两个稳态 , 并能 触发翻转 的两大特性。 10、模数转换电路包括 采样 、 保持 、 量化 和编码 四个过程。

C 组:

1、二进制(1110.101)2转换为十进制数为_____14.625_________。

2、十六进制数(BE.6)16转换为二进制数为________(10111110.011)2___。

3、F=A BCD+A B C+AB C +ABC =Σm(__7,10,11,12,13,14,15_______)。

4、F=AC+B D 的最小项表达式为_Σm (1,3,9,10,11,14,15)____________________。 5.一个基本R S 触发器在正常工作时,它的约束条件是

R +S =1,则它不允许输入S = 0 且

R = 0 的信号。

6.555定时器的最后数码为555的是 T T L 产品,为7555的是C M O S 产品。 7、TTL 与非门的多余输入端悬空时,相当于输入_____高____电平。

8.数字电路按照是否有记忆功能通常可分为两类: 组合逻辑电路 、时序逻辑电路 。 9.对于共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。 10、F=AB+C 的对偶函数是_______ F 1=(A+B )·C ______________。

D 组:

1、将(234)8按权展开为 2×82+3×81+4×80 。

2、(10110010.1011)2=( 262.54 )8=( B2.B )16

3、逻辑函数F=A +B+C D 的反函数F = A B (C+D ) 。

4、逻辑函数通常有 真值表 、 代数表达式 、 卡诺图 等描述形式。

5、施密特触发器具有 回差 现象,又称 电压滞后 特性。

6、在数字电路中,按逻辑功能的不同,可以分为 逻辑电路 和 时序电路 。

7、消除冒险现象的方法有 修改逻辑设计 、 吸收法 、 取样法 和 选择可靠编码 。 8、触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。 9、逻辑代数运算的优先顺序为 非 、 与 、 或 。

10、寄存器按照功能不同可分为两类: 移位 寄存器和 数码 寄存器。

E 组:

1、数字信号的特点是在 上和 上都是不连续变化的,其高电平和 低电平常用 和 来表示。

2、请将下列各数按从大到小的顺序依次排列:(123)8;(82)10;(1010100)2;(51)

16: > > > ,以上四个数中最小数的8421BCD 码为( )8421BCD 。 3、除去高、低电平两种输出状态外,三态门的第三态输出称为 状态。

4、在555定时器组成的脉冲电路中,脉冲产生电路有 ,脉冲整形电路

有 、 ,其中 属于双稳态电路。

5、存储容量为4K ×8的SRAM ,有 根地址线,有 根数据线,用其扩展成容量为16K ×16的SRAM 需要 片。

6、实现A/D 转换的四个主要步骤是___ __、___ __、___ __和编码。

1.十进制9用余3码表示为 1100 。 2. 逻辑函数Y=A (B+C ),其反函数Y =

C

B A 。对偶函数Y ’= A + B

C 。

3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。 4. 设计模值为30的计数器至少需要 5 级触发器。

1. 逻辑函数的描述有多种,下面 B 描述是唯一的。

A.逻辑函数表达式

B.卡诺图

C.逻辑图

D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。

A.15

B.8

C.7

D.1 3. 可用来暂时存放数据的器件是 B 。

A.译码器

B.寄存器

C.全加器

D.编码器 4. D 可用来自动产生矩形脉冲信号。

A.施密特触发器

B.单稳态触发器

C.T 触发器

D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。

D

C B A

D C A B ++A.整形、延时、鉴幅 B. 整形、鉴幅、定时 C.延时、定时、整形 D.延时、定时、存储

一、填空题(每空1分,共20分)

1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( 147 ),作为8421BCD 码时,它相当于十进制数( 93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6 )V ,输出低电平为( 0.35 )V , CMOS 电路的电源电压为( 3—18 ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11 )根地址线,有( 16 )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100 )位。 11.

3 =( A B )。

12. 某计数器的输出波形如图1所示,该计数器是( 5 )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。

二、单项选择题

1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)

C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)

2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。

A .111 B. 010 C. 000 D. 101

3.十六路数据选择器的地址输入(选择控制)端有( C )个。

A .16 B.2 C.4 D.8

4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。

A. 1011--0110--1100--1000--0000

B. 1011--0101--0010--0001--0000

C. 1011--1100--1101--1110--1111

D. 1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。

A. 11111101

B. 10111111

C. 11110111

D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( A )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( A )功能。 A.读/写 B.无读/写 C.只读 D.只写

8.N 个触发器可以构成最大计数长度(进制数)为( D )的计数器。 A.N B.2N C.N 2

D.2N

9.某计数器的状态转换图如下, 其计数的容量为( B )

A . 八 B. 五 C. 四 D. 三

10.已知某触发的特性表如下(A 、B

A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q

B Q A Q +=+ D. Q n+1 = B

11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( A )。

A . 8.125V B.4V C. 6.25V D.9.375V

12.函数F=AB+BC ,使F=1的输入ABC 组合为( D )

A .ABC=000

B .ABC=010

C .ABC=101

D .ABC=110

13.已知某电路的真值表如下,该电路的逻辑表达式为( C )。

A .C Y = B. A

B

C Y = C .C AB Y +=

D .C C B Y +=

14.四个触发器组成的环行计数器最多有( D)个有效状态。 A.4 B. 6 C. 8 D. 16

( B )

三、判断说明题

1、逻辑变量的取值,1比0大。( × )

2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小(√ )。 3.八路数据分配器的地址输入(选择控制)端有8个。( × ) 4、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。( × )

5、利用反馈归零法获得N 进制计数器时,若为异步置零方式,则状态S N 只是短暂的过渡状态,不能稳定而是立刻变为0状态。( √ )

6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( √ )

7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。( √ )

8.时序电路不含有记忆功能的器件。( × )

9.计数器除了能对输入脉冲进行计数,还能作为分频器用。( √ )

10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ( √ )

一、单项选择题(每小题1分,共15分)

1.一位十六进制数可以用多少位二进制数来表示?( C )

A . 1

B . 2

C . 4

D . 16

2.以下电路中常用于总线应用的是( A )

A.T S L 门

B.O C 门

C. 漏极开路门

D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )

A.C ·C =C 2

B.1+1=10

C.0<1

D.A +1=1 4.T 触发器的功能是( D )

A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )

A.2

B.3

C.4

D.8 6.多谐振荡器可产生的波形是( B )

A.正弦波

B.矩形脉冲

C.三角波

D.锯齿波

7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C ) A.1 B.2 C.4 D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )

A.逻辑关系错;

B.干扰信号;

C.电路延时;

D.电源不稳定。 9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高

C.电路简单

D.不受时钟C P 控制

10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N

11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )

A.J =A B ,K =B A

B.J =A B ,K =B A

C.J =B A +,K =A B

D.J =B A ,K =A B

12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )

A.4

B.10

C.1024

D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )

A.2

B.4

C.8

D.32

14.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )

A.全部改变

B.全部为1

C.不确定

D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )

A.0.7RC ;

B.1.1RC ;

C.1.4RC ;

D.1.8RC ;

二、多项选择题(每小题1分,共5分)

16.以下代码中,为无权码的是( C )( D )( )( )

A . 8421BCD 码

B . 5421BCD 码

C . 余三码

D . 格雷码 17.当三态门输出高阻状态时,以下说法正确的是( A )( B )( )( )

A.用电压表测量指针不动

B.相当于悬空

C.电压不高不低

D.测量电阻指针不动

18.已知F=A B +BD+CDE+A D ,下列结果正确的是哪几个?( A )( C )( )( )

A.F =D B A +

B.F =D B A )(+

C.F =))((D B D A ++

D.F =))((D B D A ++

19.欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端为以下哪几种情况?( A )

( B )( D )( )

A.J =K =0

B.J =Q ,K =Q

C.J =Q ,K =Q

D.J =Q ,K =0 20.关于PROM 和PAL 的结构,以下叙述正确的是( A )( D )( )( )

A.P R O M 的与阵列固定,不可编程

B.P R O M 与阵列、或阵列均不可编程

C.P A L 与阵列、或阵列均可编程

D.P A L 的与阵列可编程

三、判断改错题(每小题2分,共10分)

21. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(√ )

22. TTL 与非门的多余输入端可以接固定高电平。(√ )

23. 异或函数与同或函数在逻辑上互为反函数。(√ )

24. D 触发器的特征方程Q

n +1

=D ,而与Q n

无关,所以,D 触发器不是时序电路。(× )

25. 移位寄存器 74LS194 可串行输入并行输出,但不能串行输入串行输出。(× )

四、填空题(每小题2分,共16分)

26.二进制数(1011.1001)2转换为八进制数为 13.41 ,转换为十六进制数为 B9 。

27.数字电路按照是否具有记忆功能通常可分为两类: 组合逻辑电路 、 时序逻辑电路 。 28.已知逻辑函数F =A ⊕B ,它的与非-与非表达式 ABAB ,或与非表达式为

()()A B A B ++ 。

29.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。 30.在题30图所示可编程阵列逻辑(PAL )电路中,Y 1=123234134124I I I I I I I I I I I I +++,Y 3=12I I ⊕。

题30图

31.555定时器构成的施密特触发器,若电源电压V CC =12V ,电压控制端经0.01μF 电容接地,则上触发电平U T+

8 V ,下触发电平U T –= 4 V 。

32.若ROM 具有10条地址线和8条数据线,则存储容量为 1K ×8 比特,可以

存储 1024 个字节。

33.对于JK 触发器,若K J =,则可完成 T 触发器的逻辑功能;若K J =,则可完成 D 触发器

的逻辑功能。

1.对于逻辑问题表示方法中具有唯一性的是 D 。

(A) 与-或式 (B) 或-与式 (C) 逻辑图 (D) 卡诺图 2.=+=B A B A F )( B 。

(A) A (B) B A (C)B A + (D)B AA 3. =⊕⊕=C B A F C 。

(A) C B A ⊕⊕ (B) C B A ⊕⊕ (C)C B A ⊕⊕ (D)C B A ⊕⊕

4.边沿式D 触发器是一种 C 稳态电路。

(A) 无 (B) 单 (C) 双 (D) 多

5.L= AB+C 的对偶式为______B ______ 。

(A) A+BC (B) (A+B)C (C) A+B+C (D) ABC

6.将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是__ D ____。 (A) 或非门 (B) 与非门 (C) 异或门 (D) 同或门

7. 标准与-或式是由____B ______构成的逻辑表达式。

(A) 与项相或 (B) 最小项相或 (C) 最大项相与 (D) 或项相与

8.与十进制数(53.5)10等值的数或代码为 B 。

(A) (101011.101)8421BCD (B) (35.8)16 (C) (110101.01)2 (D) (65.1)8

9.某D/A 转换器满刻度输出电压为10V ,要求1mV 的分辨率,其输入数字量位数至少为 B 位。

(A) 13 (B) 14 (C) 15 (D) 16

10.在下面图2所示中能实现逻辑状态输出n n Q Q =+1的电路为 A ;

(A) (B) (C) (D)

图2

11.一个12K ?8位存储系统,需要地址线数为多少?需要2K ?4位存储器芯片数为多少? 应选择 C 。

(A) 地址线13,芯片数6; (B) 地址线10,芯片数6; (C) 地址线14,芯片数12; (D) 地址线13,芯片数12 。

12. 以下四种转换器, B 是A/D 转换器且转换速度最高。

(A) 逐次逼近型 (B) 并联比较型 (C) 双积分型 (D) 施密特触

发器

试卷一

一、(20分)选择填空。

1.十进制数3.625的二进制数和8421BCD 码分别为( )

A . 11.11 和11.001

B .11.101 和0011.011000100101

C .11.01 和11.011000100101

D .11.101 和11.101 2.下列几种说法中错误的是( )

A .任何逻辑函数都可以用卡诺图表示。

B .逻辑函数的卡诺图是唯一的。

C .同一个卡诺图化简结果可能不是唯一的。

D .卡诺图中1的个数和0的个数相同。 3.和TTL 电路相比,CMOS 电路最突出的优点在于( ) A .可靠性高 B .抗干扰能力强

C .速度快

D .功耗低

4.为了把串行输入的数据转换为并行输出的数据,可以使用( ) A .寄存器 B .移位寄存器

C .计数器

D .存储器 5.单稳态触发器的输出脉冲的宽度取决于( )

A .触发脉冲的宽度

B .触发脉冲的幅度

C .电路本身的电容、电阻的参数

D .电源电压的数值 6.为了提高多谐振荡器频率的稳定性,最有效的方法是( ) A .提高电容、电阻的精度 B .提高电源的稳定度

C .采用石英晶体振荡器 C .保持环境温度不变

7.已知时钟脉冲频率为f cp ,欲得到频率为0.2f cp 的矩形波应采用( ) A .五进制计数器 B .五位二进制计数器

C .单稳态触发器 C .多谐振荡器

8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于( ) A .5V B .2V

C .4V

D .3V

υ图1-8

试卷一参考答案

一、选择填空

1.B ; 2.D ; 3.D ; 4.B ; 5.C ; 6.C ; 7.A ; 8.B

试卷二

一、(18分)选择填空题

1. 用卡诺图法化简函数F (ABCD )=∑m (0,2,3,4,6,11,12)+

∑d (8,9,10,13,14,15)得最简与-或式____c____。

A. BC B F +=

B.

C B

D A F ++=

C. C B D F +=

D.

A B CD F ++= 2. 逻辑函数F 1、F 2、F 3的卡诺图如图1-2所示,他们之间的逻辑关系是 b, cccc 。

A .F 3=F 1?F 2

B .F 3=F 1+F 2

C .F 2=F 1?F 3

D .F 2=F 1+F 3

图1-2

3. 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为( c )。

A .

B

C CA BA L ++= B .B C A C A B L ++= C .B C CA A B L ++=

D .CB CA A B L ++=

C

B A

图1-3

4. 图1-4所示电路中,能完成Q n +1

=n

Q 逻辑功能的电路是( b )

图1-4

5. D/A 转换电路如图1-5所示。电路的输出电压υ0等于( b )

A. 4.5V

B. -4.5V

C. 4.25V

D. -8.25V

υO

0 0 0 0 0 0 1 0 0 1

图1-5

6.用1K×4位的DRAM 设计4K×8位的存储器的系统需要的芯片数和地址线的根数是( c ) A. 16片,10根 B. 8片,10根

C. 8片,12根

D. 16片,12根

7.某逻辑门的输入端A 、B 和输出端F 的波形图1-7所示,F 与A 、B 的逻辑关系是:b

A. 与非;

B. 同或;

C.异或;

D. 或。

A B F

图1-7

试卷二参考答案

一、选择填空

1.C 2.B 3.C 4.B 5.B 6.C 7.B

试卷四

一、选择,填空题(16分)

1.卡诺图如图1-1所示,电路描述的逻辑表达式F = 。

A .D C D A D

B ++ B .

C A C B B A ++ C .BC+AD+B

D D .AB CD AB ++

2.在下列逻辑部件中,不属于组合逻辑部件的是。

A.译码器B.编码器

C.全加器D.寄存器

3.八路数据选择器,其地址输入端(选择控制端)有个。

A.8个B.2个

C.3个D.4个

4.为将D触发器转换为T触发器,图9.4.2所示电路的虚线框内应是。

A.或非门B.与非门

C.异或门D

图1-2

5.一位十进制计数器至少需要个触发器。

A.3 B.4 C.5 D.10

6.有一A/D转换器,其输入和输出有理想的线性关系。当分别输入0V和5V电压时,输出的数字量为00H和FFH,可求得当输入2V电压时,电路输出的数字量为

A.80H B.67H C.66H D.5FH

7.容量是512K×8的存储器共有

A.512根地址线,8根数据线B.19根地址线,8根数据线

C.17根地址线,8根数据线D.8根地址线,19根数据线。

8.在双积分A/D转换器中,输入电压在取样时间T1内的平均值V I与参考电压V REF应满足的条件是________。

A.|V I|≥|V REF| B.|V I|≤|V REF| C.|V I|=|V REF| D.无任何要求

试卷四参考答案

一、1.D 2.D 3.C 4.D 5.B 6.C 7.B 8.B

试卷七

一、选择题(每小题2分,共16分)

6.TTL与非门在电路中使用时,多余输入端的处理一般是(c )。

a. 悬空

b. 通过一合适电阻接地

c. 通过一合适电阻接电源

7.欲用两输入与非门构成一个二—十进制译码器,最少要用( d )两输入与非门。

a. 16

b. 20

c. 28

d. 44

8.用六管静态存储单元构成1024bit的RAM,如果输出为Y1Y2,则地址为( b ),MOS管的个数为( e )。

a. A0~ A7

b. A0~ A8

c. A0~ A9

d. 4096

e. 6144

f. 8192

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术练习题及答案

数 字电子技术练习题及答案 一、填空题 1、(238)10=( 11101110 )2 =( EE )16。(110110.01)2=( 36.4 )16=( 54.25 )10。 2、德?摩根定理表示为 B A +=( B A ? ) , B A ?=( B A + )。 3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。 4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ?+=⊙ ) 。 5、组成逻辑函数的基本单元是( 最小项 )。 6、与最小项C AB 相邻的最小项有( C B A )、( C B A ? ) 和 ( ABC ) 。 7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。 8、 9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。 15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。 24、能够将( 1个 )输入数据,根据需要传送到( m 个 )输出端的任意一个输出端的电路,叫做数据分配器。 25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来 )的电路,叫做数据选择器,也称为多路选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有( 两个 )稳定的状态。 27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’触发器 )等。根据逻辑结构不同,触发器可分为( 基本触发器 )、( 同步触发器 )和( 边沿触发器 )等。 28、JK 触发器在JK =00时,具有( 保持 )功能,JK =11时;具有( 翻转 )功能;JK =01时,具有( 置0 )功能;JK =10时,具有( 置1 )功能。 29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻转 )的逻辑功能。D 触发器具有( 置0 )和( 置1 )的逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑功能。T ’触发器具有( 翻转 )的逻辑功能。 30、边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP 信号( 上升沿或下降沿 )到来时刻输入的逻辑状态,而在这时刻之前或之后,输入信号的变化对触发器输出的状态没有影响。 31、基本RS 触发器的特性方程是( n n Q R S Q +=+1 );其约束条件是( 0=RS )。JK 触发器的特性方程是

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电子技术模拟试题4

泰山学院课程考试专用 《数字电子技术》模拟试题 4 (试卷共8页,答题时间120分钟) 一、填空题(每空 1分,共 20 分。) 1、(33)10=( )16=( )2 2、若各门电路的输入均为A 和B ,且A=0,B=1;则与非门的输出为_________,或非门的输出为___ ___,同或门的输出为__ __。 3、一个数字信号只有 种取值,分别表示为 和 。 4、一个三态门如图1.4, 当E ′=__________时,Y=)('AB 。 5、某EPROM 有8位数据线、13位地址线,则其存储容量为 位。 6、若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 7、多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 8、A/D 转换的一般步骤包括 、 、 和 。 9、欲将触发器置为“1”态,应使D R '= , D S '= 。 二、选择题(每题 2分,共 20 分。请将答案填在下面的表格内)1、在不影响逻辑功能的情况下,CMOS 与非门的多余输入端可_______。 A.接高电平 B.接低电平 C.悬空 D.通过大电阻接地 2、下图中,满足Q * =1 的触发器是_____________。

3、由四个触发器构成十进制计数器,其无效状态有__________。 A.四个 B.五个 C.六个 D.十个 4、以下电路中,欲获得一个数字系统的时钟脉冲源,应采用____________。 A .D 触发器 B.多谐振荡器 C.单稳态触发器 D.施密特触发器 5、逻辑代数中有3种基本运算: 、 和 。 A. 或非,与或,与或非 B. 与非,或非,与或非 C. 与非,或,与或 D. 与,或,非 6、用555定时器构成的施密特触发器的回差电压可表示为 。 A. cc V 3 1 https://www.doczj.com/doc/628602272.html, V 3 2 C. V cc D. cc V 4 3 7、在下列门电路中,输出端不可以并联使用的是 。 A. 三态门 B.集电极开路门(OC 门) C.具有推挽输出结构的TTL 门电路 D.CMOS 传输门 8、某A/D 转换器有8路模拟信号输入,若8路正弦输入信号的频率分别为1KHz ,…,8KHz ,则该A/D 转换器的采样频率f s 的取值应为 。 A. f s ≤1KHz B. f s =8KHz C. f s ≥16KHz D. f s ≥2KHz 9、四位环形计数器的有效状态有 个。 A. 2 B. 4 C. 6 D. 8 10、下列电路中不属于时序逻辑电路的是 。 A.计数器 B. 全加器 C.寄存器 D.分频器 1、Y 1=A )('BC +AB C ' 2、Y 2(A ,B ,C ,D )=∑m (1,3,5,7,8,9)+∑d(11,12,13,15)四、1、电路如图4.1(a)所示,各电路的CP 、A 、B 、C 波形如图(b )所示。

数字电子技术试题及答案题库

《 数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数字电子技术模拟试题及答案

《数字电子技术》模拟试题 20分)一、填空题(每题2分,共 1511、十六进制数97 。,对应的十进制数为 0 时,输出为2”描述的是与运算的规则。、“至少有一个输入为 0 变量逻辑函数有16个最小项。、 4 3 运算。非和 4、基本逻辑运算有: 与、或 加器。半 5、两二进制数相加时,不考虑低位的进位信号是 电平。高 6、TTL器件输入脚悬空相当于输入 线、地址线和控制线。数据 7、RAM的三组信号线包括:位。最高8、 采用四位比较器对两个四位数比较时,先比较 15分)二、单项选择题(每个3分,共的国标逻辑符号中是异或门。B 1、图1 图1 C 。2、下列逻辑函数表达式中可能存在竞争冒险的是 B)(B?(A?C)F? B A )B?C)(?(A?BFF?(A?B)(B?C)F?(A?B)(B?C) D C 3、下面逻辑式中,不正确的是_ A___。 ABC?A?B?C B. A. A??ABA D. C. AA??B)A(BAAB?4、时序逻辑电路中必须 有___B___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码器 5、有S1,S2两个状态,条件 B 可以确定S1和S2不等价。 A. 输出相同次态不同D. 次态相同C. 输出不同 B. 10分)三、简答题(共A??B左边=(A?)(A?B)(?1A?A?B)?解:分) 1、(证明:

4B?BA?A?A12、某逻辑函数的真值表如表所示,画出卡诺图。(6分)某逻辑函数的真值表 1 表 F B A C 0 0 0 0 1 1 0 0 1 0 1 0 X 1 1 0 X 0 0 1 0 0 1 1 1 1 0 1 X 1 1 1 分)四、分析题(20 Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=CP↑;CP0=CP↑。 2)列出其驱动方程:(4分) Q1;K0==1 ;J0。Q0J1=;K1=1?Q?Q1或XX3)列出其输出方程:(1分)Z=XQ1Q0 n?1n?1?QQ1Q0Q?Q1?Q0?XQ1或Q1?Q0?XQ1Q04)求次态方程:4(分);10分)9)作状态表及状态图(5.

数字电路复习题一(简答题)

一、简答题 1、什么是触发器的空翻现象简述造成空翻现象的原因。 2、简述时序逻辑电路分析的步骤。 3、最小项的性质。 4、组合电路产生竞争冒险的原因及常用的消除竞争冒险的方法。 5、简述时序逻辑电路与组合逻辑电路的异同。 6、简述触发器的基本性质。 7、逻辑函数的表示方法有哪几种 8、反演定律和对偶定律(答案见课本27页) 9、计数器的分类

简答题参考答案 1、答:如果在一个时钟脉冲的高电平作用下,触发器的状态发生了两次或两次以上的翻转, 这叫做“空翻”。 由于是电平触发,在CP=1期间,数据输入端如果连续发生变化,触发器也连续随着变化,直到CP由1变0才停止,造成空翻现象的原因是触发器电平触发。 2、答:(1)观察电路,确定电路类型;是同步时序电路还是异步时序电路;是Mealy型时序电路还是Moore型时序电路。 (2)根据电路写出各触发器驱动方程及时钟方程(即各触发器的CP信号表达式,如果是同步时序电路,则可不写时钟方程(因为每个触发器均接同一个脉冲源,来一个时钟脉冲,每个触发器同时变化)。 Q的逻辑(3)将各触发器的驱动方程带入触发器的特性方程,写出各个触发器次态1 n 表达式(即状态方程)。 (4)根据电路写出输出逻辑表达式(输出方程)。 (5)推出时序逻辑电路的状态转换真值表、状态转换图及时序图(又称波形图)。 (6)总结和概括这个时序电路的逻辑功能。 3、答:(1)任何一组变量取值下,只有一个最小项的对应值为1; (2)任何两个不同的最小项的乘积为0; (3)任何一组变量取值下,全体最小项之和为1。 4.答:在组合电路中,当逻辑门有两个互补输入信号同时向相反状态变化时,输出端 可能产生过渡干扰脉冲的现象。常用的消除竞争冒险的方法有:输入端加滤波 电容、加封锁或选通脉冲、修改逻辑设计等。 5、答:时序逻辑电路是一种任意时刻的输出不仅取决于该时刻电路的输入,而且还与电路

数字电子技术模拟试题及答案

数字电子技术模拟试题及 答案 Prepared on 24 November 2020

《数字电子技术》模拟试题 一、填空题(每题2分,共20分) 1、十六进制数97,对应的十进制数为 (1) 。 2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。 3、 (3) 变量逻辑函数有16个最小项。 4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。 5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。 6、TTL 器件输入脚悬空相当于输入 (8) 电平。 7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。 二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。 图1 2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++= 3、下面逻辑式中,不正确的是_ (13)____。 A.C B A ABC ??= B. A AB A += C. ()A A B A += D. AB BA = 4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号 C. 计数器 D. 编码 器

5、有S1,S2两个状态,条件(15)可以确定S1和S2不等价。 A. 输出相同 B. 输出不同 C. 次态相同 D. 次态不同 三、简答题(共10分) 1、证明:B A+ = +(4分) A A B 2、某逻辑函数的真值表如表1所示,画出卡诺图。(6分) 表1 某逻辑函数的真值表 A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 1 1 X 四、分析题(20分) Z 图2 分析图2所示电路的逻辑功能。 1)列出其时钟方程:(2分) CP1=;CP0=。 2)列出其驱动方程:(4分) J1=;K1=;J0=;K0=。 3)列出其输出方程:(1分) Z=

(完整版)华南理工大学数字电子技术试卷(含答案)

诚信应考,考试作弊将带来严重后果! 华南理工大学期末考试 《数字电子技术》试卷A 注意事项:1. 考前请将密封线内填写清楚; 2. 所有答案请直接答在试卷上(或答题纸上); 3.考试形式: 闭卷; 。 题号一二三四总分 得分 评卷人 一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案 10 题号 123456789 答案 1 A.10000000 B. 000100101000 C.100000000 D.100101000 2.已知函数F的卡诺图如图1-1, 试求其最简与 或表达式 3. 已知函数的反演式为,其 原函数为()。 A. B . C. D. 4.对于TTL数字集成电路来说,下列说法那个是错误的: (A)电源电压极性不得接反,其额定值为5V; (B)不使用的输入端接1; (C)输入端可串接电阻,但电阻值不应太大; (D)OC门输出端可以并接。 5.欲将正弦信号转换成与之频率相同的脉冲信号,应用 A.T,触发器 B.施密特触发器

C.A/D转换器 D.移位寄存器 6.下列A/D转换器中转换速度最快的是()。 A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型 7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。 A. 10 B. 11 C. 12 D. 8 8.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA?I iH≤20μA。G1输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输 出电流为I OH(max)=–0.4mA 。门G1的扇出系数是()。 A. 1 B. 4 C. 5 D. 10 9.十数制数2006.375转换为二进制数是: A. 11111010110.011 B. 1101011111.11 C. 11111010110.11 D. 1101011111.011 10. TTL或非门多余输入端的处理是: A. 悬空 B. 接高电平 C. 接低电平 D.接”1” 二.填空题(每小题2分,共20分) 1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。 2. 写出四种逻辑函数的表示方法: _______________________________________________________________; 3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑; 4. 把JK触发器改成T触发器的方法是_____________。 5.组合逻辑电路是指电路的输出仅由当前的_____________决定。 6.5个地址输入端译码器,其译码输出信号最多应有_____________个。 7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_____________。8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。9.N个触发器组成的计数器最多可以组成_____________进制的计数器。 8.基本RS触发器的约束条件是_____________。 三.电路分析题(36分) 1.图3-1(a)所示电路, 移位寄存器原来的数据是,数据从Di顺序输入到移位寄存器,试问: (1) 在图3-1(b)所示输入波形作用下,在T1到T2期间,输出端X、Y的波形? (2) 该电路的逻辑功能?(12分)

数字电子技术复习题

S?是(A) 1、由与非门组成的基本RS触发器不允许输入的变量组合R A、00 B、01 C、10 D、11 2、仅具有保持和翻转功能的触发器是(C) A、JK触发器 B、D触发器 C、T触发器 D、同步触发器 3、八输入端的编码器按二进制编码时,其输出端的个数是(B) A、2个 B、3个 C、4个 D、6个 4、用8421BCD码作为代码的计数器,至少需要的触发器个数是(C) A、2个 B、3个 C、4个 D、5个 5、按触发方式的不同,双稳态触发器可分为(B) A、高电平触发和低电平触发 B、电平触发或边沿触发 C、上升沿触发和下降沿触发 D、输入触发和时钟触发 6、四位移位寄存器构成扭环形计数器时,可构成(C)计数器。 A、模4 B、模6 C、模8 D、模10 7、下列叙述正确的是(D) A、译码器属于时序逻辑电路 B、寄存器属于组合逻辑电路 C、555定时器属于数字逻辑电路 D、计数器属于时序逻辑电路 8、不产生多余状态的计数器是(A) A、同步预置数计数器 B、异步预置数计数器 C、两种归零法都有 D、无法判断 9、关于存储器的叙述,正确的是(A) A、存储器是随机存储器和只读存储器的总称 B、存储器是计算机上的一种输入输出设备 C、计算机停电时随机存储器中的数据不会丢失 D、存储器都是用磁介质构成的 10、和其它ADC相比,双积分型ADC的转换速度(A) A、较慢 B、较快 C、极慢 D、无法判断 1、最基本的存储器件是(D) A、与门 B、或门 C、非门 D、触发器 2、具有置0、置1、保持和翻转四种功能的触发器是(A) A、JK触发器 B、D触发器 C、T触发器 D、同步触发器 3、三输入端的译码器,其输出端的个数通常是(C) A、3个 B、6个 C、8个 D、16个 4、用8421BCD码作为代码的计数器,至少需要的触发器个数是(C) A、2个 B、3个 C、4个 D、5个 5、按触发方式的不同,双稳态触发器可分为(B) A、高电平触发和低电平触发 B、电平触发或边沿触发 C、上升沿触发和下降沿触发 D、输入触发和时钟触发 6、四位移位寄存器构成环形计数器时,可构成(A)计数器。 A、模4 B、模6 C、模8 D、模10 7、下列叙述正确的是(B) A、译码器属于时序逻辑电路 B、计数器属于时序逻辑电路 C、555定时器属于数字逻辑电路 D、寄存器属于组合逻辑电路 8、同步时序逻辑电路和异步时序逻辑电路相比较,其差异在于后者(B) A、没有稳定性 B、没有统一的时钟脉冲控制 C、没有稳定状态 D、输出只与内部状态有差 9、下列触发器,没有约束条件的是(D) A、基本RS触发器 B、同步RS触发器 C、主从型RS触发器 D、边沿JK触发器 10、和其它ADC相比,双积分型ADC的转换速度(A) A、较慢 B、较快 C、极慢 D、无法判断

数字电子技术试题库

数 字 电 子 技 术 2011年7月23日星期六

1 1 : 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为()。 (2分) A:0 B:1 C:Q' D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q’ -------------------------------------------------------------------- 2 : 已知Y=A+AB′+A′B,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A′+B′ 您选择的答案: 正确答案: C 知识点:利用公式A+AB′=A和A+A′B=A+B进行化简 -------------------------------------------------------------------- 3 : (1001111)2的等值十进制数是() (2分) A:97 B:15.14 C:83 D:79 您选择的答案: 正确答案: D 知识点:把二进制数转换为等值的十进制数,只需将二进制数按多项式展开,然后把所有各项的数值按十进制数相加。 -------------------------------------------------------------------- 4 : 图中为CMOS门电路,其输出为()状态 (2分) A:高电平 B:低电平 C:高阻态 D:不确定 您选择的答案: 正确答案: A 知识点:对于CMOS门电路,输入端接负载时,输入电平不变 -------------------------------------------------------------------- 5 : 四选一数据选择器的数据输出Y与数据输入Di和地址码Ai之间的逻辑表达式为Y=() (2分) A:A1′A0′D0+ A1′A0D1+ A1A0′D2+ A1A0D3 B:A1′A0′D0

数字电子技术题库

一、 选择题 1. 求逻辑函数Y AB B AB =++的最简与或式( ) ()()()()1A A B AB B A B C A B B D +++++ 2. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C . F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 3. 求逻辑函数C B A ABC C B A ABC Y ++++=的最简与或式 A. C B A ABC Y ++= B. C B A Y += C. C B Y +=1 D. 1 4. 求逻辑函数C B A ABC C B A ABC Y ++++=的最简与或式 A. B AB Y += B. 1=Y C. B A Y += D. AC AB ABC Y ++= 5. 求逻辑函数01234689101114(,,,)(,,,,,,,,,,)Y A B C D m m m m m m m m m m m =∑最简与或式( ) ()()()()A B CD AD B B CD ACD C B C D AD D B CD AD ++++++++ 6. 函数Y ABC AB =+的最简与或式( ) ()()()0()1A AB AB AC BC B AB AB A C BC C D ++++++ 7. 逻辑函数()Y ABC AB AB BC =+++,最少需要几个与非门可以实现此逻辑( ) (A) 2 (B) 3 (C) 4 (D) 5 8. 逻辑函数()Y CD A B ABC ACD =⊕++约束条件0AB CD +=的最简与或式( ) ()()()()A B AD AC B B AD A C C B A D AC D B AD AC ++++++++ 9. 逻辑函数(,,)Y A B C ABC AC BC =++的标准与或式为( )

数字电子技术复习题及答案

数字电子技术复习题及答案 一、填空题 1、(238)10=( )2 =( EE )16。2=( )16=( )10。 2、德?摩根定理表示为 B A +=( B A ? ) , B A ?=( B A + )。 3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。 4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ?+=⊙ ) 。 5、组成逻辑函数的基本单元是( 最小项 )。 6、与最小项C AB 相邻的最小项有( C B A )、( C B A ? ) 和 ( ABC ) 。 7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 ) 和( 异或门 )等。 8、 9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电 平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。 15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实 现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数

数字电子技术-复习选择填空题汇总(精简)

一、 选择题: 1、在下列逻辑电路中,不是组合逻辑电路的是( D ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器 2、下列触发器中没有约束条件的是( D ) A 、基本RS 触发器 B 、主从RS 触发器 C 、同步RS 触发器 D 、边沿D 触发器 3、555定时器不可以组成 D 。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K 触发器 4、编码器(A )优先编码功能,因而( C )多个输入端同时为1。 A 、有 B 、无 C 、允许 D 、不允许 5、( D )触发器可以构成移位寄存器。 A 、基本RS 触发器 B 、主从RS 触发器 C 、同步RS 触发器 D 、边沿D 触发器 6、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K 触发器 B. R-S 触发器 C. D 触发器 D. T 触发器 7、十进制数6在8421BCD 码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000 8、在图所示电路中,使__ A Y 的电路是---------------------------------------------( A ) A. ○1 B. ○2 C. ○3 D. ○4 9、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D ) A. 单稳态触发器 B. 施密特触发器 C. D 触发器 D. 多谐振荡器 10、多谐振荡器有-------------------------------------------------------------------------------( C ) A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定 11、已知输入A 、B 和输出Y 的波形如下图所示,则对应的逻辑门电路是-------( D ) A. 与门 B. 与非门 C. 或非门 D. 异或门 12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B ) A. 编码器 B. 计数器 C. 译码器 D. 数据选择器 13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A ) A. 延迟 B. 超前 C. 突变 D. 放大

数字电子技术试卷试题答案汇总

数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是(与运算、或运算、非运算) 2、逻辑代数中三个基本运算规则 (代入规则、反演规则、对偶规则) 3、逻辑函数的化简有 公式法 , 卡诺图 两种方法。 4、A+B+C= A ’B ’C ’ 。 5、TTL 与非门的u I ≤U OFF 时,与非门 关闭 ,输出 高电平 ,u I ≥U ON 时,与非门 导通 ,输出 低电平 。 6、组合逻辑电路没有 记忆 功能。 7、竞争冒险的判断方法 代数方法 , 卡诺图法 。 8、触发器它2 稳态,主从RS 触发器的特性方程Q ’’=S+RQ ’ SR=0 , 主从JK 触发器的特性方Q ’’=JQ ’+K ’Q ,D 触发器的特性方程 Q ’’=D 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( C ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( C ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A (A) 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( A ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( A ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( C ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( A ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制 8、下列说法是正确的是 ( A ) A 、施密特触发器的回差电压ΔU=U T+-U T- B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强

数字电路模拟题

题型分布:填空题2*9=18、选择题3*4=12、逻辑函数化简6+7+7=20、画波形10、分析与设计15+25=40 一、填空题 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器 受到外触发时进入态 6、计数器按增减趋势分有、和计数器。 7、一个触发器可以存放位二进制数。 8、优先编码器的编码输出为码,如编码输出A 2A 1 A =011,可知对输入的进 行编码。 9、逻辑函数的四种表示方法是、、、。 10、移位寄存器的移位方式有,和。 11、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为 电平有效。 12、常见的脉冲产生电路有 13、触发器有个稳态,存储8位二进制信息要个触发器。 14、常见的脉冲产生电路有,常见的脉冲整形电路 有、。 15、数字电路按照是否有记忆功能通常可分为两 类:、。 16、寄存器按照功能不同可分为两类:寄存器和寄 存器。 17、逻辑函数F== 18、触发器有两个互补的输出端Q、,定义触发器的1状态 为,0状态为,可见触发器的状态指的是端的状态。 19、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进 制代码。 20、主从JK触发器的特性方程。 21、时序逻辑电路按照其触发器是否有统一的时钟控制分为时 序电路和时序电路。 22、为了实现高的频率稳定度,常采用振荡器;单稳态触 发器受到外触发时进入态。 23、触发器有个稳态,存储8位二进制信息要个触发器。 24、逻辑函数的化简有,两种方法。 25、组合逻辑电路没有功能。 26、主从JK触发器的特性方程,D触发器的特性方

相关主题
文本预览
相关文档 最新文档