当前位置:文档之家› 半导体工艺2

半导体工艺2

半导体工艺流程

1清洗 集成电路芯片生产的清洗包括硅片的清洗和工器具的清洗。由 于半导体生产污染要求非常严格,清洗工艺需要消耗大量的高纯水; 且为进行特殊过滤和纯化广泛使用化学试剂和有机溶剂。 在硅片的加工工艺中,硅片先按各自的要求放入各种药液槽进行表面化学处理,再送入清洗槽,将其表面粘附的药液清洗干净后进入下一道工序。常用的清洗方式是将硅片沉浸在液体槽内或使用液体喷雾清洗,同时为有更好的清洗效果,通常使用超声波激励和擦片措施,一般在有机溶剂清洗后立即米用无机酸将其氧化去除,最后用超纯水进行清洗,如图1-6所示。 图1-6硅片清洗工艺示意图 工具的清洗基本米用硅片清洗同样的方法。 2、热氧化 热氧化是在800~1250C高温的氧气氛围和惰性携带气体(N2)下使硅片表面的硅氧化生成二氧化硅膜的过程,产生的二氧化硅用以作为扩散、离子注入的阻挡层,或介质隔离层。典型的热氧化化学反应为: Si + O2 T SiO2

3、扩散 扩散是在硅表面掺入纯杂质原子的过程。通常是使用乙硼烷(B2H6)作为N —源和磷烷(PH3)作为P+源。工艺生产过程中通常 分为沉积源和驱赶两步,典型的化学反应为: 2PH3 —2P+3H2 4、离子注入 离子注入也是一种给硅片掺杂的过程。它的基本原理是把掺杂物质(原子)离子化后,在数千到数百万伏特电压的电场下得到加速,以较高的能量注入到硅片表面或其它薄膜中。经高温退火后,注入离子活化,起施主或受主的作用。 5、光刻 光刻包括涂胶、曝光、显影等过程。涂胶是通过硅片高速旋转在硅片表面均匀涂上光刻胶的过程;曝光是使用光刻机,并透过光掩膜版对涂胶的硅片进行光照,使部分光刻胶得到光照,另外,部分光刻胶得不到光照,从而改变光刻胶性质;显影是对曝光后的光刻胶进行去除,由于光照后的光刻胶 和未被光照的光刻胶将分别溶于显影液和不溶于显影液,这样就使光刻胶上 形成了沟槽。 6、湿法腐蚀和等离子刻蚀 通过光刻显影后,光刻胶下面的材料要被选择性地去除,使用的方法就

半导体工艺主要设备大全

清洗机超音波清洗机是现代工厂工业零件表面清洗的新技术,目前已广泛应用于半导体硅 片的清洗。超声波清洗机“声音也可以清洗污垢”——超声波清洗机又名超声波清洗器,以其洁净的清洗效果给清洗界带来了一股强劲的清洗风暴。超声波清洗机(超声波清洗器)利用空化效应,短时间内将传统清洗方式难以洗到的狭缝、空隙、盲孔彻底清洗干净,超声波清洗机对清洗器件的养护,提高寿命起到了重要作用。CSQ 系列超声波清洗机采用内置式加热系统、温控系统,有效提高了清洗效率;设置时间控制装置,清洗方便;具有频率自动跟踪功能,清洗效果稳定;多种机型、结构设计,适应不同清洗要求。CSQ 系列超声波清洗机适用于珠宝首饰、眼镜、钟表零部件、汽车零部件,医疗设备、精密偶件、化纤行业(喷丝板过滤芯)等的清洗;对除油、除锈、除研磨膏、除焊渣、除蜡,涂装前、电镀前的清洗有传统清洗方式难以达到的效果。恒威公司生产CSQ 系列超声波清洗机具有以下特点:不锈钢加强结构,耐酸耐碱;特种胶工艺连接,运行安全;使用IGBT 模块,性能稳定;专业电源设计,性价比高。反渗透纯水机去离子水生产设备之一,通过反渗透原理来实现净水。 纯水机清洗半导体硅片用的去离子水生产设备,去离子水有毒,不可食用。 净化设备主要产品:水处理设备、灌装设备、空气净化设备、净化工程、反渗透、超滤、电渗析设备、EDI 装置、离子交换设备、机械过滤器、精密过滤器、UV 紫外线杀菌器、臭氧发生器、装配式洁净室、空气吹淋室、传递窗、工作台、高校送风口、空气自净室、亚高、高效过滤器等及各种配件。 风淋室:运用国外先进技术和进口电器控制系统, 组装成的一种使用新型的自动吹淋室.它广 泛用于微电子医院制药生化制品食品卫生精细化工精密机械和航空航天等生产和科研单位,用于吹除进入洁净室的人体和携带物品的表面附着的尘埃,同时风淋室也起气的作用 防止未净化的空气进入洁净区域,是进行人体净化和防止室外空气污染洁净的有效设备. 抛光机整个系统是由一个旋转的硅片夹持器、承载抛光垫的工作台和抛光浆料供给装置三大部分组成。化学机械抛光时,旋转的工件以一定的压力压在旋转的抛光垫上,而由亚微米或纳米磨粒和化学溶液组成的抛光液在工件与抛光垫之间流动,并产生化学反应,工件表面形成的化学反应物由磨粒的机械作用去除,即在化学成膜和机械去膜的交替过程中实现超精密表面加工,人们称这种CMP 为游离磨料CMP 。 电解抛光电化学抛光是利用金属电化学阳极溶解原理进行修磨抛光。将电化学预抛光和机械精抛光有机的结合在一起,发挥了电化学和机构两类抛光特长。它不受材料硬度和韧性的限制,可抛光各种复杂形状的工件。其方法与电解磨削类似。导电抛光工具使用金钢石导电锉或石墨油石,接到电源的阴极,被抛光的工件(如模具)接到电源的阳极。 光刻胶又称光致抗蚀剂,由感光树脂、增感剂(见光谱增感染料)和溶剂三种主要成分组成的对光敏感的混合液体。感光树脂经光照后,在曝光区能很快地发生光固化反应,使得这种材料的物理性能,特别是溶解性、亲合性等发生明显变化。经适当的溶剂处理,溶去可溶性部分,得到所需图像(见图光致抗蚀剂成像制版过程)。光刻胶广泛用于印刷电路和集成电路的制造以及印刷制版等过程。光刻胶的技术复杂,品种较多。根据其化学反应机理和显影原理,可分负性胶和正性胶两类。光照后形成不可溶物质的是负性胶;反之,对某些溶剂是不可溶的,经光照后变成可溶物质的即为正性胶。利用这种性能,将光刻胶作涂层,就能在硅片表面刻蚀所需的电路图形。基于感光树脂的化学结构,光刻胶可以分为三种类型。①光聚合型,采用烯类单体,在光作用下生成自由基,自由基再进一步引发 单体聚合,最后生成聚合物,具有形成正像的特点。②光分解型,采用含有叠氮醌类化合

半导体的生产工艺流程

半导体的生产工艺流程 微机电制作技术,尤其是最大宗以硅半导体为基础的微细加工技术 (silicon-basedmicromachining),原本就肇源于半导体组件的制程技术,所以必须先介绍清楚这类制程,以免沦于夏虫语冰的窘态。 一、洁净室 一般的机械加工是不需要洁净室(cleanroom)的,因为加工分辨率在数十微米以上,远比日常环境的微尘颗粒为大。但进入半导体组件或微细加工的世界,空间单位都是以微米计算,因此微尘颗粒沾附在制作半导体组件的晶圆上,便有可能影响到其上精密导线布局的样式,造成电性短路或断路的严重后果。为此,所有半导体制程设备,都必须安置在隔绝粉尘进入的密闭空间中,这就是洁净室的来由。洁净室的洁净等级,有一公认的标准,以class10为例,意谓在单位立方英呎的洁净室空间内,平均只有粒径0.5微米以上的粉尘10粒。所以class后头数字越小,洁净度越佳,当然其造价也越昂贵。为营造洁净室的环境,有专业的建造厂家,及其相关的技术与使用管理办法如下: 1、内部要保持大于一大气压的环境,以确保粉尘只出不进。所以需要大型 鼓风机,将经滤网的空气源源不绝地打入洁净室中。 2、为保持温度与湿度的恒定,大型空调设备须搭配于前述之鼓风加压系统 中。换言之,鼓风机加压多久,冷气空调也开多久。 3、所有气流方向均由上往下为主,尽量减少突兀之室内空间设计或机台摆 放调配,使粉尘在洁净室内回旋停滞的机会与时间减至最低程度。 4、所有建材均以不易产生静电吸附的材质为主。 5、所有人事物进出,都必须经过空气吹浴(airshower)的程序,将表面粉尘 先行去除。 6、人体及衣物的毛屑是一项主要粉尘来源,为此务必严格要求进出使用人 员穿戴无尘衣,除了眼睛部位外,均需与外界隔绝接触(在次微米制程技术的工厂内,工作人员几乎穿戴得像航天员一样。)当然,化妆是在禁绝之内,铅笔等也禁止使用。 7、除了空气外,水的使用也只能限用去离子水(DIwater,de-ionizedwater)。 一则防止水中粉粒污染晶圆,二则防止水中重金属离子,如钾、钠离子污染金氧半(MOS)晶体管结构之带电载子信道(carrierchannel),影响半导体组件的工作特性。去离子水以电阻率(resistivity)来定义好坏,一般要求至 17.5MΩ-cm以上才算合格;为此需动用多重离子交换树脂、RO逆渗透、与 UV紫外线杀菌等重重关卡,才能放行使用。由于去离子水是最佳的溶剂与清洁剂,其在半导体工业之使用量极为惊人! 8、洁净室所有用得到的气源,包括吹干晶圆及机台空压所需要的,都得使 用氮气(98%),吹干晶圆的氮气甚至要求99.8%以上的高纯氮!以上八点说明是最基本的要求,另还有污水处理、废气排放的环保问题,再再需要大笔

半导体工艺流程

1、清洗 集成电路芯片生产的清洗包括硅片的清洗和工器具的清洗。由于半导体生产污染要求非常严格,清洗工艺需要消耗大量的高纯水;且为进行特殊过滤和纯化广泛使用化学试剂和有机溶剂。 在硅片的加工工艺中,硅片先按各自的要求放入各种药液槽进行表面化学处理,再送入清洗槽,将其表面粘附的药液清洗干净后进入下一道工序。常用的清洗方式是将硅片沉浸在液体槽内或使用液体喷雾清洗,同时为有更好的清洗效果,通常使用超声波激励和擦片措施,一般在有机溶剂清洗后立即采用无机酸将其氧化去除,最后用超纯水进行清洗,如图1 —6所示。 图1—6硅片清洗工艺示意图 工具的清洗基本米用硅片清洗同样的方法。 2、热氧化 热氧化是在800~1250C高温的氧气氛围和惰性携带气体(N2)下使硅片表面的硅氧化生成二氧化硅膜的过程,产生的二氧化硅用以作 为扩散、离子注入的阻挡层,或介质隔离层。典型的热氧化化学反应为:

Si + O2f SiO2 3、扩散 扩散是在硅表面掺入纯杂质原子的过程。通常是使用乙硼烷(B2H6)作为N —源和磷烷(PH3)作为P+源。工艺生产过程中通常 分为沉积源和驱赶两步,典型的化学反应为: 2PH3 f 2P + 3H2 4、离子注入 离子注入也是一种给硅片掺杂的过程。它的基本原理是把掺杂物质(原子)离子化后,在数千到数百万伏特电压的电场下得到加速,以较高的能量注入到硅片表面或其它薄膜中。经高温退火后,注入离子活化,起施主或受主的作用。 5、光刻 光刻包括涂胶、曝光、显影等过程。涂胶是通过硅片高速旋转在硅片表面均匀涂上光刻胶的过程;曝光是使用光刻机,并透过光掩膜版对涂胶的硅片进行光照,使部分光刻胶得到光照,另外,部分光刻胶得不到光照,从而改变光刻胶性质;显影是对曝光后的光刻胶进行去除,由于光照后的光刻胶和未被光照的光刻胶将分别溶于显影液和不溶于显影液,这样就使光刻胶上 形成了沟槽。 光刻胶 基片------------ ?涂胶后基片 1 1 1 1 ~ 显影后基片V------------- 曝光后基片 6、湿法腐蚀和等离子刻蚀

半导体制造工艺流程

半导体制造工艺流程 N型硅:掺入V族元素--磷P、砷As、锑Sb P型硅:掺入III族元素—镓Ga、硼B PN结: 半导体元件制造过程可分为 前段(FrontEnd)制程 晶圆处理制程(WaferFabrication;简称WaferFab)、 晶圆针测制程(WaferProbe); 後段(BackEnd) 构装(Packaging)、 测试制程(InitialTestandFinalTest) 一、晶圆处理制程 晶圆处理制程之主要工作为在矽晶圆上制作电路与电子元件(如电晶体、电容体、逻辑闸等),为上述各制程中所需技术最复杂且资金投入最多的过程,以微处理器(Microprocessor)为例,其所需处理步骤可达数百道,而其所需加工机台先进且昂贵,动辄数千万一台,其所需制造环境为为一温度、湿度与含尘(Particle)均需控制的无尘室(Clean-Room),虽然详细的处理程序是随著产品种类与所使用的技术有关;不过其基本处理步骤通常是晶圆先经过适当的清洗(Cleaning)之後,接著进行氧化(Oxidation)及沈积,最後进行微影、蚀刻及离子植入等反覆步骤,以完成晶圆上电路的加工与制作。 二、晶圆针测制程 经过WaferFab之制程後,晶圆上即形成一格格的小格,我们称之为晶方或是晶粒(Die),在一般情形下,同一片晶圆上皆制作相同的晶片,但是也有可能在同一片晶圆上制作不同规格的产品;这些晶圆必须通过晶片允收测试,晶粒将会一一经过针测(Probe)仪器以测试其电气特性,而不合格的的晶粒将会被标上记号(InkDot),此程序即称之为晶圆针测制程(WaferProbe)。然後晶圆将依晶粒为单位分割成一粒粒独立的晶粒 三、IC构装制程 IC構裝製程(Packaging):利用塑膠或陶瓷包裝晶粒與配線以成積體電路目的:是為了製造出所生產的電路的保護層,避免電路受到機械性刮傷或是高溫破壞。 半导体制造工艺分类 半导体制造工艺分类 一双极型IC的基本制造工艺: A在元器件间要做电隔离区(PN结隔离、全介质隔离及PN结介质混合隔离)ECL(不掺金)(非饱和型)、TTL/DTL(饱和型)、STTL(饱和型)B在元器件间自然隔离 I2L(饱和型) 半导体制造工艺分类 二MOSIC的基本制造工艺: 根据栅工艺分类 A铝栅工艺 B硅栅工艺

半导体工艺及芯片制造技术问题答案(全)

常用术语翻译 active region 有源区 2.active ponent有源器件 3.Anneal退火 4.atmospheric pressure CVD (APCVD) 常压化学气相淀积 5.BEOL(生产线)后端工序 6.BiCMOS双极CMOS 7.bonding wire 焊线,引线 8.BPSG 硼磷硅玻璃 9.channel length沟道长度 10.chemical vapor deposition (CVD) 化学气相淀积 11.chemical mechanical planarization (CMP)化学机械平坦化 12.damascene 大马士革工艺 13.deposition淀积 14.diffusion 扩散 15.dopant concentration掺杂浓度 16.dry oxidation 干法氧化 17.epitaxial layer 外延层 18.etch rate 刻蚀速率 19.fabrication制造 20.gate oxide 栅氧化硅 21.IC reliability 集成电路可靠性 22.interlayer dielectric 层间介质(ILD) 23.ion implanter 离子注入机 24.magnetron sputtering 磁控溅射 25.metalorganic CVD(MOCVD)金属有机化学气相淀积 26.pc board 印刷电路板 27.plasma enhanced CVD(PECVD) 等离子体增强CVD 28.polish 抛光 29.RF sputtering 射频溅射 30.silicon on insulator绝缘体上硅(SOI)

半导体器件工艺基础知识

半导体基础知识和半导体器件工艺 第一章半导体基础知识  通常物质根据其导电性能不同可分成三类。第一类为导体,它可以很好的传导电流,如:金属类,铜、银、铝、金等;电解液类:NaCl水溶液,血液,普通水等以及其它一些物体。第二类为绝缘体,电流不能通过,如橡胶、玻璃、陶瓷、木板等。第三类为半导体,其导电能力介于导体和绝缘体之间,如四族元素Ge锗、Si硅等,三、五族元素的化合物GaAs砷化镓等,二、六族元素的化合物氧化物、硫化物等。 物体的导电能力可以用电阻率来表示。电阻率定义为长1厘米、截面积为1平方厘米的物质的电阻值,单位为欧姆*厘米。电阻率越小说明该物质的导电性能越好。通常导体的电阻率在10-4欧姆*厘米以下,绝缘体的电阻率在109欧姆*厘米以上。 半导体的性质既不象一般的导体,也不同于普通的绝缘体,同时也不仅仅由于它的导电能力介于导体和绝缘体之间,而是由于半导体具有以下的特殊性质: (1) 温度的变化能显著的改变半导体的导电能力。当温度升高时,电阻率会降低。比如Si在200℃时电阻率比室温时的电阻率低几千倍。可以利用半导体的这个特性制成自动控制用的热敏组件(如热敏电阻等),但是由于半导体的这一特性,容易引起热不稳定性,在制作半导体器件时需要考虑器件自身产生的热量,需要考虑器件使用环境的温度等,考虑如何散热,否则将导致器件失效、报废。 (2) 半导体在受到外界光照的作用是导电能力大大提高。如硫化镉受到光照后导电能力可提高几十到几百倍,利用这一特点,可制成光敏三极管、光敏电阻等。 (3) 在纯净的半导体中加入微量(千万分之一)的其它元素(这个过程我们称为掺杂),可使他的导电能力提高百万倍。这是半导体的最初的特征。例如在原子密度为5*1022/cm3的硅中掺进大约5X1015/cm3磷原子,比例为10-7(即千万分之一),硅的导电能力提高了几十万倍。 物质是由原子构成的,而原子是由原子核和围绕它运动的电子组成的。电子很轻、很小,带负电,在一定的轨道上运转;原子核带正电,电荷量与电子的总电荷量相同,两者相互吸引。当原子的外层电子缺少后,整个原子呈现正电,缺少电子的地方产生一个空位,带正电,成为电洞。物体导电通常是由电子和电洞导电。 前面提到掺杂其它元素能改变半导体的导电能力,而参与导电的又分为电子和电洞,这样掺杂的元素(即杂质)可分为两种:施主杂质与受主杂质。 将施主杂质加到硅半导体中后,他与邻近的4个硅原子作用,产生许多自由电子参与导电,而杂质本身失去电子形成正离子,但不是电洞,不能接受电子。这时的半导体叫N型半导体。施主杂质主要为五族元素:锑、磷、砷等。 将施主杂质加到半导体中后,他与邻近的4个硅原子作用,产生许多电洞参与导电,这时的半导体叫p型半导体。受主杂质主要为三族元素:铝、镓、铟、硼等。 电洞和电子都是载子,在相同大小的电场作用下,电子导电的速度比电洞

半导体工艺讲解

半导体工艺讲解(1)--掩模和光刻(上)概述 光刻工艺是半导体制造中最为重要的工艺步骤之一。主要作用是将掩膜板上的图形复制到硅片上,为下一步进行刻蚀或者离子注入工序做好准备。光刻的成本约为整个硅片制造工艺的1/3,耗费时间约占整个硅片工艺的40?60% 光刻机是生产线上最贵的机台,5?15百万美元/台。主要是贵在成像系统 (由15?20个直径为200?300mm勺透镜组成)和定位系统(定位精度小于10nm。其折旧速度非常快,大约3?9万人民币/天,所以也称之为印钞机。光刻部分的主要机台包括两部分:轨道机(Tracker ),用于涂胶显影;扫描曝光机(Scanning ) 光刻工艺的要求:光刻工具具有高的分辨率;光刻胶具有高的光学敏感性; 准确 地对准;大尺寸硅片的制造;低的缺陷密度。 光刻工艺过程 一般的光刻工艺要经历硅片表面清洗烘干、涂底、旋涂光刻胶、软烘、对准曝光、后烘、显影、硬烘、刻蚀、检测等工序。 1、硅片清洗烘干(Cleaning and Pre-Baking ) 方法:湿法清洗+去离子水冲洗+脱水烘焙(热板150?2500C,1?2分钟, 氮气保护) 目的:a、除去表面的污染物(颗粒、有机物、工艺残余、可动离子);除去水 b、蒸气,是基底表面由亲水性变为憎水性,增强表面的黏附性(对光刻胶或者是HMD?六 甲基二硅胺烷)。 2、涂底(Priming) 方法:a、气相成底膜的热板涂底。HMD蒸气淀积,200?2500C,30秒钟; 优点:涂底均匀、避免颗粒污染;b、旋转涂底。缺点:颗粒污染、涂底不 均匀、HMD用量大。 目的:使表面具有疏水性,增强基底表面与光刻胶的黏附性。 3、旋转涂胶(Spin-on PR Coati ng ) 方法:a、静态涂胶(Static )。硅片静止时,滴胶、加速旋转、甩胶、挥发溶剂(原光刻胶的溶剂约占65?85%旋涂后约占10?20% ; b、动态 (Dynamic)。低速旋转 (500rpm_rotation per minute )、滴胶、加速旋转(3000rpm)、甩胶、挥发溶剂。

(完整版)半导体工艺试卷及答案

杭州电子科技大学研究生考试卷(B卷)

1、什么是CMOS器件的闩锁效应?描述三种阻止闩锁效应的制造技术。(12分) 答:闩锁效应就是指CMOS器件所固有的寄生双极晶体管(又称寄生可控硅,简称SCR)被触发导通,在电源和地之间形成低阻抗大电流的通路,导致器件无法正常工作,甚至烧毁器件的现象。这种寄生双极晶体管存在CMOS器件内的各个部分,包括输入端、输出端、内部反相器等。当外来干扰噪声使某个寄生晶体管被触发导通时,就可能诱发闩锁,这种外来干扰噪声常常是随机的,如电源的浪涌脉冲、静电放电、辐射等。闩锁效应往往发生在芯片中某一局部区域,有两种情况:一种是闩锁只发生在外围与输入、输出有关的地方,另一种是闩锁可能发生在芯片的任何地方,在使用中前一种情况遇到较多。 2、为什么要用区熔法生长硅晶体?比较FZ和CZ优缺点。(10分) 答:(1)原因:因为区熔法可以得到低至1011cm-1的载流子浓度。区熔生长技术的基本特点是样品的熔化部分是完全由固体部分支撑的,不需要坩埚。柱状的高纯多晶材料固定于卡盘,一个金属线圈沿多晶长度方向缓慢移动并通过柱状多晶,在金属线圈中通过高功率的射频电流,射频功率技法的电磁场将在多晶柱中引起涡流,产生焦耳热,通过调整线圈功率,可以使得多晶柱紧邻线圈的部分熔化,线圈移过后,熔料在结晶为为单晶。另一种使晶柱局部熔化的方法是使用聚焦电子束。整个区熔生长装置可置于真空系统中,或者有保护气氛的封闭腔室内 (2)CZ和FZ区别:CZ是直拉法,就是首先把多晶硅置于坩埚内加热熔化,然后采用小的结晶“种子”——籽晶,再慢慢向上提升、结晶,获得大的单晶锭。 (3)CZ和FZ优缺点比较:FZ是水平区域熔化生长法,就是水平放置、采用感应线圈加热、并进行晶体生长的技术。直拉法在Si单晶的制备中更为常用,占75%以上。直拉法制备Si单晶的优点是:1)成本低;2)能制备更大的圆片尺寸,6英吋(150mm)及以上的Si单晶制备均采用直拉法,目前直拉法已制备出400mm(16英吋)的商用Si单晶;3)制备过程中的剩余原材料可重复使用;4)直拉法制备的Si单晶位错密度低,0~104cm-2。直拉法制备Si单晶的主要缺点是,由于使用坩埚,Si单晶的纯度不如区熔法。区熔法制备Si单晶的主要优点是,由于不使用坩锅,可制备高纯度的硅单晶,电阻率高达2000Ω-mm,因此区熔法制备的Si单晶主要用于功率器件及电路。区熔法制备Si单晶的缺点是:1)成本高; 3、什么是LOCOS和STI?为什么在高级IC工艺中,STI取代了LOCOS?(12分) 答:(1)LOCOS:即“硅的局部氧化”技术(Local Oxidation of Silicon)CMOS工艺最常用的隔离技术就是LOCOS(硅的选择氧化)工艺,它以氮化硅为掩膜实现了硅的选择氧化,在这种工艺中,除了形成有源晶体管的区域以外,在其它所有重掺杂硅区上均生长一层厚的氧化层,称为隔离或场氧化层。-常规的LOCOS工艺由于有源区方向的场氧侵蚀(SiN边缘形成类似鸟嘴的结构,称为“鸟喙效应”bird beak)和场注入的横向扩散,使LOCOS工艺受到很大的限制。STI:浅沟槽隔离(STI)是用于隔绝活动区域的制造方法,它会使实际电流不同于模拟结果。具体情况取决于电晶体位置。 (2)取代原因:LOCOS结构影响了有源区长度,为了减小鸟嘴,出现了改进的LOCOS 结构,PBL和PELOX结构。PBL(poly buffer LOCOS多晶衬垫LOCOS)结构是在掩蔽氧化层的SiN和衬底SiO2之间加入一层薄多晶,这样减小了场氧生长时SiN薄膜的应力,也减小了鸟嘴。PELOX(poly encapsulated Locol Oxidation多晶镶嵌LOCOS)结构是在SiN层的顶部和侧部嵌如多晶或非晶薄膜,然后在生长场氧,它同样能减小鸟嘴。因为两种结构增加了工艺的复杂性,故LOCOS一般用于0.5~0.35μm的工艺中。为了更有效的隔离器件的需要,尤其是对于DRAM器件而言;对晶

半导体工艺(精)

半导体的生产工艺流程 -------------------------------------------------------------------------------- 一、洁净室 一般的机械加工是不需要洁净室(clean room)的,因为加工分辨率在数十微米以上,远比日常环境的微尘颗粒为大。但进入半导体组件或微细加工的世界,空间单位都是以微米计算,因此微尘颗粒沾附在制作半导体组件的晶圆上,便有可能影响到其上精密导线布局的样式,造成电性短路或断路的严重后果。 为此,所有半导体制程设备,都必须安置在隔绝粉尘进入的密闭空间中,这就是洁净室的来由。洁净室的洁净等级,有一公认的标准,以class 10为例,意谓在单位立方英呎的洁净室空间内,平均只有粒径0.5微米以上的粉尘10粒。所以class后头数字越小,洁净度越佳,当然其造价也越昂贵。 为营造洁净室的环境,有专业的建造厂家,及其相关的技术与使用管理办法如下: 1、内部要保持大于一大气压的环境,以确保粉尘只出不进。所以需要大型鼓风机,将经滤网的空气源源不绝地打入洁净室中。 2、为保持温度与湿度的恒定,大型空调设备须搭配于前述之鼓风加压系统中。换言之,鼓风机加压多久,冷气空调也开多久。 3、所有气流方向均由上往下为主,尽量减少突兀之室内空间设计或机台摆放调配,使粉尘在洁净室内回旋停滞的机会与时间减至最低程度。 4、所有建材均以不易产生静电吸附的材质为主。 5、所有人事物进出,都必须经过空气吹浴(air shower) 的程序,将表面粉尘先行去除。 6、人体及衣物的毛屑是一项主要粉尘来源,为此务必严格要求进出使用人员穿戴无尘衣,除了眼睛部位外,均需与外界隔绝接触(在次微米制程技术的工厂内,工作人员几乎穿戴得像航天员一样。) 当然,化妆是在禁绝之内,铅笔等也禁止使用。 7、除了空气外,水的使用也只能限用去离子水(DI water, de-ionized water)。一则防止水中粉粒污染晶圆,二则防止水中重金属离子,如钾、钠离子污染金氧半(MOS) 晶体管结构之带电载子信道(carrier channel),影响半导体组件的工作特性。去离子水以电阻率(resistivity) 来定义好坏,一般要求至17.5MΩ-cm以上才算合格;为此需动用多重离子交换树脂、RO逆渗透、与UV紫外线杀菌等重重关卡,才能放行使用。由于去离子水是最佳的溶剂与清洁剂,其在半导体工业之使用量极为惊人! 8、洁净室所有用得到的气源,包括吹干晶圆及机台空压所需要的,都得使用氮气(98%),吹干晶圆的氮气甚至要求99.8%以上的高纯氮!以上八点说明是最基本的要求,另还有污水处理、废气排放的环保问题,再再需要大笔大笔的建造与维护费用! 二、晶圆制作 硅晶圆(silicon wafer) 是一切集成电路芯片的制作母材。既然说到晶体,显然是经过纯炼与结晶的程序。目前晶体化的制程,大多是采「柴可拉斯基」(Czycrasky) 拉晶法(CZ 法)。拉晶时,将特定晶向(orientation) 的晶种(seed),浸入过饱和的纯硅熔汤(Melt) 中,并同时旋转拉出,硅原子便依照晶种晶向,乖乖地一层层成长上去,而得出所谓的晶棒(ingot)。晶棒的阻值如果太低,代表其中导电杂质(impurity dopant) 太多,还需经过FZ悬浮区熔法法(floating-zone) 的再结晶(re-crystallization),将杂质逐出,提高纯度与阻值。

晶圆封装测试工序和半导体制造工艺流程

A.晶圆封装测试工序 一、IC检测 1. 缺陷检查Defect Inspection 2. DR-SEM(Defect Review Scanning Electron Microscopy) 用来检测出晶圆上是否有瑕疵,主要是微尘粒子、刮痕、残留物等问题。此外,对已印有电路图案的图案晶圆成品而言,则需要进行深次微米范围之瑕疵检测。一般来说,图案晶圆检测系统系以白光或雷射光来照射晶圆表面。再由一或多组侦测器接收自晶圆表面绕射出来的光线,并将该影像交由高功能软件进行底层图案消除,以辨识并发现瑕疵。 3. CD-SEM(Critical Dimensioin Measurement) 对蚀刻后的图案作精确的尺寸检测。 二、IC封装 1. 构装(Packaging) IC构装依使用材料可分为陶瓷(ceramic)及塑胶(plastic)两种,而目前商业应用上则以塑胶构装为主。以塑胶构装中打线接合为例,其步骤依序为晶片切割(die saw)、黏晶(die mount / die bond)、焊线(wire bond)、封胶(mold)、剪切/成形(trim / form)、印字(mark)、电镀(plating)及检验(inspection)等。 (1) 晶片切割(die saw) 晶片切割之目的为将前制程加工完成之晶圆上一颗颗之晶粒(die)切割分离。举例来说:以0.2微米制程技术生产,每片八寸晶圆上可制作近六百颗以上的64M微量。 欲进行晶片切割,首先必须进行晶圆黏片,而后再送至晶片切割机上进行切割。切割完后之晶粒井然有序排列于胶带上,而框架的支撐避免了胶带的皱褶与晶粒之相互碰撞。 (2) 黏晶(die mount / die bond) 黏晶之目的乃将一颗颗之晶粒置于导线架上并以银胶(epoxy)粘着固定。黏晶完成后之导线架则经由传输设备送至弹匣(magazine)内,以送至下一制程进行焊线。 (3) 焊线(wire bond) IC构装制程(Packaging)则是利用塑胶或陶瓷包装晶粒与配线以成集成电路(Integrated Circuit;简称IC),此制程的目的是为了制造出所生产的电路的保护层,避免电路受到机械性刮伤或是高温破坏。最后整个集成电路的周围会向外拉出脚架(Pin),称之为打线,作为与外界电路板连接之用。

半导体工艺要点(精)

半导体工艺要点 1、什么是集成电路 通过一系列特定的加工工艺,将晶体管、二极管等有源器件和电阻、电容等无源器件,按照一定的电路互连,“集成”在一块半导体单晶片(如硅或砷化镓)上,封装在一个外壳内,执行特定电路或系统功能 2、集成电路设计与制造的主要流程框架 设计-掩模板-芯片制造-芯片功能检测-封装-测试 3、集成电路发展的特点 特征尺寸越来越小 硅圆片尺寸越来越大 芯片集成度越来越大 时钟速度越来越高 电源电压/单位功耗越来越低 布线层数/I/0引脚越来越多 4、摩尔定律 集成电路芯片的集成度每三年提高4倍,而加工特征尺寸(多晶硅栅长)倍,这就是 摩尔定 5、集成电路分类 6、半导体公司 中芯国际集成电路制造有限公司(SMIC) 上海华虹(集团)有限公司 上海先进半导体制造有限公司 台积电(上海)有限公司 上海宏力半导体制造有限公司TI 美国德州仪器 7、直拉法生长单晶硅 直拉法法是在盛有熔硅或锗的坩埚内,引入籽晶作为非均匀晶核,然后控制温度场,将籽晶旋转并缓慢向上提拉,晶体便在籽晶下按籽晶的方向长大。

1.籽晶熔接: 加大加热功率,使多晶硅完全熔化,并挥发一定时间后,将籽晶下降与液面接近,使籽晶预热几分钟,俗称“烤晶”,以除去表面挥发性杂质同时可减少热冲击 2.引晶和缩颈:当温度稳定时,可将籽晶与熔体接触。此时要控制好温度,当籽晶与熔体液面接触,浸润良好时,可开始缓慢提拉,随着籽晶上升硅在籽晶头部结晶,这一步骤叫“引晶”,又称“下种”。“缩颈”是指在引晶后略为降低温度,提高拉速,拉一段直径比籽晶细的部分。其目的是排除接触不良引起的多晶和尽量消除籽晶内原有位错的延伸。颈一般要长于20mm 3.放肩:缩颈工艺完成后,略降低温度,让晶体逐渐长大到所需的直径为止。这称为“放肩”。在放肩时可判别晶体是否是单晶,否则要将其熔掉重新引晶。单晶体外形上的特征—棱的出现可帮助我们判别,<111>方向应有对称三条棱,<100>方向有对称的四条棱。 4.等径生长:当晶体直径到达所需尺寸后,提高拉速,使晶体直径不再增大,称为收肩。收肩后保持晶体直径不变,就是等径生长。此时要严格控制温度和拉速不变。 5.收晶:晶体生长所需长度后,拉速不变,升高熔体温度或熔体温度不变,加快拉速,使晶体脱离熔体液面。 8、直拉法的两个主要参数:拉伸速率,晶体旋转速率悬浮区熔法 倒角是使晶圆边缘圆滑的机械工艺 9、外延层的作用 EpitaxyPurpose 1、Barrier layer for bipolar transistor 2、Reduce collector resistance while keep high breakdown voltage. 3、Improve device performance for CMOS and DRAM because much lower oxygen, 4、carbon concentration than the wafer crystal Epitaxy application,bipolar transistor Epitaxy application, CMOS

半导体工艺流程

集成电路芯片生产的清洗包括硅片的清洗和工器具的清洗。由于半导体生产污染要求非常严格,清洗工艺需要消耗大量的高纯水;且为进行特殊过滤和纯化广泛使用化学试剂和有机溶剂。 在硅片的加工工艺中,硅片先按各自的要求放入各种药液槽进行表面化学处理,再送入清洗槽,将其表面粘附的药液清洗干净后进入下一道工序。常用的清洗方式是将硅片沉浸在液体槽内或使用液体喷雾清洗,同时为有更好的清洗效果,通常使用超声波激励和擦片措施,一般在有机溶剂清洗后立即采用无机酸将其氧化去除,最后用超纯水进行清洗,如图1-6所示。 图1-6硅片清洗工艺示意图 工具的清洗基本采用硅片清洗同样的方法。 2、热氧化 热氧化是在800~1250℃高温的氧气氛围和惰性携带气体(N2)下使硅片表面的硅氧化生成二氧化硅膜的过程,产生的二氧化硅用以作为扩散、离子注入的阻挡层,或介质隔离层。典型的热氧化化学反应为: Si + O2→SiO2

扩散是在硅表面掺入纯杂质原子的过程。通常是使用乙硼烷(B 2H 6)作为N -源和磷烷(PH 3)作为P +源。工艺生产过程中通常分为沉积源和驱赶两步,典型的化学反应为: 2PH 3 → 2P + 3H 2 4、离子注入 离子注入也是一种给硅片掺杂的过程。它的基本原理是把掺杂物质(原子)离子化后,在数千到数百万伏特电压的电场下得到加速,以较高的能量注入到硅片表面或其它薄膜中。经高温退火后,注入离子活化,起施主或受主的作用。 5、光刻 光刻包括涂胶、曝光、显影等过程。涂胶是通过硅片高速旋转在硅片表面均匀涂上光刻胶的过程;曝光是使用光刻机,并透过光掩膜版对涂胶的硅片进行光照,使部分光刻胶得到光照,另外,部分光刻胶得不到光照,从而改变光刻胶性质;显影是对曝光后的光刻胶进行去除,由于光照后的光刻胶和未被光照的光刻胶将分别溶于显影液和不溶于显影液,这样就使光刻胶上形成了沟槽。 6、湿法腐蚀和等离子刻蚀 通过光刻显影后,光刻胶下面的材料要被选择性地去除,使用的基片 涂胶后基片 光刻胶 阻挡层

半导体工艺之离子注入

半导体离子注入工艺 --离子注入 离子注入法掺杂和扩散法掺杂对比来说,它的加工温度低、容易制作浅结、均匀的大面积注入杂质、易于自动化等优点。当前,离子注入法已成为超大规模集成电路制造中不可缺少的掺杂工艺。 1.离子注入原理: 离子是原子或分子经过离子化后形成的,即等离子体,它带有一定量的电荷。可通过电场对离子进行加速,利用磁场使其运动方向改变,这样就可以控制离子以一定的能量进入wafer内部达到掺杂的目的。 离子注入到wafer中后,会与硅原子碰撞而损失能量, 能量耗尽离子就会停在wafer中某位置。离子通过与硅原子 的碰撞将能量传递给硅原子,使得硅原子成为新的入射粒 子,新入射离子又会与其它硅原子碰撞,形成连锁反应。 杂质在wafer中移动会产生一条晶格受损路径,损伤情况取决于杂质离子的轻重,这使硅原子离开格点位置,形成点缺陷,甚至导致衬底由晶体结构变为非晶体结构。 2.离子射程 离子射程就是注入时,离子进入wafer内部后,从表面到停止所经过的路程。入射离子能量越高,射程就会越长。 投影射程是离子注入wafer内部的深度,它取决于离子的质量、能量,wafer的质量以及离子入射方向与晶向之间的关系。有的离子射程远,有的射程近,而有的离子还会发生横向移动,综合所有的离子运动,就产生了投影偏差。 3.离子注入剂量 注入剂量是单位面积wafer表面注入的离子数,可通过

下面的公式计算得出 ,式中,Q 是剂量;I 是束流, 单位是安培;t 是注入时间,单位是秒;e 是电子电荷,1.6×10-19C ;n 是电荷数量;A 是注入面积,单位是 。 4.离子注入设备 离子注入机体积庞大,结构非常复杂。根据它所能提供 的离子束流大小和能量可分为高电流和中电流离子注入机以 及高能量、中能量和低能量离子注入机。 离子注入机的主要部件有:离子源、质量分析器、加速器、聚焦器、扫描系统以及工艺室等。 (1)离子源 离子源的任务是提供所需的杂质离子。在合适的气压 下,使含有杂质的气体受到电子碰撞而电离,最常用的杂质 源有 和 等, (2)离子束吸取电极 吸取电极将离子源产生的离子收集起来形成离子束。电 极由抑制电极和接地电极构成,电极上加了很高的电压,离 子受到弧光反应室侧壁的排斥作用和抑制电极的吸引作用,被分离出来形成离子束向吸取电极运动。 3)质量分析器 反应气体中可能会夹杂少量其它气体,这样,从离子源 吸取的离子中除了需要杂质离子外,还会有其它离子。因 此,需对从离子源出来的离子进行筛选,质量分析器就是来 enA It Q 62H B 3PH

半导体工艺学

请回答以下问题: 题目:(1)请回答以下几个概念:【20分】 (1)场区、(2)有源区、(3)键合、(4)负载效应、(5)钝化。 题目:(2)集成电路工艺主要分为哪几大部分,每一部分中包括哪些主要工艺、并简述各工艺的主要作用。 【20分】 题目:(3)在离子注入工艺中,有一道工艺是”沟道器件轻掺杂源(漏)区”,其目的是减小电场峰植和热电子效应!请详尽解释其原理!【15分】 题目:(4)在电极形成或布线工艺中,用到金属Ti,请详尽说明金属Ti的特性、金属Ti 的相关工艺、以及金属Ti在电路中的作用!【15分】 题目:(5)在光刻胶工艺中要进行,软烘,曝光后烘焙和坚膜烘焙,请详细说明这三步工艺的目的和条件。【15分】 题目:(6)请对Si(以一种含有Cl元素的刻蚀气体为例)和SiO2(以一种含有F元素的刻蚀气体为例)刻蚀工艺进行描述,并给出主要的化学反应方程式。【15分】 参考答案: 题目一答案: (1) 场区是指一种很厚的氧化层,位于芯片上不做晶体管、电极接触的区域,可以起到隔 离晶体管的作用 (2) 有源区是指硅片上做有源器件的区域,有源区主要针对MOS而言,只要源极,漏极以 及导电沟道所覆盖的区域称为有源区. (3) 键合是指将芯片表面的铝压点和引线框架上或基座上的电极内端(有时称为柱)进 行电连接最常用的方法,常用的键合方法有热压键合、超声键合、热超声键合. (4) 刻蚀过程中去除硅片表面材料的速度称为刻蚀速率,它通常正比于刻蚀剂的浓度, 要刻蚀硅片表面的大面积区域,则会耗尽刻蚀剂浓度使刻蚀速率慢下来;如果刻蚀的面积比较小,则刻蚀就会快些.这称为负载效应. (5) 钝化是使金属表面转化为不易被氧化的状态,而延缓金属的腐蚀速度的方法.热生长SiO2的一个主要优点是可以通过束缚硅的悬挂键,从而降低它的表面态密度,这种效果称为表面钝化,它能防止电性能的退化并减少由潮湿、离子或其它外部沾污物引起的漏电流通路. 题目二答案: 答:集成电路制造就是在硅片上执行一系列复杂的化学或者物理操作。简而言之,这些操作可分为六大基本类:晶片制造、薄膜制作、刻印、刻蚀、掺杂、封装。

半导体的生产工艺流程(精)

半导体的生产工艺流程 微机电制作技术,尤其是最大宗以硅半导体为基础的微细加工技术(silicon- based micromachining,原本就肇源于半导体组件的制程技术,所以必须先介绍清楚这类制程,以免沦于夏虫语冰的窘态。 一、洁净室 一般的机械加工是不需要洁净室(clean room的,因为加工分辨率在数十微米以上,远比日常环境的微尘颗粒为大。但进入半导体组件或微细加工的世界,空间单位都是以微米计算,因此微尘颗粒沾附在制作半导体组件的晶圆上,便有可能影响到其上精密导线布局的样式,造成电性短路或断路的严重后果。 为此,所有半导体制程设备,都必须安置在隔绝粉尘进入的密闭空间中,这就是洁净室的来由。洁净室的洁净等级,有一公认的标准,以class 10为例,意谓在单位立方英呎的洁净室空间内,平均只有粒径0.5微米以上的粉尘10粒。所以class后头数字越小,洁净度越佳,当然其造价也越昂贵(参见图2-1。 为营造洁净室的环境,有专业的建造厂家,及其相关的技术与使用管理办法如下: 1、内部要保持大于一大气压的环境,以确保粉尘只出不进。所以需要大型鼓风机,将经滤网的空气源源不绝地打入洁净室中。 2、为保持温度与湿度的恒定,大型空调设备须搭配于前述之鼓风加压系统中。换言之,鼓风机加压多久,冷气空调也开多久。 3、所有气流方向均由上往下为主,尽量减少突兀之室内空间设计或机台摆放调配,使粉尘在洁净室内回旋停滞的机会与时间减至最低程度。 4、所有建材均以不易产生静电吸附的材质为主。 5、所有人事物进出,都必须经过空气吹浴 (air shower 的程序,将表面粉尘先行去除。

6、人体及衣物的毛屑是一项主要粉尘来源,为此务必严格要求进出使用人员穿戴无尘衣,除了眼睛部位外,均需与外界隔绝接触 (在次微米制程技术的工厂内,工作人员几乎穿戴得像航天员一样。当然,化妆是在禁绝之内,铅笔等也禁止使用。 7、除了空气外,水的使用也只能限用去离子水 (DI water, de-ionized water。一则防止水中粉粒污染晶圆,二则防止水中重金属离子,如钾、钠离子污染金氧半(MOS 晶体管结构之带电载子信道 (carrier channel,影响半导体组件的工作特性。去离子水以电阻 率 (resistivity 来定义好坏,一般要求至17.5MΩ-cm以上才算合格;为此需动用多重离子交换树脂、RO逆渗透、与UV紫外线杀菌等重重关卡,才能放行使用。由于去离子水是最佳的溶剂与清洁剂,其在半导体工业之使用量极为惊人! 8、洁净室所有用得到的气源,包括吹干晶圆及机台空压所需要的,都得使用氮气(98%,吹干晶圆的氮气甚至要求99.8%以上的高纯氮!以上八点说明是最基本的要求,另还有污水处理、废气排放的环保问题,再再需要大笔大笔的建造与维护费用! 二、晶圆制作 硅晶圆 (silicon wafer 是一切集成电路芯片的制作母材。既然说到晶体,显然是经过纯炼与结晶的程序。目前晶体化的制程,大多是采「柴可拉斯基」(Czycrasky 拉晶法 (CZ法。拉晶时,将特定晶向 (orientation 的晶种 (seed,浸入过饱和的纯硅熔汤 (Melt 中,并同时旋转拉出,硅原子便依照晶种晶向,乖乖地一层层成长上去,而得出所谓的晶棒 (ingot。晶棒的阻值如果太低,代表其中导电杂质 (impurity dopant 太多,还需经过FZ 法 (floating-zone 的再结晶 (re-crystallization,将杂质逐出,提高纯度与阻值。 辅拉出的晶棒,外缘像椰子树干般,外径不甚一致,需予以机械加工修边,然后以X 光绕射法,定出主切面 (primary flat 的所在,磨出该平面;再以内刃环锯,削下一片片的硅晶圆。最后经过粗磨 (lapping、化学蚀平 (chemical etching 与拋光 (polishing 等程序,得出具表面粗糙度在0.3微米以下拋光面之晶圆。(至于晶圆厚度,与其外径有

相关主题
文本预览
相关文档 最新文档