当前位置:文档之家› 电子封装技术在ic电路中的地位!

电子封装技术在ic电路中的地位!

电子封装技术在ic电路中的地位!
电子封装技术在ic电路中的地位!

电子封装技术在ic电路中的地位!

集成电子电路又成为ic电子电路,在电子产品行业领域中暂有重要的地位,是基础的基础同时也是高科技的技术。从电子产品元件的密度上来看,集成电路代表了电子技术的翘首,但是集成电路缺又是整个电子业界的基本结构,有模拟电路,数字电路,传感器等一些集成种类,所以其对于电子封装产品的要求也是大不相同。在高级电子封装一文中介绍了很多封装时用到的各种材料以及封装的工艺,大家可以借鉴下。集成电路应用领域,种类,结构虽然大不一样,但是电子封装的作用和功能却大相径庭,其目的是作为“电子芯片的保护者”。

https://www.doczj.com/doc/156641306.html,/xfzs_detail.php?id=48

电子元器件封装大全

芯片封装技术知多少

前言

我们经常听说某某芯片采用什么什么的封装方式,在我们的电脑中,存在着各种各样不同处理芯片,那么,它们又是是采用何种封装形式呢?并且这些封装形式又有什么样的技术特点以及优越性呢?那么就请看看下面

的这篇文章,将为你介绍个中芯片封装形式的特点和优点。

一、DIP双列直插式封装

DIP(DualIn-line Package)是指采用双列直插形式封装的集成电路芯片,绝大多数中小规模集成电路(IC)均采用这种封装形式,其引脚数一般不超过100个。采用DIP封装的CPU芯片有两排引脚,需要插入到具有DIP结构的芯片插座上。当然,也可以直接插在有相同焊孔数和几何排列的电路板上进行焊接。DIP封装的芯片在从芯片插座上插拔时应特别小心,以免损坏引脚。

DIP封装具有以下特点:

1.适合在PCB(印刷电路板)上穿孔焊接,操作方便。

2.芯片面积与封装面积之间的比值较大,故体积也较大。

Intel系列CPU中8088就采用这种封装形式,缓存(Cache)和早期的内存芯片也是这种封装形式。

二、QFP塑料方型扁平式封装和PFP塑料扁平组件式封装

QFP(Plastic Quad Flat Package)封装的芯片引脚之间距离很小,管脚很细,一般大规模或超大型集成电路都采用这种封装形式,其引脚数一般在100个以上。用这种形式封装的芯片必须采用SMD(表面安装设备技术)将芯片与主板焊接起来。采用SMD安装的芯片不必在主板上打孔,一般在主板表面上有设计好的相应管脚的焊点。将芯片各脚对准相应的焊点,即可实现与主板的焊接。用这种方法焊上去的芯片,如果不用专用工具是很难拆卸下来的。

PFP(Plastic Flat Package)方式封装的芯片与QFP方式基本相同。唯一的区别是QFP一般为正方形,而PFP既可以是正方形,也可以是长方形。QFP/PFP封装具有以下特点:

1.适用于SMD表面安装技术在PCB电路板上安装布线。

2.适合高频使用。

3.操作方便,可靠性高。

4.芯片面积与封装面积之间的比值较小。

Intel系列CPU中80286、80386和某些486主板采用这种封装形式。三、PGA插针网格阵列封装

PGA(Pin Grid Array Package)芯片封装形式在芯片的内外有多个方阵形的插针,每个方阵形插针沿芯片的四周间隔一定距离排列。根据引脚数目

的多少,可以围成2-5圈。安装时,将芯片插入专门的PGA插座。为使CPU 能够更方便地安装和拆卸,从486芯片开始,出现一种名为ZIF的CPU插座,专门用来满足PGA封装的CPU在安装和拆卸上的要求。

ZIF(Zero Insertion Force Socket)是指零插拔力的插座。把这种插座上的扳手轻轻抬起,CPU就可很容易、轻松地插入插座中。然后将扳手压回原处,利用插座本身的特殊结构生成的挤压力,将CPU的引脚与插座牢牢地接触,绝对不存在接触不良的问题。而拆卸CPU芯片只需将插座的扳手轻轻抬起,则压力解除,CPU芯片即可轻松取出。

PGA封装具有以下特点:

1.插拔操作更方便,可靠性高。

2.可适应更高的频率。

Intel系列CPU中,80486和Pentium、Pentium Pro均采用这种封装形式。

四、BGA球栅阵列封装

随着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为封装技术关系到产品的功能性,当IC的频率超过100MHz时,传统封装方式可能会产生所谓的“CrossTalk”现象,而且当IC的管脚数大于208 Pin 时,传统的封装方式有其困难度。因此,除使用QFP封装方式外,现今大多数的高脚数芯片(如图形芯片与芯片组等)皆转而使用BGA(Ball Grid Array Package)封装技术。BGA一出现便成为CPU、主板上南/北桥芯片等

高密度、高性能、多引脚封装的最佳选择。

BGA封装技术又可详分为五大类:

1.PBGA(Plasric BGA)基板:一般为2-4层有机材料构成的多层板。Intel 系列CPU中,Pentium II、III、IV处理器均采用这种封装形式。

2.CBGA(CeramicBGA)基板:即陶瓷基板,芯片与基板间的电气连接通常采用倒装芯片(FlipChip,简称FC)的安装方式。Intel系列CPU中,Pentium

I、II、Pentium Pro处理器均采用过这种封装形式。

3.FCBGA(FilpChipBGA)基板:硬质多层基板。

4.TBGA(TapeBGA)基板:基板为带状软质的1-2层PCB电路板。

5.CDPBGA(Carity Down PBGA)基板:指封装中央有方型低陷的芯片区(又称空腔区)。

BGA封装具有以下特点:

1.I/O引脚数虽然增多,但引脚之间的距离远大于QFP封装方式,提高了成品率。

2.虽然BGA的功耗增加,但由于采用的是可控塌陷芯片法焊接,从而可以改善电热性能。

3.信号传输延迟小,适应频率大大提高。

4.组装可用共面焊接,可靠性大大提高。

BGA封装方式经过十多年的发展已经进入实用化阶段。1987年,日本西铁城(Citizen)公司开始着手研制塑封球栅面阵列封装的芯片(即BGA)。而后,摩托罗拉、康柏等公司也随即加入到开发BGA的行列。1993年,摩托罗拉率先将BGA应用于移动电话。同年,康柏公司也在工作站、PC电脑上加以应用。直到五六年前,Intel公司在电脑CPU中(即奔腾II、奔腾III、奔腾IV等),以及芯片组(如i850)中开始使用BGA,这对BGA应用领域扩展发挥了推波助澜的作用。目前,BGA已成为极其热门的IC封装技术,其全球市场规模在2000年为12亿块,预计2005年市场需求将比2000年有70%以上幅度的增长。

五、CSP芯片尺寸封装

随着全球电子产品个性化、轻巧化的需求蔚为风潮,封装技术已进步到CSP(Chip Size Package)。它减小了芯片封装外形的尺寸,做到裸芯片尺寸有多大,封装尺寸就有多大。即封装后的IC尺寸边长不大于芯片的1.2倍,IC面积只比晶粒(Die)大不超过1.4倍。

CSP封装又可分为四类:

1.Lead Frame Type(传统导线架形式),代表厂商有富士通、日立、Rohm、高士达(Goldstar)等等。

2.Rigid Interposer Type(硬质内插板型),代表厂商有摩托罗拉、索尼、

东芝、松下等等。

3.Flexible Interposer Type(软质内插板型),其中最有名的是Tessera 公司的microBGA,CTS的sim-BGA也采用相同的原理。其他代表厂商包括通用电气(GE)和NEC。

4.Wafer Level Package(晶圆尺寸封装):有别于传统的单一芯片封装方式,WLCSP是将整片晶圆切割为一颗颗的单一芯片,它号称是封装技术的未来主流,已投入研发的厂商包括FCT、Aptos、卡西欧、EPIC、富士通、三菱电子等。

CSP封装具有以下特点:

1.满足了芯片I/O引脚不断增加的需要。

2.芯片面积与封装面积之间的比值很小。

3.极大地缩短延迟时间。

CSP封装适用于脚数少的IC,如内存条和便携电子产品。未来则将大量应用在信息家电(IA)、数字电视(DTV)、电子书(E-Book)、无线网络WLAN/GigabitEthemet、ADSL/手机芯片、蓝芽(Bluetooth)等新兴产品中。

六、MCM多芯片模块

为解决单一芯片集成度低和功能不够完善的问题,把多个高集成度、高性

能、高可靠性的芯片,在高密度多层互联基板上用SMD技术组成多种多样的电子模块系统,从而出现MCM(Multi Chip Model)多芯片模块系统。MCM具有以下特点:

1.封装延迟时间缩小,易于实现模块高速化。

2.缩小整机/模块的封装尺寸和重量。

3.系统可靠性大大提高。

结束语

总之,由于CPU和其他超大型集成电路在不断发展,集成电路的封装形式也不断作出相应的调整变化,而封装形式的进步又将反过来促进芯片技术向前发展

电子元器件封装知识:IC封装大全宝典

1、BGA(ballgridarray)球形触点陈列,表面贴装型封装之一。在印

刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的

正面装配LSI芯片,然后用模压树脂或灌封方法进行密封。也称为凸点

陈列载体(PAC)。引脚可超过200,是多引脚LSI用的一种封装。封装本

体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm

的360引脚BGA仅为31mm见方;而引脚中心距为0.5mm的304引脚QFP

为40mm见方。而且BGA不用担心QFP那样的引脚变形问题。该封装

是美国Motorola公司开发的,首先在便携式电话等设备中被采用,今后

在美国有可能在个人计算机中普及。最初,BGA的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI厂家正在开发500引脚的BGA。BGA的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国Motorola公司把用模压树脂密封的封装称为OMPAC,而把灌封方法密封的封装称为GPAC(见OMPAC和GPAC)。

2、BQFP(quadflatpackagewithbumper)带缓冲垫的四侧引脚扁平封装。QFP封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84到196左右(见QFP)。

3、碰焊PGA(buttjointpingridarray)表面贴装型PGA的别称(见表面贴装型PGA)。

4、C-(ceramic)表示陶瓷封装的记号。例如,CDIP表示的是陶瓷DIP。是在实际中经常使用的记号。

5、Cerdip用玻璃密封的陶瓷双列直插式封装,用于ECLRAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip用于紫外线擦除型EPROM以及内部带有EPROM的微机电路等。引脚中心距2.54mm,引脚数从8到42。在日本,此封装表示为DIP-G(G即玻璃密封的意思)。

6、Cerquad表面贴装型封装之一,即用下密封的陶瓷QFP,用于封

装DSP等的逻辑LS I电路。带有窗口的Cerquad用于封装EPROM电路。散热性比塑料QFP好,在自然空冷条件下可容许1.5~2W的功率。但封装成本比塑料QFP高3~5倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm、0.4mm等多种规格。引脚数从32到368。

7、CLCC(ceramicleadedchipcarrier)带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM以及带有EPROM的微机电路等。此封装也称为QFJ、QFJ-G(见QFJ)。

8、COB(chiponboard板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB是最简单的裸芯片贴装技术,但它的封装密度远不如TAB和倒片焊技术。

9、DFP(dualflatpackage)双侧引脚扁平封装。是SOP的别称(见SOP)。以前曾有此称法,现在已基本上不用。

10、DIC(dualin-lineceramicpackage)陶瓷DIP(含玻璃密封)的别称(见DIP).

11、DIL(dualin-line)DIP的别称(见DIP)。欧洲半导体厂家多用此名称。

12、DIP(dualin-linepackage)。双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6到64。封装宽度通常为15.2mm。有的把宽度为7.52mm和10.16mm的封装分别称为skinnyDIP和slimDIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP也称为cerdip(见cerdip)。

13、DSO(dualsmallout-lint)双侧引脚小外形封装。SOP的别称(见SOP)。部分半导体厂家采用此名称。

14、DICP(dualtapecarrierpackage)双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。另外,0.5mm厚的存储器LSI簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业)会标准规定,将DICP命名为DTP。

15、DIP(dualtapecarrierpackage)同上。日本电子机械工业会标准对DTCP的命名(见DTCP)。

16、FP(flatpackage)扁平封装。表面贴装型封装之一。QFP或SOP(见QFP和SOP)的别称。部分半导体厂家采用此名称。

17、flip-chip倒焊芯片。裸芯片封装技术之一,在LSI芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连

接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积最小、最薄的一种。但如果基板的热膨胀系数与LSI芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI芯片,并使用热膨胀系数基本相同的基板材料。

18、FQFP(finepitchquadflatpackage)小引脚中心距QFP。通常指引脚中心距小于0.65mm的QFP(见QFP)。部分导导体厂家采用此名称。

19、CPAC(globetoppadarraycarrier)美国Motorola公司对BGA的别称(见BGA)。

20、CQFP(quadfiatpackagewithguardring)带保护环的四侧引脚扁平封装。塑料QFP之一,引脚用树脂保护环掩蔽,以防止弯曲变形。在把LSI组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L形状)。这种封装在美国Motorola公司已批量生产。引脚中心距0.5mm,引脚数最多为208左右。

21、H-(withheatsink)表示带散热器的标记。例如,HSOP表示带散热器的SOP。

22、pingridarray(surfacemounttype)表面贴装型PGA。通常PGA为插装型封装,引脚长约3.4mm。表面贴装型PGA在封装的底面有陈列状的引脚,其长度从1.5mm到2.0mm。贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA。因为引脚中心距只有1.27mm,比插装型PGA小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~

528),是大规模逻辑LSI用的封装。封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数。以多层陶瓷基材制作封装已经实用化。

23、JLCC(J-leadedchipcarrier)J形引脚芯片载体。指带窗口CLCC 和带窗口的陶瓷QFJ的别称(见CLCC和QFJ)。部分半导体厂家采用的名称。

24、LCC(Leadlesschipcarrier)无引脚芯片载体。指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。

是高速和高频IC用封装,也称为陶瓷QFN或QFN-C(见QFN)。

25、LGA(landgridarray)触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已实用的有227触点(1.27mm 中心距)和447触点(2.54mm中心距)的陶瓷LGA,应用于高速逻辑LSI 电路。LGA与QFP相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻抗小,对于高速LSI是很适用的。但由于插座制作复杂,成本高,现在基本上不怎么使用。预计今后对其需求会有所增加。

26、LOC(leadonchip)芯片上引线封装。LSI封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm左右宽度。

27、LQFP(lowprofilequadflatpackage)薄型QFP。指封装本体厚度为

1.4mm的QFP,是日本电子机械工业会根据制定的新QFP外形规格所用的名称。

28、L-QUAD陶瓷QFP之一。封装基板用氮化铝,基导热率比氧化铝高7~8倍,具有较好的散热性。封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI开发的一种封装,在自然空冷条件下可容许W3的功率。现已开发出了208引脚(0.5mm中心距)和160引脚(0.65mm中心距)的LSI逻辑用封装,并于1993年10月开始投入批量生产。

29、MCM(multi-chipmodule)多芯片组件。将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可分为MCM-L,MCM -C和MCM-D三大类。

MCM-L是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。

MCM-C是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使

用多层陶瓷基板的厚膜混合IC类似。两者无明显差别。布线密度高于MCM-L。

MCM-D是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al作为基板的组件。

布线密谋在三种组件中是最高的,但成本也高。

集成电路封装基础知识

集成电路封装基础知识教材

集成电路封装基础知识 第一章集成电路的概述 第一■节序言 第二节集成电路的产生 第三节集成电路的定义 第四节集成电路的前道和后道的定义 第五节集成电路的分类 第二章集成电路的构成 第一节集成电路的主要构成 第二节各组成部分的作用 第三章集成电路的封装类型 第一节国外集成电路的封装类型 第二节国内集成电路的命名 第三节本公司内部的集成电路的封装类型 第四节集成电路未来发展的趋势 第四章集成电路的一脚(INDEX)识别 第一节集成电路的一脚构成 第二节集成电路的一脚识别 第五章集成电路封装的主要材料 第一节集成电路的主要原材料 第二节各原材料的组成、保管、主要参数 第六章集成电路封装工艺流程 第一节集成电路封装的主要工艺流程第二节集成电路封装的详细工艺流程第三节封装中工艺流程的变化第七章集成电路封装设备的主要结构 第一节封装设备的通用结构 第二节设备各部分的作用 第三节各工序各部分的结构不同 第四节设备操作面板上常用英文和日文单词注释 第八章集成电路封装设备的主要控制原理 第一节PLC的概念 第二节PLC的控制原理 第三节设备的控制原理

第九章集成电路封装中的常用单位换算 第一节长度单位换算表 第二节质量单位换算表 第三节体积和容积单位换算表第四节力单位换算表 第五节力矩和转矩单位换算表第六节压力和应力单位换算表第七节密度单位换算表

第一节序言 从本世纪50年代末开始,经历了半个多世纪的无线电电子技术正酝酿着一场新的革命.这场革命掀起的缘由是微电子学和微电子技术的兴起?而这场革命的旋涡中心则是集成电路和以其为基础的微型电子计算机. 集成电路的问世,开辟了电子技术发展的新天地,而其后大规模和超大规模集成电路的出现,则迎来了世界新技术革命的曙光?由于集成电路的兴起和发展,创造了在一块小指甲般大小的硅片上集中数千万个晶体管的奇迹;使过去占住整幢大楼的复杂电子设备缩小到能放入人们的口袋 , 从而为人类社会迈向电子化,自动化,智能化和信息化奠定了最重要的物质基础?无怪乎有人将集成电路和微电子技术的兴起看成是跟火和蒸汽机的发明具有同等重要意义的大事 1 ?集成电路的产生

电子元件封装大全及封装常识

电子元件封装大全及封装常识 2010-04-12 19:33 一、什么叫封装 封装,就是指把硅片上的电路管脚,用导线接引到外部接头处,以便与其它器件连接.封装形式是指安装半导体集成电路芯片用的外壳。它不仅起着安装、固定、密封、保护芯片及增强电热性能等方面的作用,而且还通过芯片上的接点用导线连接到封装外壳的引脚上,这些引脚又通过印刷电路板上的导线与其他器件相连接,从而实现内部芯片与外部电路的连接。因为芯片必须与外界隔离,以防止空气中的杂质对芯片电路的腐蚀而造成电气性能下降。另一方面,封装后的芯片也更便于安装和运输。由于封装技术的好坏还直接影响到芯片自身性能的发挥和与之连接的PCB(印制电路板)的设计和制造,因此它是至关重要的。 衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比值越接近1越好。封装时主要考虑的因素: 1、芯片面积与封装面积之比为提高封装效率,尽量接近1:1; 2、引脚要尽量短以减少延迟,引脚间的距离尽量远,以保证互不干扰,提高性能; 3、基于散热的要求,封装越薄越好。 封装主要分为DIP双列直插和SMD贴片封装两种。从结构方面,封装经历了最早期的晶体管TO(如TO-89、TO92)封装发展到了双列直插封装,随后由PHILIP公司开发出了SOP小外型封装,以后逐渐派生出SOJ(J型引脚小外形封装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC (小外形集成电路)等。从材料介质方面,包括金属、陶瓷、塑料、塑料,目前很多高强度工作条件需求的电路如军工和宇航级别仍有大量的金属封装。 封装大致经过了如下发展进程: 结构方面:TO->DIP->PLCC->QFP->BGA ->CSP; 材料方面:金属、陶瓷->陶瓷、塑料->塑料; 引脚形状:长引线直插->短引线或无引线贴装->球状凸点; 装配方式:通孔插装->表面组装->直接安装 二、具体的封装形式 1、 SOP/SOIC封装 SOP是英文Small Outline Package 的缩写,即小外形封装。SOP封装技术由1968~1969年菲利浦公司开发成功,以后逐渐派生出SOJ(J型引脚小外形封装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电路)等。 2、 DIP封装 DIP是英文 Double In-line Package的缩写,即双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。 < 1 > 3、 PLCC封装 PLCC是英文Plastic Leaded Chip Carrier 的缩写,即塑封J引线芯片封装。PLCC封装方式,外形呈正方形,32脚封装,四周都有管脚,外形尺寸比DIP封装小得多。PLCC封装适合用SMT表面安装技术在PCB上安装布线,具有外形尺寸小、可靠性高的优点。 4、 TQFP封装 TQFP是英文thin quad flat package的缩写,即薄塑封四角扁平封装。四边扁平封装(TQFP)

集成电路封装工艺

集成电路封装工艺 摘要 集成电路封装的目的,在于保护芯片不受或少受外界环境的影响,并为之提供一个发挥集成电路芯片功能的良好环境,以使之稳定,可靠,正常的完成电路功能.但是集成电路芯片封装只能限制而不能提高芯片的功能. 关键词: 电子封装封装类型封装技术器件失效 Integrated Circuit Packaging Process Abstract The purpose of IC package, is to protect the chip from the outside or less environmental impa ct, and provide a functional integrated circuit chip to play a good environment to make it stable an d reliable, the completion of the normal circuit functions. However, IC chip package and not only restricted to enhance the function of the chip. 引言 电子封装是一个富于挑战、引人入胜的领域。它是集成电路芯片生产完成后不可缺少的一道工序,是器件到系统的桥梁。封装这一生产环节对微电子产品的质量和竞争力都有极大的影响。按目前国际上流行的看法认为,在微电子器件的总体成本中,设计占了三分之一,芯片生产占了三分之一,而封装和测试也占了三分之一,真可谓三分天下有其一。封装研究在全球范围的发展是如此迅猛,而它所面临的挑战和机遇也是自电子产品问世以来所从未遇到过的;封装所涉及的问题之多之广,也是其它许多领域中少见的,它需要从材料到工艺、从无机到聚合物、从大型生产设备到计算力学等等许许多多似乎毫不关连的专家的协同努力,是一门综合性非常强的新型高科技学科。 1.电子封装 什么是电子封装(electronic packaging)? 封装最初的定义是:保护电路芯片免受周围环境的影响(包括物理、化学的影响)。所以,在最初的微电子封装中,是用金属罐(metal can) 作为外壳,用与外界完全隔离的、气密的方法,来保护脆弱的电子元件。但是,随着集成电路技术的发展,尤其是芯片钝化层技术的不断改进,封装的功能也在慢慢异化。通常认为,封装主要有四大功能,即功率分配、信号分配、散热及包装保护,它的作用是从集成电路器件到系统之间的连接,包括电学连接和物理连接。目前,集成电路芯片的I/O线越来越多,它们的电源供应和信号传送都是要通过封装来实现与系统的连接;芯片的速度越来越快,功率也越来越大,使得芯片的散热问题日趋严重;由于芯片钝化层质量的提高,封装用以保护电路功能的作用其重要性正在下降。 2.部分封装的介绍 金属封装是半导体器件封装的最原始的形式,它将分立器件或集成电路置于一个金属容器中,用镍作封盖并镀上金。金属圆形外壳采用由可伐合金材料冲制成的金属底座,借助封接玻璃,在氮气保护气氛下将可伐合金引线按照规定的布线方式熔装在金属底座上,经过引线端头的切平和磨光后,再镀镍、金等惰性金属给与保护。在底座中心进行芯片安装和在

电子元器件封装全解析

CDIP --- Ceramic Dual In-Line Package CLCC --- Ceramic Leaded Chip Carrier CQFP --- Ceramic Quad Flat Pack DIP -- Dual In-Line Package LQFP --- Low-Profile Quad Flat Pack MAPBGA ---- Mold Array Process Ball Grid Array PBGA --- Plastic Ball Grid Array PLCC --- Plastic Leaded Chip Carrier PQFP --- Plastic Quad Flat Pack QFP -- Quad Flat Pack SDIP --- Shrink Dual In-Line Package SOIC --- Small Outline Integrated Package SSOP --- Shrink Small Outline Package DIP -- Dual In-Line Package - 双列直插式封装。插装型封装之一,引脚从封装两侧引出, 封装材料有塑料和陶瓷两种。DIP 是最普及的插装型封装,应用范围包括标准逻辑IC ,存贮器 LSI ,微机电路等。 PLCC --- Plastic Leaded Chip Carrier PLCC 封装方式,外形呈正方形,32 脚封装,四 周都有管脚,外形尺寸比DIP 封装小得多。PLCC 封装适合用SMT 表面安装技术在PCB 上安装布线,具有外形尺寸小、可靠性高的优点。 PQFP --- Plastic Quad Flat Package -- PQFP 封装的芯片引脚之间距离很小,管脚很细, 一般大规模或超大规模集成电路采用这种封装形式,其引脚数一般都在100 以上。 SOP-----Small Outline Package——佃68?佃69年菲为浦公司就开发出小外形封装(SOP)。以后逐渐派生出SOJ(J 型引脚小外形封装)、TSOP (薄小外形封装)、VSOP (甚小外形封装)、SSOP (缩小型SOP)、TSSOP (薄的缩小型SOP)及SOT (小外形晶体管)、SOIC (小外形集成电路)等。 常见的封装材料有:塑料、陶瓷、玻璃、金属等,现在基本采用塑料封装。 按封装形式分:普通双列直插式,普通单列直插式,小型双列扁平,小型 四列扁平,圆形金属,体积较大的厚膜电路等。 按封装体积大小排列分:最大为厚膜电路,其次分别为双列直插式,单列 直插式,金属封装、双列扁平、四列扁平为最小。 两引脚之间的间距分:普通标准型塑料封装,双列、单列直插式一般多为 2.54 ± 0.25 mm其次有2mm(多见于单列直插式)、1.778 ± 0.25mm(多见于缩型双列直插式)、1.5 ± 0.25mm或1.27 ± 0.25mm多见于单列附散热片或单列V 型)、1.27 ± 0.25mm多见于双列扁平封装)、1± 0.15mm多见于双列或四列扁平封装)、0.8 ± 0.05?0.15mm侈见于四列扁平封装)、0.6 5± 0.03mm多见于四列扁平封装)。 双列直插式两列引脚之间的宽度分:一般有7.4?7.62mm、10.16mm、 12.7mm、 15.24mm等数种。

各种集成电路介绍

第一节三端稳压IC 电子产品中常见到的三端稳压集成电路有正电压输出的78××系列和负电压输出的79××系列。故名思义,三端IC是指这种稳压用的集成电路只有三条引脚输出,分别是输入端、接地端和输出端。它的样子象是普通的三极管,TO-220的标准封装,也有9013样子的TO-92封装。 用78/79系列三端稳压IC来组成稳压电源所需的外围元件极少,电路内部还有过流、过热及调整管的保护电路,使用起来可靠、方便,而且价格便宜。该系列集成稳压IC型号中的78或79后面的数字代表该三端集成稳压电路的输出电压,如7806表示输出电压为正6V,7909表示输出电压为负9V。 78/79系列三端稳压IC有很多电子厂家生产,80年代就有了,通常前缀为生产厂家的代号,如TA7805是东芝的产品,AN7909是松下的产品。(点击这里,查看有关看前缀识别集成电路的知识) 有时在数字78或79后面还有一个M或L,如78M12或79L24,用来区别输出电流和封装形式等,其中78L调系列的最大输出电流为100mA,78M系列最大输出电流为1A,78系列最大输出电流为1.5A。它的封装也有多种,详见图。塑料封装的稳压电路具有安装容易、价格低廉等优点,因此用得比较多。79系列除了输出电压为负。引出脚排列不同以外,命名方法、外形等均与78系列的相同。 因为三端固定集成稳压电路的使用方便,电子制作中经常采用,可以用来改装分立元件的稳压电源,也经常用作电子设备的工作电源。电路图如图所示。 注意三端集成稳压电路的输入、输出和接地端绝不能接错,不然容易烧坏。一般三端集成稳压电路的最小输入、输出电压差约为2V,否则不能输出稳定的电压,一般应使电压差保持在4-5V,即经变压器变压,二极管整流,电容器滤波后的电压应比稳压值高一些。 在实际应用中,应在三端集成稳压电路上安装足够大的散热器(当然小功率的条件下不用)。当稳压管温度过高时,稳压性能将变差,甚至损坏。 当制作中需要一个能输出1.5A以上电流的稳压电源,通常采用几块三端稳压电路并联起来,使其最大输出电流为N个1.5A,但应用时需注意:并联使用的集成稳压电路应采用同一厂家、同一批号的产品,以保证参数的一致。另外在输出电流上留有一定的余量,以避免个别集成稳压电路失效时导致其他电路的连锁烧毁。 第二节语音集成电路 电子制作中经常用到音乐集成电路和语言集成电路,一般称为语言片和音乐片。它们一般都是软包封,即芯片直接用黑胶封装在一小块电路板上。语音IC一般还需要少量外围元件才能工作,它们可直接焊到这块电路板上。

常见电子元器件封装

常见电子元器件封装 元件封装是指实际元件焊接到电路板时所指示的外观和焊点的位置。是纯粹的空间概念.因此不同的元件可共用同一元件封装,同种元件也可有不同的元件封装。像电阻,有传统的针插式,这种元件体积较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊),成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD)这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再把SMD元件放上,即可焊接在电路板上了。 电源稳压块78和79系列TO-126H和TO-126V 场效应管和三极管一样 整流桥D-44D-37D-46 单排多针插座CON SIPn(n为针脚个数) 双列直插元件(集成块):DIP8-DIP40,其中8-40指有多少脚,8脚的就是DIP8 石英晶体振荡器XTAL1 运放OP07 电阻:RES1,RES2,RES3,RES4封装属性为axial系列AXIAL0.3-AXIAL0.7其中0.4-0.7指电阻的长度,一般用AXIAL0.4/0.3 添片的有0603080510051206 无极性电容:cap;封装属性为RAD-0.1到rad-0.4 电位器:VR pot1,pot2;封装属性为vr-1到vr-5 发光二极管:led RB.1/.2 二极管:DIODE封装属性为diode-0.4(小功率)diode-0.7(大功率)其中0.4-0.7指二极管长短,一般用DIODE0.4 三极管:TO IGBT NPN常见的封装属性为to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林顿管) 电源稳压块有78和79系列;78系列如7805,7812,7820等79系列有7905,7912,7920等常见的封装属性有to126h和to126v

常用电子元器件封装图集

TQFP hin Quad Flat Packs PPGA Plastic Pin Grid Arrays Mini-BGA Mini Ball Grid Array BGA Ball Grid Array CerDIP Ceramic Dual-In-Line Packages CQFP Ceramic Flatpacks CerSOJ Ceramic Small Outline J-Bend CPGA Ceramic Pin Grid Arrays WLCC Ceramic Windowed J-Leaded Chip Carriers PLCC Plastic Leaded Chip Carriers CerPACK Cerpacks LCC Ceramic Leadless Chip Carriers PQFP Plastic Quad Flatpacks SSOP Shrunk Small Outline Packages PDIP Plastic Dual-In-Line Packages QSOP Quarter Size Outline Packages W-LCC Ceramic Windowed Leadless Chip Carriers WPGA Ceramic Windowed Pin Grid Arrays SOIC Plastic Small Outline ICs W-CerPACK Windowed Cerpacks CQFP Ceramic Quad Flatpacks SOJ Plastic Small Outline J-Bend W-CerDIP Ceramic Windowed Dual-In-Line Packages CLCC Ceramic J-Leaded Chip Carriers TSOP Thin Small Outline Packages STSOP Small Thin Small Outline Packages RTSOP Reverse Thin Small Outline Packages TSOP II Thin Small Outline Packages, Type I 芯片的封装 芯片包装指包裹于硅晶外层的物质。目前最常见的包装称为 TSOP(Thin Small Outline Packaging) ,早期的芯片设计以 DIP(Dual In-line Package) 以及 SOJ(Small Outline J-lead) 的方式包装。较新的芯片,例如RDRAM 使用 CSP(Chip Scale Package) 包装。以下对不同封装方式的介绍能够帮助了解它们的不同点。 DIP (Dual In-Line Package 双列直插式封装、双入线封装)

集成电路芯片封装技术

集成电路芯片封装技术(书) 第1章 1、封装定义:(狭义)利用膜技术及细微加工技术,将芯片及其他要素在框架或基板上布置、 粘帖固定及连接,引出接线端子并通过可塑性绝缘介质灌封固定,构 成整体立体结构的工艺 (广义)将封装体与基板连接固定,装配成完整的系统或电子设备,并确保整个系统综合性能的工程 2、集成电路的工艺流程:芯片设计(上)芯片制造(中)封装测试(占50%)(下)(填空) 3、芯片封装实现的功能:传递电能传递电路信号提供散热途径结构保护与支持 4、封装工程的技术层次(论述题):P4图 晶圆Wafer -> 第零层次Die/Chip -> 第一层次Module -> 第二层次Card ->第三层次Board -> 第四层次Gate 第一层次该层次又称芯片层次的封装,是指把集成电路芯片与封装基板或引脚架之间的粘贴固定、电路连线与封装保护的工艺,使之成为易于取放输送,并可与下一层组装进行链接的模块 第二层次将数个第一层次完成的封装与其他电子元器件组成一个电路卡的工艺 第三层次将数个第二层次完成的封装组装成的电路卡组合成在一个主电路板上使之成为一个部件或子系统的工艺 第四层次将数个子系统组装成为一个完整电子产品的工艺过程 5、封装的分类与特点: 按照封装中组合集成电路芯片的数目——单芯片封装(SCP)多芯片封装(MCP) 按照密封材料——高分子材料封装陶瓷材料封装 按照器件与电路板互连方式——引脚插入型(PTH)表面贴装型(SMT) 6、DCA(名词解释):芯片直接粘贴,即舍弃有引脚架的第一层次封装,直接将IC芯片粘贴到基板上再进行电路互连 7、TSV硅通孔互连封装 HIC混合集成电路封装 DIP双列直插式引线封装

半导体集成电路封装技术试题汇总(李可为版)

半导体集成电路封装技术试题汇总 第一章集成电路芯片封装技术 1. (P1)封装概念:狭义:集成电路芯片封装是利用(膜技术)及(微细加工技术),将芯片及其他要素在框架或基板上布置、粘贴固定及连接,引出接线端子并通过可塑性绝缘介质灌封固定,构成整体结构的工艺。 广义:将封装体与基板连接固定,装配成完整的系统或电子设备,并确保整个系统综合性能的工程。 2.集成电路封装的目的:在于保护芯片不受或者少受外界环境的影响,并为之提供一个良好的工作条件,以使集成电路具有稳定、正常的功能。 3.芯片封装所实现的功能:①传递电能,②传递电路信号,③提供散热途径,④结构保护与支持。 4.在选择具体的封装形式时主要考虑四种主要设计参数:性能,尺寸,重量,可靠性和成本目标。 5.封装工程的技术的技术层次? 第一层次,又称为芯片层次的封装,是指把集成电路芯片与封装基板或引脚架之间的粘贴固定电路连线与封装保护的工艺,使之成为易于取放输送,并可与下一层次的组装进行连接的模块元件。第二层次,将数个第一层次完成的封装与其他电子元器件组成一个电子卡的工艺。第三层次,将数个第二层次完成的封装组成的电路卡组合成在一个主电路版上使之成为一个部件或子系统的工艺。第四层次,将数个子系统组装成为一个完整电子厂品的工艺过程。 6.封装的分类?

按照封装中组合集成电路芯片的数目,芯片封装可分为:单芯片封装与多芯片封装两大类,按照密封的材料区分,可分为高分子材料和陶瓷为主的种类,按照器件与电路板互连方式,封装可区分为引脚插入型和表面贴装型两大类。依据引脚分布形态区分,封装元器件有单边引脚,双边引脚,四边引脚,底部引脚四种。常见的单边引脚有单列式封装与交叉引脚式封装,双边引脚元器件有双列式封装小型化封装,四边引脚有四边扁平封装,底部引脚有金属罐式与点阵列式封装。 7.芯片封装所使用的材料有金属陶瓷玻璃高分子 8.集成电路的发展主要表现在以下几个方面? 1芯片尺寸变得越来越大2工作频率越来越高3发热量日趋增大4引脚越来越多 对封装的要求:1小型化2适应高发热3集成度提高,同时适应大芯片要求4高密度化5适应多引脚6适应高温环境7适应高可靠性 9.有关名词: SIP :单列式封装 SQP:小型化封装 MCP:金属鑵式封装 DIP:双列式封装 CSP:芯片尺寸封装 QFP:四边扁平封装 PGA:点阵式封装 BGA:球栅阵列式封装 LCCC:无引线陶瓷芯片载体 第二章封装工艺流程 1.封装工艺流程一般可以分为两个部分,用塑料封装之前的工艺步骤成为前段操作,在成型之后的工艺步骤成为后段操作

集成电路封装概述

集成电路封装概述 半导体器件有许多封装型式,从DIP、SOP、QPF、PGA、BGA到CSP再到SIP,技术指标一代比一代先进,这些都是前人根据当时的组装技术和市场需求而研制的。总体说来,它大概有三次重大的革新:第一次是在上世纪80年代从引脚插入式封装到表面贴片封装,极大地提高了印刷电路板上的组装密度;第二次是在上世纪90 年代球型矩正封装的出现,它不但满足了市场高引脚的需求,而且大大地改善了半导体器件的性能;晶片级封装、系统封装、芯片级封装是现在第三次革新的产物,其目的就是将封装减到最小。每一种封装都有其独特的地方,即其优点和不足之处,而所用的封装材料,封装设备,封装技术 根据其需要而有所不同。驱动半导体封装形式不断发展的动力是其价格和性能。电子产品是由半导体器件(集成电路和分立器件)、印刷线路板、导线、整机框架、外壳及显示等部分组成,其中集成电路是用来处理和控制信号,分立器件通常是信号放大,印刷线路板和导线是用来连接信号,整机框架外壳是起支撑和保护作用,显示部分是作为与人沟通的接口。所以说半导体器件是电子产品的主要和重要组成部分,在电子工业有“ 工业之米”的美称。 半导体组装技术(Assembly technology)的提高主要体现在它的封装型式(Package)不断发展。通常所指的组装(Assembly)可定义为:利用膜技术及微细连接技术将半导体芯片(chip)和框架(Lead-Frame)或基板(Substrate)或塑料薄片(Film)或印刷线路板中的导体部分连接以便引出接线引脚,并通过可塑性绝缘介质灌封固定,构成整体立体结构的工艺技术。它具有电路连接,物理支撑和保护,外场屏蔽,应力缓冲,散热,尺寸过度和标准化的作用。从三极管时代的插入式封装以及20世纪80年代的表面贴装式封装,发展到现在的模块封装,系统封装等等,前人已经研究出很多封装形式,每一种新封装形式都有可能要用到新材料,新工艺或新设备。封装的作用包括:1.物理保护。2.电器连接。3.标准规格化。 封装的分类: 1.根据材料分类,根据所用的材料来划分半导体器件封装形式有金属封装、陶瓷封装、金属-陶瓷封装和塑料封装。 2. 根据密封性分类,按封装密封性方式可分为气密性封装和树脂封装两类。 3. 根据外形、尺寸、结构分类,按封装的外形、尺寸、结构分类可分为引脚插入型、表面贴装型和高级封装。 SiP(system in a package,封装内系统,或称系统封装)是指将不同种类的元件,通过不同技术,混载于同一封装之内,由此构成系统集成封装形式。该定义是经过不断演变,逐渐形成的,开始是在单芯片封装中加入无源元件,再到单个封装中加入多个芯片、叠层芯片以及无源器件,最后封装构成一个体系,即SiP。该定义还包括,SiP应以功能块亚系统形式做成制品,即应具备亚系统的所有组成部分和功能。 微电子封装对集成电路(IC)产品的体积、性能、可靠性质量、成本等都有重要影响,IC 成本的40%是用于封装的,而IC失效率中超过25%的失效因素源自封装。实际上,封装已成为研发高性能电子系统的关键环节及制约因素,全球领先的整合器件制造商IDM在高密度、高可靠封装技术方面秣马厉兵,封装被列入重点研发计划正处于如火如茶之中。另外,支持发展速度的硅IC应用所需的无源元件的用量也越来越大,其典

集成电路芯片封装技术复习题

一、填空题 1、将芯片及其他要素在框架或基板上布置,粘贴固定以及连接,引出接线端子并且通过可塑性绝缘介质灌封固定的过程为狭义封装 ;在次基础之上,将封装体与装配成完整的系统或者设备,这个过程称之为广义封装。 2、芯片封装所实现的功能有传递电能;传递电路信号;提供散热途径;结构保护与支持。 3、芯片封装工艺的流程为硅片减薄与切割、芯片贴装、芯片互连、成型技术、去飞边毛刺、切筋成形、上焊锡、打码。 4、芯片贴装的主要方法有共晶粘贴法、焊接粘贴法、导电胶粘贴发、玻璃胶粘贴法。 5、金属凸点制作工艺中,多金属分层为黏着层、扩散阻挡层、表层金保护层。 6、成型技术有多种,包括了转移成型技术、喷射成型技术、预成型技术、其中最主要的是转移成型技术。 7、在焊接材料中,形成焊点完成电路电气连接的物质叫做焊料;用于去除焊盘表面氧化物,提高可焊性的物质叫做助焊剂;在SMT中常用的可印刷焊接材料叫做锡膏。 8、气密性封装主要包括了金属气密性封装、陶瓷气密性封装、玻璃气密性封装。 9、薄膜工艺主要有溅射工艺、蒸发工艺、电镀工艺、 光刻工艺。

10、集成电路封装的层次分为四级分别为模块元件(Module)、电路卡工艺(Card)、主电路板(Board)、完整电子产品。 11、在芯片的减薄过程中,主要方法有磨削、研磨、干式抛光、化学机械平坦工艺、电化学腐蚀、湿法腐蚀、等离子增强化学腐蚀等。 12、芯片的互连技术可以分为打线键合技术、载带自动键合技术、倒装芯片键合技术。 13、DBG切割方法进行芯片处理时,首先进行在硅片正面切割一定深度切口再进行背面磨削。 14、膜技术包括了薄膜技术和厚膜技术,制作较厚薄膜时常采用丝网印刷和浆料干燥烧结的方法。 15、芯片的表面组装过程中,焊料的涂覆方法有点涂、 丝网印刷、钢模板印刷三种。 16、涂封技术一般包括了顺形涂封和封胶涂封。 二、名词解释 1、芯片的引线键合技术(3种) 是将细金属线或金属带按顺序打在芯片与引脚架或封装基板的焊垫上而形成电路互连,包括超声波键合、热压键合、热超声波键合。 2、陶瓷封装 陶瓷封装能提供高可靠度与密封性是利用玻璃与陶瓷及Kovar 或Alloy42合金引脚架材料间能形成紧密接合的特性。

常用电子元件封装、尺寸、规格汇总

常用电子元件封装、尺寸、规格汇总 贴片电阻规格 贴片电阻常见封装有9种,用两种尺寸代码来表示。一种尺寸代码是由4位数字表示的EIA(美国电子工业协会)代码,前两位与后两位分别表示电阻的长与宽,以英寸为单位。我们常说的0603封装就是指英制代码。另一种是米制代码,也由4位数字表示,其单位为毫米。下表列出贴片电阻封装英制和公制的关系及详细的尺寸: 贴片元件的封装 一、零件规格: (a)、零件规格即零件的外形尺寸,SMT发展至今,业界为方便作业,已经形成了一个标准零件系列,各家零件供货商皆是按这一标准制造。 标准零件之尺寸规格有英制与公制两种表示方法,如下表 英制表示法1206 0805 0603 0402 公制表示法3216 2125 1608 1005 含义 L:1.2inch(3.2mm)W:0.6inch(1.6mm) L:0.8inch(2.0mm)W:0.5inch(1.25mm) L:0.6inch(1.6mm)W:0.3inch(0.8mm) L:0.4inch(1.0mm)W:0.2inch(0.5mm) 注: a、L(Length):长度;W(Width):宽度;inch:英寸 b、1inch=25.4mm

(b)、在(1)中未提及零件的厚度,在这一点上因零件不同而有所差异,在生产时应以实际量测为准。 (c)、以上所讲的主要是针对电子产品中用量最大的电阻(排阻)和电容(排容),其它如电感、二极管、晶体管等等因用量较小,且形状也多种多样,在此不作讨论。 (d)、SMT发展至今,随着电子产品集成度的不断提高,标准零件逐步向微型化发展,如今最小的标准零件已经到了0201。 二、常用元件封装 1)电阻: 最为常见的有0805、0603两类,不同的是,它可以以排阻的身份出现,四位、八位都有,具体封装样式可参照MD16仿真版,也可以到设计所内部PCB库查询。 注: ABCD四类型的封装形式则为其具体尺寸,标注形式为L X S X H 1210具体尺寸与电解电容B类3528类型相同 0805具体尺寸:2.0 X 1.25 X 0.5(公制表示法) 1206具体尺寸:3.0 X 1.5 0X 0.5(公制表示法) 2)电阻的命名方法 1、5%精度的命名:RS – 05 K 102 JT 2、1%精度的命名:RS – 05 K 1002 FT R -表示电阻 S -表示功率 0402是1/16W、 0603是1/10W、 0805是1/8W、 1206是1/4W、 1210是1/3W、 1812是1/2W、 2010是3/4W、 2512是1W。 05 -表示尺寸(英寸): 02表示0402、 03表示0603、 05表示0805、 06表示1206、 1210表示1210、 1812表示1812、 10表示1210、 12表示2512。 K -表示温度系数为100PPM。 102 -5%精度阻值表示法: 前两位表示有效数字,第三位表示有多少个零,基本单位是Ω,102=1000Ω=1KΩ。1002 是1%阻值表示法:

集成电路封装知识

集成电路封装知识 典子封装是一个富于挑战、引人入胜的领域。它是集成电路芯片生产完成后不可缺少的一道工序,是器件到系统的桥梁。封装这一生产环节对微电子产品的质量和竞争力都有极大的影响。按目前国际上流行的看法认为,在微电子器件的总体成本中,设计占了三分之一,芯片生产占了三分之一,而封装和测试也占了三分之一,真可谓三分天下有其一。封装研究在全球范围的发展是如此迅猛,而它所面临的挑战和机遇也是自电子产品问世以来所从未遇到过的;封装所涉及的问题之多之广,也是其它许多领域中少见的,它需要从材料到工艺、从无机到聚合物、从大型生产设备到计算力学等等许许多多似乎毫不关连的专家的协同努力,是一门综合性非常强的新型高科技学科。 集成电路封装知识 典子封装是一个富于挑战、引人入胜的领域。它是集成电路芯片生产完成后不可缺少的一道工序,是器件到系统的桥梁。封装这一生产环节对微电子产品的质量和竞争力都有极大的影响。按目前国际上流行的看法认为,在微电子器件的总体成本中,设计占了三分之一,芯片生产占了三分之一,而封装和测试也占了三分之一,真可谓三分天下有其一。封装研究在全球范围的发展是如此迅猛,而它所面临的挑战和机遇也是自电子产品问世以来所从未遇到过的;封装所涉及的问题之多之广,也是其它许多领域中少见的,它需要从材料到工艺、从无机到聚合物、从大型生产设备到计算力学等等许许多多似乎毫不关连的专家的协同努力,是一门综合性非常强的新型高科技学科。 什么是电子封装(electronic packaging)? 封装最初的定义是:保护电路芯片免受周围环境的影响(包括物理、化学的影响)。所以,在最初的微电子封装中,是用金属罐(metal can) 作为外壳,用与外界完全隔离的、气密的方法,来保护脆弱的电子元件。但是,随着集成电路技术的发展,尤其是芯片钝化层技术的不断改进,封装的功能也在慢慢异化。通常认为,封装主要有四大功能,即功率分配、信号分配、散热及包装保护,它的作用是从集成电路器件到系统之间的连接,包括电学连接和物理连接。目前,集成电路芯片的I/O线越来越多,它们的电源供应和信号传送都是要通过封装来实现与系统的连接;芯片的速度越来越快,功率也越来越大,使得芯片的散热问题日趋严重;由于芯片钝化层质量的提高,封装用以保护电路功能的作用其重要性正在下降。电子封装的类型也很复杂。从使用的包装材料来分,我们可以 将封装划分为金属封装、陶瓷封装和塑料封装;从成型工艺来分,我们又可以将封装划分为预成型封装(p re-mold)和后成型封装(post-mold);至于从封装外型来讲,则有SIP(single in-line pack age)、DIP(dual in-line package)、PLCC(plastic-leaded chip carrier)、PQFP(p lastic quad flat pack)、SOP(small-outline package)、TSOP(thin small-outline package)、PPGA(plastic pin grid array)、PBGA(plastic ball grid array)、CS

集成电路芯片封装技术

题型填空20题40分简答7题35分论述2题25分 第一章集成电路芯片封装技术 1.集成电路的工艺流程:设计-单晶材料-芯片制造-封装-检测 2..集成电路芯片狭义封装是指利用(膜技术)及(微细加工技术),将芯片及其他要素在框架或基板上布置、粘贴固定及连接,引出接线端子并通过可塑性绝缘介质灌封固定,构成整体结构的工艺。 3.芯片封装所实现的功能:①传递电能,②传递电路信号,③提供散热途径,④结构保护与支持。 4.在选择具体的封装形式时主要考虑四种主要设计参数:性能,尺寸,重量,可靠性和成本目标。 5.集成电路封装的层次分为四级分别为模块元件(Module)、电路卡工艺(Card)、主电路板(Board)、完整电子产品。 封装工程的技术的技术层次?第一层次,又称为芯片层次的封装,是指把集成电路芯片与封装基板或引脚架之间的粘贴固定、电路连线与封装保护的工艺,使之成为易于取放输送,并可与下一层次的组装进行连接的模块元件。第二层次,将数个第一层次完成的封装与其他电子元器件组成一个电子卡的工艺。第三层次,将数个第二层次完成的封装组成的电路卡组合成在一个主电路版上使之成为一个部件或子系统的工艺。第四层次,将数个子系统组装成为一个完整电子产品的工艺过程。 6.封装的分类,按照封装中组合集成电路芯片的数目,芯片封装可分为:单芯片封装与多芯片封装两大类,按照密封的材料区分,可分为高分子材料和陶瓷为主的种类,按照器件与电路板互连方式,封装可区分为引脚插入型和表面贴装型两大类。依据引脚分布形态区分,封装元器件有单边引脚,双边引脚,四边引脚,底部引脚四种。 7.芯片封装所使用的材料有金属陶瓷玻璃高分子材料 8.集成电路的发展方向主要表现在以下几个方面?1芯片尺寸变得越来越大2工作频率越来越高3发热量日趋增大4引脚越来越多 对封装的要求,1小型化2适应高发热3集成度提高,同时适应大芯片要求4高密度化5适应多引脚6适应高温环境7适应高可靠性(在书12-13页,论述题要适当扩充) 第二章封装工艺流程 1.封装工艺流程一般可以分为两个部分,成型技术之前的工艺步骤称为前段操作,在成型之后的工艺步骤称为后段操作,前后段操作的区分标准在于对环境洁净度的要求不同 2.芯片封装技术的基本工艺流程硅片减薄硅片切割芯片贴装,芯片互联成型技术去飞边毛刺切筋成型上焊锡打码等工序 3.先划片后减薄:在背面磨削之前将硅片正面切割出一定深度的切口,然后再进行背面磨削。 4.减薄划片:在减薄之前,先用机械或化学的方式切割处切口,然后用磨削方法减薄到一定厚度之后采用ADPE腐蚀技术去除掉剩余加工量实现裸芯片的自动分离。 5.芯片贴装的方式四种:共晶粘贴法,焊接粘贴法,导电胶粘贴法,和玻璃胶粘贴法。 6. 芯片互连:将芯片焊区与电子封装外壳的I/O或基板上的金属布线焊区相连

常用电子元件封装

常用电子元件封装 电阻:RES1, RES2, RES3, RES4;封装属性为axial系列 无极性电容:cap;封装属性为RAD-0.1到rad-0.4 电解电容:electroi;封装属性为rb.2/.4至到rb.5/1.0 电位器:pot1,pot2 ;封装属性为vr-1到vr-5 二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率) 三极管:常见的封装属性为to-18 (普通三极管)to-22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805 , 7812 , 7820等 79 系列有7905 , 7912 , 7920 等 常见的封装属性有to126h和to126v 整流桥:BRIDGE1,BRIDGE2:封装属性为 D 系列(D-44 , D-37 , D-46 )电阻:AXIAL0.3- AXIAL0.7 其中0.4-0.7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0.1-RAD0.3。其中0.1-0.3指电容大小,一般用RAD0.1 电解电容:RB.1/.2- RB.4/.8 其中.1/.2-.4/.8 指电容大小。一般<100uF用 RB.1/.2,100uF-470uF 用RB.2/.4,>470uF 用RB.3/.6 二极管:DIODE0.4-DIODE0.7 其中0.4-0.7 指二极管长短,一般用DIODE0.4 发光二极管:RB.1/.2 集成块:DIP8-DIP40,其中8 —4 0指有多少脚,8脚的就是DIP8 贴片电阻 0603表示的是封装尺寸与具体阻值没有关系,但封装尺寸与功率有关通常来说如下: 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 电容电阻外形尺寸与封装的对应关系是: 0402=1.0mmx0.5mm 0603=1.6mmx0.8mm 0805=2.0mmx1.2mm 1206=3.2mmx1.6mm 1210=3.2mmx2.5mm 1812=4.5mmx3.2mm 2225=5.6mmx6.5mm 零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。是纯粹的空间概念 因此不同的元件可共用同一零件封装,同种元件也可有不同的零件封装。像电阻,有传统的 针插式,这种元件体积较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊),成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD)这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再把SMD元件放上,即可焊接在电 路板上了。 关于零件封装我们在前面说过,除了DEVICE。LIB库中的元件外,其它库的元件都已 经有了固定的元件封装,这是因为这个库中的元件都有多种形式:以晶体管为例说明一下:晶体管是我们常用的的元件之一,在DEVICE。LIB库中,简简单单的只有NPN与PNP 之分,但实际上,如果它是NPN的2N3055那它有可能是铁壳子的TO—3,如果它是NPN 的2N3054,则有可能是铁壳的TO-66或T0-5,而学用的CS9013,有TO-92A , TO-92B ,

集成电路芯片封装技术试卷

《微电子封装技术》试卷 一、填空题(每空2分,共40分) 1.狭义的集成电路芯片封装是指利用精细加工技术及,将芯片及其它要素在框架或基板上,经过布置、粘贴及固定等形成整体立体结构的工艺。 2.通常情况下,厚膜浆料的制备开始于粉末状的物质,为了确保厚膜浆料达到规定的要求,可用颗粒、固体粉末百分比含量、三个参数来表征厚膜浆料。 3.利用厚膜技术可以制作厚膜电阻,其工艺为将玻璃颗粒与颗粒相混合,然后在足够的温度/时间下进行烧结以使两者烧结在一起。 4.芯片封装常用的材料包括金属、陶瓷、玻璃、高分子等,其中封装能提供最好的封装气密性。 5.塑料封装的成型技术包括喷射成型技术、、预成型技术。 6.常见的电路板包括硬式印制电路板、、金属夹层电路板、射出成型电路板四种类型。 7. 在元器件与电路板完成焊接后,电路板表面会存在一些污染,包括非极性/非离子污染、、离子污染、不溶解/粒状污染4大类。 8. 陶瓷封装最常用的材料是氧化铝,用于陶瓷封装的无机浆料一般在其中添加玻璃粉,其目的是调整氧化铝的介电系数、,降低烧结温度。 9. 转移铸膜为塑料封装最常使用的密封工艺技术,在实施此工艺过程中最常发生的封装缺陷是现象。 10. 芯片完成封装后要进行检测,一般情况下要进行质量和两方面的检测。 11. BGA封装的最大优点是可最大限度地节约基板上的空间,BGA可分为四种类型:塑料球栅阵列、、陶瓷圆柱栅格阵列、载带球栅阵列。 12. 为了获得最佳的共晶贴装,通常在IC芯片背面镀上一层金的薄膜或在基板的芯片承载架上先植入。 13. 常见的芯片互连技术包括载带自动键合、、倒装芯片键合三种。 14. 用于制造薄膜的技术包括蒸发、溅射、电镀、。 15. 厚膜制造工艺包括丝网印刷、干燥、烧结,厚膜浆料的组分包括可挥发性组分和不挥发性组分,其中实施厚膜浆料干燥工艺的目的是去除浆料中的绝大部分。 16. 根据封装元器件的引脚分布形态,可将封装元器件分为单边引脚、双边引脚、与底部引脚四种。 17. 载带自动键合与倒装芯片键合共同的关键技术是芯片的制作工艺,这些工艺包括蒸发/溅射、电镀、置球、化学镀、激光法、移植法、叠层制作法等。 18. 厚膜浆料必须具备的两个特性,一是用于丝网印刷的浆料为具有非牛顿流变能力的粘性流体;二是由两种不同的多组分相组成,即和载体相。 19. 烧结为陶瓷基板成型的关键步骤,在烧结过程中,最常发生的现象为生胚片的现

相关主题
文本预览
相关文档 最新文档