当前位置:文档之家› 基于VHDL设计的交通灯系统

基于VHDL设计的交通灯系统

科技论文EISCOUrSe

P11:process(db)

begin

圈2:工作状态波形仿翼

casedbis一一段码编码

whenI’OOOO”=>SEGOUT<=l’0111111”一一O

when”0001”=>SEGOUT<=I’0000110”:一一1

when”0010’’=>SEGOUT<=”1011011”.一一2

when”0011”=>SEGOUT<=”1001111”:一一3

when’’0100”=>SEGOUT<=”1100110”.一一4

when’’0101”=>SFGOUT<=”1101101”.一一5

when’’0110”=>SEGOUT<=’‘1111101”:一一6

when”0111’’=>SEGOUT<=’’OO00111”.一一7

when’’1000”=>SEGOUT<=”1111111”.一一8

when”1001”=>SEGOUT<=”1101111”:一一9

whenothers=>SEGOUT<=”XXXXXXX”:

end

case.

五.波形仿真

由于系统较为复杂.若直接用源程序进行仿真.无法从波形图中反映其工作状态。故仿真时简化了电路.用cIkout表示1Hz的脉冲.cIk表示2Hz的时钟。ewcounter和sncounter显示当前的时间状态。

如图2,开始时系统处于正常工作状态,ewled为1110,即东西方向绿灯亮.snIed为01111.即南北方向红灯亮。当进入深夜情况.即yeI为1时.ewfed轮流变为1101和1111,snled轮流变为10111,即东西和南北方向黄灯闪烁.同时时间回0。深夜情况结束后.系统重新回到正常工作状态。紧急情况类似.不同的是红灯进入长亮状态。

绿灯闪烁状态如图3。可见,进入3秒区后.ewIed轮流变为1111和1110,即为绿灯闪烁。此两波形图出现的

灯与时间变化不同步是由于为便于波形仿真而简化程序导

科技论文图3:闪烁状态波形仿真

致的。cikout时钟魁每来一个cIk上升沿产生的。如果始完整翟序那样分频产生就不会戳现这种获况。调试时滋作状态的波彩仿真从圈上很难看出其是否运行正常,在此不作讨论。

6.结束语

是以上设计可以看到,采用VHDL语豢进行实用交邋灯的设计方便快捷,效率非常离。这种设计方式已经广泛应用于各种数字系统的设计拜发当中。EDA技术的产生和发展炎电子工篷的繁荣提供了强大懿动力。I

移考文献:

f1】徐志翠,徐光辉.CPLD/FPGA开发与应用.【M】北京:电子工

她出版社,2002。

【2l声毅+簸杰.¥∞L鸯数字毫路设专专{醚{.建裹萃萼学撼菠毂,

2。01

【3】李洪体.袁斯华蒸于Quartus¨的FPGA/cPLD设计fM】.北家:电子工业出版社,2006

【4】黄智体.FPGA系统设计与实践【M】北京:电子工业出版社,

2∞5

辩律者联聚电话:{38{{536880

Broadcom向三星公司新型手机提供先进的电源管理单元(PMU)

高度集成的电源管理单元(PMU)实现与Broadcom2G和3G

基带处理器合理的配套

8foadoom《博邋》公司{Nasdaq:阴CM)室布,其片上系统龟源管理攀冗《PMu》已缀两全球领先的手机锏选商之一批量供货。三星电子在其最新的sGH—J750手机中采用了Broad∞m公司的8cM59001艿上系统电源镣理单元《PMU》怨决方案。既款手梳也已经开始麓产。8cM59001电源篱瑾单元(PMu)具有行业领先的片上集成度.可以优化系统缀功耗并降低等枧中整个系统的戒本。

Broadcom于2006年11月寒帮进入PMu市场。旨在遴过提供先进的电源解决方案作为其包含窝蜂技术.移动多媒嚣,Vo|P和安全处理器等广泛的片上系统警台懿坚强支柱。现代的窝蜂手机和箕他的移动设备需要离效和高度察成的PMu器件来配会基带和其他处理器,以保证系统获待最佳的运行状态和燹长的待机时淘。

窝蜂网络向2.5G和3G技术的演变使得新型乎机和其他倭携式连接设簧具有更加复杂的功能翻应用,如GPs和高级多媒体。这墼离功耗的憔能《敝前哭存在于高流产品中}将会大批地向众多主流产品扩散,因此将会涌现大量的具鸯先进电源麓毽功能的甓求。&oadcom的8cM59∞1正好可以满足此种辩求。因为奠先进的电源管瑾解决夯案可以降低系统整体成本,只占85mm2的电路板空间,并凰具有满足最萤刻电源癸求的灵活性鞠势级髭力。

0'

基于VHDL设计的交通灯系统

作者:韩超

作者单位:华北电力大学电子信息学院

刊名:

电子与电脑

英文刊名:COMPOTECH CHINA

年,卷(期):2008(1)

参考文献(4条)

1.黄智伟FPGA系统设计与实践 2005

2.李洪伟;袁斯华基于Quartus Ⅱ的FPGA/CPLD设计 2006

3.卢毅;赖杰VHDL与数字电路设计 2001

4.徐志军;徐光辉CPLD/FPGA开发与应用 2002

本文链接:https://www.doczj.com/doc/0114993815.html,/Periodical_dzydn200801058.aspx

相关主题
文本预览
相关文档 最新文档